नॉर्थब्रिज (कंप्यूटिंग): Difference between revisions

From Vigyanwiki
No edit summary
No edit summary
Line 1: Line 1:
{{More citations needed|date=January 2008}}
{{short description|One of the two chips in the core logic chipset architecture on a PC motherboard}}
{{short description|One of the two chips in the core logic chipset architecture on a PC motherboard}}
[[File:Chipset schematic.svg|thumb|300px|एक ठेठ उत्तर/दक्षिण ब्रिज लेआउट (2015)]]
[[File:Chipset schematic.svg|thumb|300px|एक ठेठ उत्तर/दक्षिण ब्रिज लेआउट (2015)]]
[[File:Motherboard diagram.svg|thumb|300px|एक ठेठ उत्तर/दक्षिण ब्रिज लेआउट (2007)]]कंप्यूटिंग में, एक '''नॉर्थब्रिज''' (होस्ट ब्रिज या स्मृति नियंत्रक हब भी) [[निजी कंप्यूटर]] [[मदरबोर्ड]] पर कोर लॉजिक [[चिपसेट]] आर्किटेक्चर वाले दो चिप्स में से एक है। उच्च-प्रदर्शन कार्यों को संभालने के लिए फ्रंट-साइड बस (एफएसबी) के माध्यम से एक नॉर्थब्रिज सीधे सीपीयू से जुड़ा होता है, और आमतौर पर [[ CPU |सीपीयू]] और मदरबोर्ड के अन्य भागों के बीच संचार को प्रबंधित करने के लिए एक धीमे [[साउथब्रिज (कंप्यूटिंग)|साउथब्रिज]]<ref>{{cite web|title=साउथब्रिज|url=http://whatis.techtarget.com/definition/साउथब्रिज|publisher=TechTarget|access-date=January 4, 2016}}</ref> के संयोजन में उपयोग किया जाता है।<ref>{{cite web|title=Definition of:Northbridge|url=https://www.pcmag.com/encyclopedia/term/48076/northbridge|publisher=PC Magazine|access-date=September 26, 2015}}</ref> 2010 के बाद से, डाई सिकुड़न और बेहतर [[ट्रांजिस्टर घनत्व]] ने चिपसेट एकीकरण को बढ़ाने की अनुमति दी है, और नॉर्थब्रिज द्वारा किए गए कार्यों को अब अक्सर अन्य घटकों (जैसे साउथब्रिज या स्वयं सीपीयू) में शामिल किया जाता है।<ref name="register">{{cite web|title=Trustworthy x86 laptops? There is a way, says system-level security ace|url=https://www.theregister.co.uk/2015/12/31/rutkowska_talks_on_intel_x86_security_issues/|publisher=The Register|access-date=January 4, 2016}}</ref><ref name="hope">{{cite web|website=Computer Hope|date=October 7, 2019|title=नॉर्थ ब्रिज|url=https://www.computerhope.com/jargon/n/northbri.htm}}</ref> 2019 तक, [[इंटेल]] और [[एएमडी]] दोनों ने चिपसेट जारी कर दिए थे जिसमें नॉर्थब्रिज के सभी कार्यों को सीपीयू में एकीकृत किया गया था।<ref name="hope"/> आधुनिक इंटेल कोर प्रोसेसर में सीपीयू डाई पर नॉर्थब्रिज एकीकृत होता है, जहां इसे [[अनकोर]] या प्रणाली प्रतिनिधि के रूप में जाना जाता है।
[[File:Motherboard diagram.svg|thumb|300px|एक ठेठ उत्तर/दक्षिण ब्रिज लेआउट (2007)]]कंप्यूटिंग में, एक '''नॉर्थब्रिज''' (होस्ट ब्रिज या मेमोरी नियंत्रक हब) [[निजी कंप्यूटर|पीसी]] [[मदरबोर्ड]] पर कोर तर्क [[चिपसेट]] वास्तुकला वाले दो चिप्स में से एक होता है। उच्च-प्रदर्शन कार्यों को संभालने के लिए फ्रंट-साइड बस (एफएसबी) के माध्यम से एक नॉर्थब्रिज सीधे सीपीयू से जुड़ा होता है, और सामान्यतः [[ CPU |सीपीयू]] और मदरबोर्ड के अन्य भागों के बीच संचार को प्रबंधित करने के लिए एक धीमे [[साउथब्रिज (कंप्यूटिंग)|साउथब्रिज]]<ref>{{cite web|title=साउथब्रिज|url=http://whatis.techtarget.com/definition/साउथब्रिज|publisher=TechTarget|access-date=January 4, 2016}}</ref> के संयोजन में उपयोग किया जाता है।<ref>{{cite web|title=Definition of:Northbridge|url=https://www.pcmag.com/encyclopedia/term/48076/northbridge|publisher=PC Magazine|access-date=September 26, 2015}}</ref> 2010 के बाद से, डाई सिकुड़न और बेहतर [[ट्रांजिस्टर घनत्व]] ने चिपसेट एकीकरण को बढ़ाने की अनुमति दी थी, और नॉर्थब्रिज द्वारा किए गए कार्यों को अब अधिकांशतः अन्य घटकों (जैसे साउथब्रिज या स्वयं सीपीयू) में सम्मलित किया जाता है।<ref name="register">{{cite web|title=Trustworthy x86 laptops? There is a way, says system-level security ace|url=https://www.theregister.co.uk/2015/12/31/rutkowska_talks_on_intel_x86_security_issues/|publisher=The Register|access-date=January 4, 2016}}</ref><ref name="hope">{{cite web|website=Computer Hope|date=October 7, 2019|title=नॉर्थ ब्रिज|url=https://www.computerhope.com/jargon/n/northbri.htm}}</ref> 2019 तक, [[इंटेल]] और [[एएमडी|एमडी]] दोनों ने चिपसेट जारी कर दिए थे जिसमें नॉर्थब्रिज के सभी कार्यों को सीपीयू में एकीकृत किया गया था।<ref name="hope"/> आधुनिक इंटेल कोर प्रोसेसर में सीपीयू डाई पर नॉर्थब्रिज एकीकृत होता है, जहां इसे [[अनकोर]] या प्रणाली प्रतिनिधि के रूप में जाना जाता है।


पुराने इंटेल आधारित पीसी पर, एकीकृत ग्राफिक्स से लैस होने पर नॉर्थब्रिज को बाहरी स्मृति नियंत्रक हब (एमसीएच) या ग्राफिक्स और स्मृति नियंत्रक हब (जीएमसीएच) भी नामित किया गया था। तेजी से ये कार्य सीपीयू चिप में ही एकीकृत हो गए,<ref name="register" /> स्मृति और ग्राफिक्स नियंत्रकों के साथ शुरुआत हुई। 2011 में प्रारंभ किए गए इंटेल [[सैंडी ब्रिज]] और [[एएमडी त्वरित प्रसंस्करण इकाई]] प्रोसेसर के लिए, नॉर्थब्रिज के सभी कार्य सीपीयू पर रहते है।<ref>{{cite web|url=http://www.overclockers.com/intel-i7-2600k-sandy-bridge-review |title=Intel i7 2600K (Sandy Bridge) Review |publisher=Overclockers.com |date=2011-01-03 |access-date=2015-05-07}}</ref> संबंधित साउथब्रिज का नाम इंटेल द्वारा [[प्लेटफार्म नियंत्रक हब]] और एएमडी द्वारा [[ फ्यूजन नियंत्रक हब |फ्यूजन नियंत्रक हब]] के रूप में रखा गया था। एएमडी एफएक्स सीपीयू को बाहरी नॉर्थब्रिज और साउथब्रिज चिप्स की आवश्यकता बनी रही।
पुराने इंटेल आधारित पीसी पर, एकीकृत ग्राफिक्स से लैस होने पर नॉर्थब्रिज को बाहरी मेमोरी नियंत्रक हब (एमसीएच) या ग्राफिक्स और मेमोरी नियंत्रक हब (जीएमसीएच) से नामित किया गया था। तेजी से ये कार्य सीपीयू चिप में ही एकीकृत हो गए थे,<ref name="register" /> मेमोरी और ग्राफिक्स नियंत्रकों के साथ प्रारंभ हुआ था। 2011 में प्रारंभ किए गए इंटेल [[सैंडी ब्रिज]] और [[एएमडी त्वरित प्रसंस्करण इकाई|एमडी त्वरित प्रसंस्करण इकाई]] प्रोसेसर के लिए, नॉर्थब्रिज के सभी कार्य सीपीयू पर रहते थे।<ref>{{cite web|url=http://www.overclockers.com/intel-i7-2600k-sandy-bridge-review |title=Intel i7 2600K (Sandy Bridge) Review |publisher=Overclockers.com |date=2011-01-03 |access-date=2015-05-07}}</ref> संबंधित साउथब्रिज का नाम इंटेल द्वारा [[प्लेटफार्म नियंत्रक हब]] और एमडी द्वारा [[ फ्यूजन नियंत्रक हब |फ्यूजन नियंत्रक हब]] के रूप में रखा गया था। एमडी एफएक्स सीपीयू को बाहरी नॉर्थब्रिज और साउथब्रिज चिप्स की आवश्यकता बनी रहती थी ।


ऐतिहासिक रूप से, सीपीयू, नॉर्थब्रिज और साउथब्रिज चिप्स के बीच कार्यों को अलग करना आवश्यक था क्योंकि सभी घटकों को एक चिप डाई पर एकीकृत करने में कठिनाई होती थी।<ref>{{cite web|url=http://www.rigacci.org/wiki/doku.php/doc/appunti/hardware/chipset |title=Chipset: Northbridge and Southbridge |publisher=Rigacci.org |date=2006-01-27 |access-date=2015-05-07}}</ref> हालांकि, जैसे-जैसे समय के साथ सीपीयू की गति बढ़ती गई, सीपीयू और इसके सपोर्ट चिपसेट के बीच [[डेटा संचार]] के कारण होने वाली सीमाओं के कारण एक अड़चन सामने आई।<ref>{{cite book|last1=Kent|first1=Allen|title=कंप्यूटर विज्ञान और प्रौद्योगिकी का विश्वकोश|date=1999|publisher=Dekker|location=New York, NY [u.a.]|isbn=9780824722937|pages=500|url=https://books.google.com/books?id=Q_tqLg5buqYC|access-date=September 26, 2015}}</ref> एकीकृत नॉर्थब्रिजेज की प्रवृत्ति [[-2000|2000]] के दशक के अंत में प्रारंभ हुई - उदाहरण के लिए, 2010 मैकबुक एयर में एनवीडिया जीफोर्स 320एम जीपीयू एक नॉर्थब्रिज/साउथब्रिज/जीपीयू कॉम्बो चिप थी।<ref>[http://digitalgravitas.wordpress.com/2010/10/25/the-macbook-air-a-sign-of-things-to-come/ The Macbook Air: A Sign of Things to Come – Digital Gravitas]</ref>
ऐतिहासिक रूप से, सीपीयू, नॉर्थब्रिज और साउथब्रिज चिप्स के बीच कार्यों को अलग करना आवश्यक था क्योंकि सभी घटकों को एक चिप डाई पर एकीकृत करने में कठिनाई होती थी।<ref>{{cite web|url=http://www.rigacci.org/wiki/doku.php/doc/appunti/hardware/chipset |title=Chipset: Northbridge and Southbridge |publisher=Rigacci.org |date=2006-01-27 |access-date=2015-05-07}}</ref> चूंकि, जैसे-जैसे समय के साथ सीपीयू की गति बढ़ती गई, सीपीयू और इसके समर्थन में चिपसेट के बीच [[डेटा संचार]] के कारण होने वाली सीमाओं के कारण एक अड़चन सामने आई थी।<ref>{{cite book|last1=Kent|first1=Allen|title=कंप्यूटर विज्ञान और प्रौद्योगिकी का विश्वकोश|date=1999|publisher=Dekker|location=New York, NY [u.a.]|isbn=9780824722937|pages=500|url=https://books.google.com/books?id=Q_tqLg5buqYC|access-date=September 26, 2015}}</ref> एकीकृत नॉर्थब्रिजेज की प्रवृत्ति [[-2000|2000]] के दशक के अंत में प्रारंभ हुई - उदाहरण के लिए, 2010 मैकबुक एयर में एनवीडिया जीफोर्स 320 एम जीपीयू एक नॉर्थब्रिज/साउथब्रिज/जीपीयू कॉम्बो चिप थी।<ref>[http://digitalgravitas.wordpress.com/2010/10/25/the-macbook-air-a-sign-of-things-to-come/ The Macbook Air: A Sign of Things to Come – Digital Gravitas]</ref>
== अवलोकन ==
== अवलोकन ==
नॉर्थब्रिज आमतौर पर सीपीयू, कुछ मामलों में [[ रैंडम एक्सेस मेमोरी |रैंडम एक्सेस मेमोरी]], और [[पीसीआई एक्सप्रेस]] (या त्वरित ग्राफिक्स पोर्ट) वीडियो कार्ड और साउथब्रिज के बीच संचार को संभालता है।<ref>{{cite web|last=Jones |first=George |url=http://www.informit.com/articles/article.aspx?p=339936 |title=Motherboards & Core-Logic Chipsets: The Deep Stuff &#124; What the North Bridge and South Bridge Do |publisher=InformIT.com |date=2004-10-22 |access-date=2015-05-07}}</ref><ref>George Jones - Maximum PC 2005 Buyer's Guide - Prentice Hall PTR - {{ISBN|0-7686-6312-1}}</ref> कुछ नॉर्थब्रिज में एकीकृत वीडियो नियंत्रक भी होते है, जिन्हें इंटेल प्रणाली में ग्राफिक्स और स्मृति नियंत्रक हब (जीएमसीएच) के रूप में भी जाना जाता है। क्योंकि अलग-अलग प्रोसेसर और रैम को अलग-अलग सिग्नलिंग की आवश्यकता होती है, एक दिया गया नॉर्थब्रिज आमतौर पर केवल एक या दो वर्गों के सीपीयू और आम तौर पर केवल एक प्रकार की रैम के साथ काम करेगा।
नॉर्थब्रिज सामान्यतः सीपीयू, कुछ स्थितियों में [[ रैंडम एक्सेस मेमोरी |रैंडम एक्सेस मेमोरी]], और [[पीसीआई एक्सप्रेस]] (या त्वरित ग्राफिक्स पोर्ट) वीडियो कार्ड और साउथब्रिज के बीच संचार को संभालता है।<ref>{{cite web|last=Jones |first=George |url=http://www.informit.com/articles/article.aspx?p=339936 |title=Motherboards & Core-Logic Chipsets: The Deep Stuff &#124; What the North Bridge and South Bridge Do |publisher=InformIT.com |date=2004-10-22 |access-date=2015-05-07}}</ref><ref>George Jones - Maximum PC 2005 Buyer's Guide - Prentice Hall PTR - {{ISBN|0-7686-6312-1}}</ref> कुछ नॉर्थब्रिज में एकीकृत वीडियो नियंत्रक भी होते है, जिन्हें इंटेल प्रणाली में ग्राफिक्स और मेमोरी नियंत्रक हब (जीएमसीएच) के रूप में भी जाना जाता है। क्योंकि अलग-अलग प्रोसेसर और रैम को अलग-अलग संकेतों की आवश्यकता होती है, नॉर्थब्रिज सामान्यतः केवल एक या दो वर्गों के सीपीयू और सामान्यतः केवल एक प्रकार की रैम के साथ काम करता है।


कुछ चिपसेट ऐसे है जो दो प्रकार की रैम को सपोर्ट करते है; आम तौर पर, ये तब उपलब्ध कराए जाते है जब एक नए मानक में बदलाव होता है। उदाहरण के लिए, 2002 [[Nvidia]] [[nForce2]] चिपसेट से नॉर्थब्रिज केवल [[DDR SDRAM|डीडीआर एसडीआरएएम]] के साथ संयुक्त [[सॉकेट ए]] प्रोसेसर के साथ काम करता है।
कुछ चिपसेट ऐसे है जो दो प्रकार की रैम को सपोर्ट करते है सामान्यतः, ये तब उपलब्ध कराए जाते है जब एक नए मानक में बदलाव होता है। उदाहरण के लिए, 2002 [[Nvidia|एनवीडिया]] [[nForce2|एनफोर्स2]] चिपसेट से नॉर्थब्रिज केवल [[DDR SDRAM|डीडीआर एसडीआरएएम]] के साथ संयुक्त [[सॉकेट ए]] प्रोसेसर के साथ काम करता है।


{{Citation needed span|[[इंटेल]] i875 चिपसेट केवल [[पेंटियम 4]] प्रोसेसर या [[सेलेरॉन]] प्रोसेसर का उपयोग करने वाले प्रणाली के साथ काम करेगा जिसकी क्लॉक स्पीड 1.3 GHz से अधिक है और केवल डीडीआर एसडीआरएएम, और इंटेल i915G चिपसेट का उपयोग करता है इंटेल पेंटियम 4 और सेलेरॉन के साथ काम करता है, लेकिन यह डीडीआर या [[डीडीआर2 एसडीआरएएम|डीडीआर2]] मेमोरी का उपयोग कर सकता है।|date=January 2022}}
{{Citation needed span|[[इंटेल]] i875 चिपसेट केवल [[पेंटियम 4]] प्रोसेसर या [[सेलेरॉन]] प्रोसेसर का उपयोग करने वाले प्रणाली के साथ काम करता है जिसकी क्लॉक स्पीड 1.3 GHz से अधिक है और केवल डीडीआर एसडीआरएएम, और इंटेल i915G चिपसेट का उपयोग करता है इंटेल पेंटियम 4 और सेलेरॉन के साथ काम करता है, लेकिन यह डीडीआर या [[डीडीआर2 एसडीआरएएम|डीडीआर2]] मेमोरी का उपयोग कर सकता है।|date=January 2022}}


== व्युत्पत्ति ==
== व्युत्पत्ति ==
नाम एक मानचित्र के फैशन में वास्तुकला को चित्रित करने से लिया गया है। अधिकांश सामान्य प्रयोजन भौगोलिक मानचित्रों पर उत्तर की तुलना में सीपीयू मानचित्र के शीर्ष पर होगा। सीपीयू अन्य प्रणाली उपकरणों के उत्तर में स्थित एक तेज पुल (नॉर्थब्रिज) के माध्यम से चिपसेट से जुड़ा होगा। इसके बाद नॉर्थब्रिज बाकी चिपसेट से स्लो ब्रिज (साउथब्रिज) के जरिए जुड़ा होगा, जो अन्य प्रणाली उपकरणों के दक्षिण में स्थित है।
इसका नाम एक मानचित्र को फैशन में वास्तुकला को चित्रित करने से लिया गया है। अधिकांश सामान्य प्रयोजन भौगोलिक मानचित्रों पर उत्तर की तुलना में सीपीयू मानचित्र के शीर्ष पर होता है। सीपीयू अन्य प्रणाली उपकरणों के उत्तर में स्थित एक तेज ब्रिज (नॉर्थब्रिज) के माध्यम से चिपसेट से जुड़ा होता है। इसके बाद नॉर्थब्रिज बाकी चिपसेट से धीमे ब्रिज (साउथब्रिज) के जरिए जुड़ा होता है, जो अन्य प्रणाली उपकरणों के दक्षिण में स्थित होते है।


[[File:I815EP.png|thumb|इंटेल i815EP नॉर्थब्रिज]]
[[File:I815EP.png|thumb|इंटेल i815EP नॉर्थब्रिज]]


== [[ overclocking |ओवरक्लॉकिंग]] ==
== [[ overclocking |ओवरक्लॉकिंग]] ==
कंप्यूटर को कितनी दूर तक ओवरक्लॉक किया जा सकता है, इसमें नॉर्थब्रिज एक महत्वपूर्ण भूमिका निभाता है, क्योंकि इसकी आवृत्ति आमतौर पर सीपीयू के लिए अपनी ऑपरेटिंग आवृत्ति स्थापित करने के लिए आधार रेखा के रूप में उपयोग की जाती है। यह चिप आमतौर पर अधिक गर्म हो जाती है क्योंकि प्रोसेसर की गति तेज हो जाती है, जिसके लिए अधिक शीतलन की आवश्यकता होती है। सीपीयू ओवरक्लॉकिंग की एक सीमा है, क्योंकि [[डिजिटल सर्किट]] ट्रांजिस्टर के उठने, गिरने, विलंब और भंडारण के समय, वर्तमान लाभ बैंडविड्थ उत्पाद, [[परजीवी समाई]] और प्रसार विलंब जैसे भौतिक कारकों द्वारा सीमित होते है, जो (अन्य कारकों के साथ) बढ़ते है परिचालन तापमान, फलस्वरूप अधिकांश ओवरक्लॉकिंग अनुप्रयोगों में [[आवृत्ति गुणक]] और बाहरी घड़ी सेटिंग पर सॉफ़्टवेयर द्वारा लगाई गई सीमाएँ होती है। इसके अतिरिक्त, गर्मी एक प्रमुख सीमित कारक है, क्योंकि सीपीयू के अंदर [[क्षेत्र प्रभाव ट्रांजिस्टर]] को ठीक से सक्रिय करने के लिए उच्च वोल्टेज की आवश्यकता होती है और यह उच्च वोल्टेज बड़ी मात्रा में गर्मी पैदा करता है, जिससे मरने पर अधिक थर्मल समाधान की आवश्यकता होती है।
कंप्यूटर को कितनी दूर तक ओवरक्लॉक किया जा सकता है, इसमें नॉर्थब्रिज एक महत्वपूर्ण भूमिका निभाता है, क्योंकि इसकी आवृत्ति सामान्यतः सीपीयू के लिए अपनी ऑपरेटिंग आवृत्ति स्थापित करने के लिए आधार रेखा के रूप में उपयोग की जाती है। यह चिप सामान्यतः अधिक गर्म हो जाती है क्योंकि प्रोसेसर की गति तेज हो जाती है, जिसके लिए अधिक शीतलन की आवश्यकता होती है। सीपीयू ओवरक्लॉकिंग की एक सीमा होती है, क्योंकि [[डिजिटल सर्किट|डिजिटल परिपथ]] ट्रांजिस्टर के उठने, गिरने, विलंब और भंडारण के समय, वर्तमान लाभ बैंडविड्थ उत्पाद, [[परजीवी समाई]] और प्रसार विलंब जैसे भौतिक कारकों द्वारा सीमित होते है, जो (अन्य कारकों के साथ) बढ़ते है परिचालन तापमान, फलस्वरूप अधिकांश ओवरक्लॉकिंग अनुप्रयोगों में [[आवृत्ति गुणक]] और बाहरी क्लॉक सेटिंग पर सॉफ़्टवेयर द्वारा लगाई गई सीमाएँ होती है। इसके अतिरिक्त, गर्मी एक प्रमुख सीमित कारक है, क्योंकि सीपीयू के अंदर [[क्षेत्र प्रभाव ट्रांजिस्टर]] को ठीक से सक्रिय करने के लिए उच्च वोल्टेज की आवश्यकता होती है और यह उच्च वोल्टेज बड़ी मात्रा में गर्मी पैदा करता है, जिससे अधिक थर्मल समाधान की आवश्यकता होती है।


== विकास ==
== विकास ==
[[File:IBM ThinkPad T42 Motherboard.jpg|thumb|170px|IBM T42 लैपटॉप मदरबोर्ड का एक हिस्सा।]]प्रोसेसर डिजाइन में समग्र प्रवृत्ति कम घटकों पर अधिक कार्यों को एकीकृत करने की रही है, जिससे समग्र मदरबोर्ड लागत घट जाती है और प्रदर्शन में सुधार होता है। [[स्मृति नियंत्रक]], जो सीपीयू और रैम के बीच संचार को संभालता है, एएमडी द्वारा उनके एएमडी के 8 प्रोसेसर के साथ और इंटेल द्वारा उनके नेहलेम प्रोसेसर के साथ प्रोसेसर डाई पर ले जाया गया था। सीपीयू डाई पर स्मृति नियंत्रक को एकीकृत करने के फायदों में से एक सीपीयू से मेमोरी में विलंबता को कम करना है।
[[File:IBM ThinkPad T42 Motherboard.jpg|thumb|170px|IBM T42 लैपटॉप मदरबोर्ड का एक हिस्सा।]]प्रोसेसर नमूने में समग्र प्रवृत्ति कम घटकों पर अधिक कार्यों को एकीकृत करता है, जिससे समग्र मदरबोर्ड लागत घट जाती है और प्रदर्शन में सुधार होता है। [[स्मृति नियंत्रक|मेमोरी नियंत्रक]], जो सीपीयू और रैम के बीच संचार को संभालता है, एमडी द्वारा उनके एमडी के8 प्रोसेसर के साथ और इंटेल द्वारा उनके नेहलेम प्रोसेसर के साथ प्रोसेसर डाई पर ले जाया गया था। सीपीयू डाई पर मेमोरी नियंत्रक को एकीकृत करने के फायदों में से एक सीपीयू से मेमोरी में विलंबता को कम करना होता है।


इस तरह के परिवर्तन का एक अन्य उदाहरण [[AMD K8]] प्रणाली के लिए Nvidia का [[nForce3]] है। यह एक सामान्य साउथब्रिज की सभी विशेषताओं को त्वरित ग्राफिक्स पोर्ट (एजीपी) पोर्ट के साथ जोड़ती है और सीधे सीपीयू से जुड़ती है। [[nForce4]] बोर्डों पर इसे मीडिया संचार प्रोसेसर (एमसीपी) के रूप में विपणन किया गया था।
इस तरह के परिवर्तन का एक अन्य उदाहरण [[AMD K8|एमडी के8]] प्रणाली के लिए एनवीडिया का [[nForce3|एनफोर्स]][[nForce3|3]] है। यह एक सामान्य साउथब्रिज की सभी विशेषताओं को त्वरित ग्राफिक्स पोर्ट (एजीपी) पोर्ट के साथ जोड़ता है और सीधे सीपीयू से जुड़ता है। [[nForce4|एनफोर्स]][[nForce4|4]] बोर्डों पर इसे मीडिया संचार प्रोसेसर (एमसीपी) के रूप में विपणन किया गया था।


AMD Accelerated Processing Unit प्रोसेसर में प्रोसेसर कोर, स्मृति नियंत्रक, हाई स्पीड PCI एक्सप्रेस इंटरफ़ेस (आमतौर पर ग्राफिक्स कार्ड के लिए), और एकीकृत ग्राफिक्स प्रोसेसिंग यूनिट (iGPU) के साथ CPU चिप पर नॉर्थब्रिज फ़ंक्शंस का पूर्ण एकीकरण होता है। यह AMD K8 का विकास था, क्योंकि AMD64 में स्मृति नियंत्रक को CPU डाई पर एकीकृत किया गया था।
एमडी त्वरित प्रसंस्करण इकाई प्रोसेसर में प्रोसेसर कोर, मेमोरी नियंत्रक, उच्च स्पीड पीसीआई अभिव्यक्त अंतरफलक (सामान्यतः ग्राफिक्स कार्ड के लिए), और एकीकृत ग्राफिक्स प्रोसेसिंग यूनिट (आईजीपीयू) के साथ सीपीयू चिप पर नॉर्थब्रिज फ़ंक्शंस का पूर्ण एकीकरण होता है। यह एमडी के8 का विकास था, क्योंकि एमडी64 में मेमोरी नियंत्रक को सीपीयू डाई पर एकीकृत किया गया था।


नॉर्थब्रिज को 2011 में इंटेल सैंडी ब्रिज माइक्रोआर्किटेक्चर द्वारा पेश किए गए प्रणाली प्रतिनिधि द्वारा प्रतिस्थापित किया गया था, जो अनिवार्य रूप से नॉर्थब्रिज के सभी पिछले कार्यों को संभालता है।<ref>{{cite web|url=http://www.anandtech.com/show/3922/intels-sandy-bridge-architecture-exposed/4 |title=द रिंग बस एंड सिस्टम एजेंट - इंटेल के सैंडी ब्रिज आर्किटेक्चर का पर्दाफाश|publisher=Anandtech.com |access-date=2015-05-07}}</ref> इंटेल के सैंडी ब्रिज प्रोसेसर में प्रोसेसर कोर, स्मृति नियंत्रक, हाई स्पीड पीसीआई एक्सप्रेस इंटरफेस और इंटीग्रेटेड [[ ग्राफ़िक्स प्रोसेसिंग युनिट |ग्राफिक्स प्रोसेसिंग युनिट]] (जीपीयू) के साथ सीपीयू चिप पर नॉर्थब्रिज फ़ंक्शंस का पूर्ण एकीकरण है। यह वेस्टमेरे आर्किटेक्चर का एक और विकास था, जिसमें एक ही पैकेज में एक सीपीयू और जीपीयू भी शामिल था।<ref>{{cite web |url=http://www.legionhardware.com/articles_pages/intel_core_i5_2500k_and_core_i7_2600k_sandy_bridge.html |title=Intel Core i5 2500K and Core i7 2600K (Sandy Bridge) - Introduction |publisher=Legionhardware.com |access-date=2015-05-07 |archive-url=https://web.archive.org/web/20160605101205/http://www.legionhardware.com/articles_pages/intel_core_i5_2500k_and_core_i7_2600k_sandy_bridge.html |archive-date=2016-06-05 |url-status=dead }}</ref>
नॉर्थब्रिज को 2011 में इंटेल सैंडी ब्रिज सूक्ष्म वास्तुकला द्वारा प्रस्तुत किए गए प्रणाली प्रतिनिधि द्वारा प्रतिस्थापित किया गया था, जो अनिवार्य रूप से नॉर्थब्रिज के सभी पिछले कार्यों को संभालता है।<ref>{{cite web|url=http://www.anandtech.com/show/3922/intels-sandy-bridge-architecture-exposed/4 |title=द रिंग बस एंड सिस्टम एजेंट - इंटेल के सैंडी ब्रिज आर्किटेक्चर का पर्दाफाश|publisher=Anandtech.com |access-date=2015-05-07}}</ref> इंटेल के सैंडी ब्रिज प्रोसेसर में प्रोसेसर कोर, मेमोरी नियंत्रक, उच्च स्पीड पीसीआई अभिव्यक्त अंतरफलक और एकीकृत [[ ग्राफ़िक्स प्रोसेसिंग युनिट |ग्राफिक्स प्रोसेसिंग युनिट]] (जीपीयू) के साथ सीपीयू चिप पर नॉर्थब्रिज फ़ंक्शंस का पूर्ण एकीकरण है। यह वेस्टमेरे वास्तुकला का एक और विकास है, जिसमें एक ही पैकेज में एक सीपीयू और जीपीयू भी सम्मलित है।<ref>{{cite web |url=http://www.legionhardware.com/articles_pages/intel_core_i5_2500k_and_core_i7_2600k_sandy_bridge.html |title=Intel Core i5 2500K and Core i7 2600K (Sandy Bridge) - Introduction |publisher=Legionhardware.com |access-date=2015-05-07 |archive-url=https://web.archive.org/web/20160605101205/http://www.legionhardware.com/articles_pages/intel_core_i5_2500k_and_core_i7_2600k_sandy_bridge.html |archive-date=2016-06-05 |url-status=dead }}</ref>


[[ यह 2 था | यह 2 था]] के साथ प्रारंभ होने वाले हालिया एएमडी प्रोसेसर ने सीपीयू के बाहर कुछ आई/ओ फ़ंक्शन को सीपीयू के समान [[मल्टी-चिप मॉड्यूल]] पैकेज पर आई/ओ डाई पर स्थानांतरित कर दिया है। इस डाई को आमतौर पर नॉर्थब्रिज का हिस्सा नहीं माना जाता है, क्योंकि यह सीपीयू के समान पैकेज में है, लेकिन यह कुछ समान कार्य करता है।<ref name=":0">{{cite web |title=चिपलेट्स भविष्य हैं, लेकिन वे मूर के नियम की जगह नहीं लेंगे|url=https://www.extremetech.com/computing/280344-chiplets-are-the-future-but-they-wont-replace-moores-law}}</ref>
[[ यह 2 था |जेन 2]] के साथ प्रारंभ होने वाले एमडी प्रोसेसर ने सीपीयू के बाहर कुछ आई/ओ फ़ंक्शन को सीपीयू के समान [[मल्टी-चिप मॉड्यूल]] पैकेज पर आई/ओ डाई पर स्थानांतरित कर दिया है। इस डाई को सामान्यतः नॉर्थब्रिज का हिस्सा नहीं माना जाता है, क्योंकि यह सीपीयू के समान पैकेज में है, लेकिन यह कुछ समान कार्य करता है।<ref name=":0">{{cite web |title=चिपलेट्स भविष्य हैं, लेकिन वे मूर के नियम की जगह नहीं लेंगे|url=https://www.extremetech.com/computing/280344-chiplets-are-the-future-but-they-wont-replace-moores-law}}</ref>
 
[[ यह 2 था |जेन 2]] के साथ प्रारंभ होने वाले हाल के एएमडी प्रोसेसर ने सीपीयू के बाहर कुछ आई/ओ फ़ंक्शन को सीपीयू के समान [[मल्टी-चिप मॉड्यूल]] पैकेज पर आई/ओ डाई पर स्थानांतरित कर दिया है। इस डाई को आमतौर पर नॉर्थब्रिज का हिस्सा नहीं माना जाता है, क्योंकि यह सीपीयू के समान पैकेज में है, लेकिन यह कुछ समान कार्य करता है।<ref name=":0" />
== यह भी देखें ==
== यह भी देखें ==
{{Portal|Electronics}}
{{Portal|Electronics}}

Revision as of 04:06, 27 April 2023

एक ठेठ उत्तर/दक्षिण ब्रिज लेआउट (2015)
एक ठेठ उत्तर/दक्षिण ब्रिज लेआउट (2007)

कंप्यूटिंग में, एक नॉर्थब्रिज (होस्ट ब्रिज या मेमोरी नियंत्रक हब) पीसी मदरबोर्ड पर कोर तर्क चिपसेट वास्तुकला वाले दो चिप्स में से एक होता है। उच्च-प्रदर्शन कार्यों को संभालने के लिए फ्रंट-साइड बस (एफएसबी) के माध्यम से एक नॉर्थब्रिज सीधे सीपीयू से जुड़ा होता है, और सामान्यतः सीपीयू और मदरबोर्ड के अन्य भागों के बीच संचार को प्रबंधित करने के लिए एक धीमे साउथब्रिज[1] के संयोजन में उपयोग किया जाता है।[2] 2010 के बाद से, डाई सिकुड़न और बेहतर ट्रांजिस्टर घनत्व ने चिपसेट एकीकरण को बढ़ाने की अनुमति दी थी, और नॉर्थब्रिज द्वारा किए गए कार्यों को अब अधिकांशतः अन्य घटकों (जैसे साउथब्रिज या स्वयं सीपीयू) में सम्मलित किया जाता है।[3][4] 2019 तक, इंटेल और एमडी दोनों ने चिपसेट जारी कर दिए थे जिसमें नॉर्थब्रिज के सभी कार्यों को सीपीयू में एकीकृत किया गया था।[4] आधुनिक इंटेल कोर प्रोसेसर में सीपीयू डाई पर नॉर्थब्रिज एकीकृत होता है, जहां इसे अनकोर या प्रणाली प्रतिनिधि के रूप में जाना जाता है।

पुराने इंटेल आधारित पीसी पर, एकीकृत ग्राफिक्स से लैस होने पर नॉर्थब्रिज को बाहरी मेमोरी नियंत्रक हब (एमसीएच) या ग्राफिक्स और मेमोरी नियंत्रक हब (जीएमसीएच) से नामित किया गया था। तेजी से ये कार्य सीपीयू चिप में ही एकीकृत हो गए थे,[3] मेमोरी और ग्राफिक्स नियंत्रकों के साथ प्रारंभ हुआ था। 2011 में प्रारंभ किए गए इंटेल सैंडी ब्रिज और एमडी त्वरित प्रसंस्करण इकाई प्रोसेसर के लिए, नॉर्थब्रिज के सभी कार्य सीपीयू पर रहते थे।[5] संबंधित साउथब्रिज का नाम इंटेल द्वारा प्लेटफार्म नियंत्रक हब और एमडी द्वारा फ्यूजन नियंत्रक हब के रूप में रखा गया था। एमडी एफएक्स सीपीयू को बाहरी नॉर्थब्रिज और साउथब्रिज चिप्स की आवश्यकता बनी रहती थी ।

ऐतिहासिक रूप से, सीपीयू, नॉर्थब्रिज और साउथब्रिज चिप्स के बीच कार्यों को अलग करना आवश्यक था क्योंकि सभी घटकों को एक चिप डाई पर एकीकृत करने में कठिनाई होती थी।[6] चूंकि, जैसे-जैसे समय के साथ सीपीयू की गति बढ़ती गई, सीपीयू और इसके समर्थन में चिपसेट के बीच डेटा संचार के कारण होने वाली सीमाओं के कारण एक अड़चन सामने आई थी।[7] एकीकृत नॉर्थब्रिजेज की प्रवृत्ति 2000 के दशक के अंत में प्रारंभ हुई - उदाहरण के लिए, 2010 मैकबुक एयर में एनवीडिया जीफोर्स 320 एम जीपीयू एक नॉर्थब्रिज/साउथब्रिज/जीपीयू कॉम्बो चिप थी।[8]

अवलोकन

नॉर्थब्रिज सामान्यतः सीपीयू, कुछ स्थितियों में रैंडम एक्सेस मेमोरी, और पीसीआई एक्सप्रेस (या त्वरित ग्राफिक्स पोर्ट) वीडियो कार्ड और साउथब्रिज के बीच संचार को संभालता है।[9][10] कुछ नॉर्थब्रिज में एकीकृत वीडियो नियंत्रक भी होते है, जिन्हें इंटेल प्रणाली में ग्राफिक्स और मेमोरी नियंत्रक हब (जीएमसीएच) के रूप में भी जाना जाता है। क्योंकि अलग-अलग प्रोसेसर और रैम को अलग-अलग संकेतों की आवश्यकता होती है, नॉर्थब्रिज सामान्यतः केवल एक या दो वर्गों के सीपीयू और सामान्यतः केवल एक प्रकार की रैम के साथ काम करता है।

कुछ चिपसेट ऐसे है जो दो प्रकार की रैम को सपोर्ट करते है सामान्यतः, ये तब उपलब्ध कराए जाते है जब एक नए मानक में बदलाव होता है। उदाहरण के लिए, 2002 एनवीडिया एनफोर्स2 चिपसेट से नॉर्थब्रिज केवल डीडीआर एसडीआरएएम के साथ संयुक्त सॉकेट ए प्रोसेसर के साथ काम करता है।

इंटेल i875 चिपसेट केवल पेंटियम 4 प्रोसेसर या सेलेरॉन प्रोसेसर का उपयोग करने वाले प्रणाली के साथ काम करता है जिसकी क्लॉक स्पीड 1.3 GHz से अधिक है और केवल डीडीआर एसडीआरएएम, और इंटेल i915G चिपसेट का उपयोग करता है इंटेल पेंटियम 4 और सेलेरॉन के साथ काम करता है, लेकिन यह डीडीआर या डीडीआर2 मेमोरी का उपयोग कर सकता है।[citation needed]

व्युत्पत्ति

इसका नाम एक मानचित्र को फैशन में वास्तुकला को चित्रित करने से लिया गया है। अधिकांश सामान्य प्रयोजन भौगोलिक मानचित्रों पर उत्तर की तुलना में सीपीयू मानचित्र के शीर्ष पर होता है। सीपीयू अन्य प्रणाली उपकरणों के उत्तर में स्थित एक तेज ब्रिज (नॉर्थब्रिज) के माध्यम से चिपसेट से जुड़ा होता है। इसके बाद नॉर्थब्रिज बाकी चिपसेट से धीमे ब्रिज (साउथब्रिज) के जरिए जुड़ा होता है, जो अन्य प्रणाली उपकरणों के दक्षिण में स्थित होते है।

इंटेल i815EP नॉर्थब्रिज

ओवरक्लॉकिंग

कंप्यूटर को कितनी दूर तक ओवरक्लॉक किया जा सकता है, इसमें नॉर्थब्रिज एक महत्वपूर्ण भूमिका निभाता है, क्योंकि इसकी आवृत्ति सामान्यतः सीपीयू के लिए अपनी ऑपरेटिंग आवृत्ति स्थापित करने के लिए आधार रेखा के रूप में उपयोग की जाती है। यह चिप सामान्यतः अधिक गर्म हो जाती है क्योंकि प्रोसेसर की गति तेज हो जाती है, जिसके लिए अधिक शीतलन की आवश्यकता होती है। सीपीयू ओवरक्लॉकिंग की एक सीमा होती है, क्योंकि डिजिटल परिपथ ट्रांजिस्टर के उठने, गिरने, विलंब और भंडारण के समय, वर्तमान लाभ बैंडविड्थ उत्पाद, परजीवी समाई और प्रसार विलंब जैसे भौतिक कारकों द्वारा सीमित होते है, जो (अन्य कारकों के साथ) बढ़ते है परिचालन तापमान, फलस्वरूप अधिकांश ओवरक्लॉकिंग अनुप्रयोगों में आवृत्ति गुणक और बाहरी क्लॉक सेटिंग पर सॉफ़्टवेयर द्वारा लगाई गई सीमाएँ होती है। इसके अतिरिक्त, गर्मी एक प्रमुख सीमित कारक है, क्योंकि सीपीयू के अंदर क्षेत्र प्रभाव ट्रांजिस्टर को ठीक से सक्रिय करने के लिए उच्च वोल्टेज की आवश्यकता होती है और यह उच्च वोल्टेज बड़ी मात्रा में गर्मी पैदा करता है, जिससे अधिक थर्मल समाधान की आवश्यकता होती है।

विकास

IBM T42 लैपटॉप मदरबोर्ड का एक हिस्सा।

प्रोसेसर नमूने में समग्र प्रवृत्ति कम घटकों पर अधिक कार्यों को एकीकृत करता है, जिससे समग्र मदरबोर्ड लागत घट जाती है और प्रदर्शन में सुधार होता है। मेमोरी नियंत्रक, जो सीपीयू और रैम के बीच संचार को संभालता है, एमडी द्वारा उनके एमडी के8 प्रोसेसर के साथ और इंटेल द्वारा उनके नेहलेम प्रोसेसर के साथ प्रोसेसर डाई पर ले जाया गया था। सीपीयू डाई पर मेमोरी नियंत्रक को एकीकृत करने के फायदों में से एक सीपीयू से मेमोरी में विलंबता को कम करना होता है।

इस तरह के परिवर्तन का एक अन्य उदाहरण एमडी के8 प्रणाली के लिए एनवीडिया का एनफोर्स3 है। यह एक सामान्य साउथब्रिज की सभी विशेषताओं को त्वरित ग्राफिक्स पोर्ट (एजीपी) पोर्ट के साथ जोड़ता है और सीधे सीपीयू से जुड़ता है। एनफोर्स4 बोर्डों पर इसे मीडिया संचार प्रोसेसर (एमसीपी) के रूप में विपणन किया गया था।

एमडी त्वरित प्रसंस्करण इकाई प्रोसेसर में प्रोसेसर कोर, मेमोरी नियंत्रक, उच्च स्पीड पीसीआई अभिव्यक्त अंतरफलक (सामान्यतः ग्राफिक्स कार्ड के लिए), और एकीकृत ग्राफिक्स प्रोसेसिंग यूनिट (आईजीपीयू) के साथ सीपीयू चिप पर नॉर्थब्रिज फ़ंक्शंस का पूर्ण एकीकरण होता है। यह एमडी के8 का विकास था, क्योंकि एमडी64 में मेमोरी नियंत्रक को सीपीयू डाई पर एकीकृत किया गया था।

नॉर्थब्रिज को 2011 में इंटेल सैंडी ब्रिज सूक्ष्म वास्तुकला द्वारा प्रस्तुत किए गए प्रणाली प्रतिनिधि द्वारा प्रतिस्थापित किया गया था, जो अनिवार्य रूप से नॉर्थब्रिज के सभी पिछले कार्यों को संभालता है।[11] इंटेल के सैंडी ब्रिज प्रोसेसर में प्रोसेसर कोर, मेमोरी नियंत्रक, उच्च स्पीड पीसीआई अभिव्यक्त अंतरफलक और एकीकृत ग्राफिक्स प्रोसेसिंग युनिट (जीपीयू) के साथ सीपीयू चिप पर नॉर्थब्रिज फ़ंक्शंस का पूर्ण एकीकरण है। यह वेस्टमेरे वास्तुकला का एक और विकास है, जिसमें एक ही पैकेज में एक सीपीयू और जीपीयू भी सम्मलित है।[12]

जेन 2 के साथ प्रारंभ होने वाले एमडी प्रोसेसर ने सीपीयू के बाहर कुछ आई/ओ फ़ंक्शन को सीपीयू के समान मल्टी-चिप मॉड्यूल पैकेज पर आई/ओ डाई पर स्थानांतरित कर दिया है। इस डाई को सामान्यतः नॉर्थब्रिज का हिस्सा नहीं माना जाता है, क्योंकि यह सीपीयू के समान पैकेज में है, लेकिन यह कुछ समान कार्य करता है।[13]

यह भी देखें

संदर्भ

  1. "साउथब्रिज". TechTarget. Retrieved January 4, 2016.
  2. "Definition of:Northbridge". PC Magazine. Retrieved September 26, 2015.
  3. 3.0 3.1 "Trustworthy x86 laptops? There is a way, says system-level security ace". The Register. Retrieved January 4, 2016.
  4. 4.0 4.1 "नॉर्थ ब्रिज". Computer Hope. October 7, 2019.
  5. "Intel i7 2600K (Sandy Bridge) Review". Overclockers.com. 2011-01-03. Retrieved 2015-05-07.
  6. "Chipset: Northbridge and Southbridge". Rigacci.org. 2006-01-27. Retrieved 2015-05-07.
  7. Kent, Allen (1999). कंप्यूटर विज्ञान और प्रौद्योगिकी का विश्वकोश. New York, NY [u.a.]: Dekker. p. 500. ISBN 9780824722937. Retrieved September 26, 2015.
  8. The Macbook Air: A Sign of Things to Come – Digital Gravitas
  9. Jones, George (2004-10-22). "Motherboards & Core-Logic Chipsets: The Deep Stuff | What the North Bridge and South Bridge Do". InformIT.com. Retrieved 2015-05-07.
  10. George Jones - Maximum PC 2005 Buyer's Guide - Prentice Hall PTR - ISBN 0-7686-6312-1
  11. "द रिंग बस एंड सिस्टम एजेंट - इंटेल के सैंडी ब्रिज आर्किटेक्चर का पर्दाफाश". Anandtech.com. Retrieved 2015-05-07.
  12. "Intel Core i5 2500K and Core i7 2600K (Sandy Bridge) - Introduction". Legionhardware.com. Archived from the original on 2016-06-05. Retrieved 2015-05-07.
  13. "चिपलेट्स भविष्य हैं, लेकिन वे मूर के नियम की जगह नहीं लेंगे".