Template:N-bit: Difference between revisions
From Vigyanwiki
No edit summary |
No edit summary |
||
Line 1: | Line 1: | ||
{{Computer architecture bit widths}} | {{Computer architecture bit widths}} | ||
[[कंप्यूटर आर्किटेक्चर]] में, '''{{{1}}}-बिट''' [[पूर्णांक (कंप्यूटर विज्ञान)| क्रान्ति]]s, [[स्मृति पता]]es, या अन्य [[डेटा (कंप्यूटिंग)|डेटा]] इकाइयां वे हैं जो {{{1}}} [[बिट]] {{{2}}} हैं चौड़ा। इसके अलावा, {{{1}}}-बिट [[सेंट्रल प्रोसेसिंग यूनिट]] (सीपीयू) और [[अरिथमेटिक लॉजिक यूनिट]] (एएलयू) आर्किटेक्चर वे हैं जो [[प्रोसेसर रजिस्टर|रजिस्टर]] पर आधारित हैं, [ [address bus]]es, या [[Bus (computing)|data bus]]es उस आकार के।<noinclude> | [[कंप्यूटर आर्किटेक्चर]] में, '''{{{1}}}-बिट''' [[पूर्णांक (कंप्यूटर विज्ञान)| क्रान्ति]]s, [[स्मृति पता]]es, या अन्य [[डेटा (कंप्यूटिंग)|डेटा]] इकाइयां वे हैं जो {{{1}}} [[बिट]] {{{2}}} हैं चौड़ा। इसके अलावा, {{{1}}}-बिट [[सेंट्रल प्रोसेसिंग यूनिट]] (सीपीयू) और [[अरिथमेटिक लॉजिक यूनिट]] (एएलयू) आर्किटेक्चर वे हैं जो [[प्रोसेसर रजिस्टर|रजिस्टर]] पर आधारित हैं, [ [address bus]]es, या [[Bus (computing)|data bus]]es उस आकार के।<noinclude> | ||
{{Documentation}} | {{Documentation}} |
Revision as of 01:10, 18 November 2022
Computer architecture bit widths |
---|
Bit |
Application |
Binary floating-point precision |
Decimal floating-point precision |
कंप्यूटर आर्किटेक्चर में, {{{1}}}-बिट क्रान्तिs, स्मृति पताes, या अन्य डेटा इकाइयां वे हैं जो {{{1}}} बिट {{{2}}} हैं चौड़ा। इसके अलावा, {{{1}}}-बिट सेंट्रल प्रोसेसिंग यूनिट (सीपीयू) और अरिथमेटिक लॉजिक यूनिट (एएलयू) आर्किटेक्चर वे हैं जो रजिस्टर पर आधारित हैं, [ [address bus]]es, या data buses उस आकार के।
Template documentation
[create]