सुपर हार्वर्ड आर्किटेक्चर सिंगल-चिप कंप्यूटर: Difference between revisions
m (6 revisions imported from alpha:सुपर_हार्वर्ड_आर्किटेक्चर_सिंगल-चिप_कंप्यूटर) |
No edit summary |
||
Line 30: | Line 30: | ||
==बाहरी संबंध== | ==बाहरी संबंध== | ||
*[http://www.analog.com/en/processors-dsp/sharc/products/index.html शार्क processors website] | *[http://www.analog.com/en/processors-dsp/sharc/products/index.html शार्क processors website] | ||
[[Category:Articles with hatnote templates targeting a nonexistent page]] | |||
[[Category: | |||
[[Category:Created On 02/05/2023]] | [[Category:Created On 02/05/2023]] | ||
[[Category: | [[Category:Machine Translated Page]] | ||
[[Category:डिजिटल सिग्नल प्रोसेसर]] | |||
[[Category:बहुत लंबा निर्देश शब्द कंप्यूटिंग]] | |||
[[Category:वीएलआईडब्ल्यू माइक्रोप्रोसेसर]] |
Latest revision as of 20:34, 16 May 2023
सुपर हार्वर्ड वास्तुकला एकल-चिप संगणक (शार्क) अनुरूप उपकरणों का एक उच्च प्रदर्शन अस्थायी-बिंदु और निश्चित-बिंदु होता है। शार्क का उपयोग विभिन्न प्रकार के संकेत प्रसंस्करण अनुप्रयोगों में किया जाता है, जिसमें ऑडियो प्रसंस्करण से लेकर एकल-सीपीयू प्रदर्शक परिरक्षक से लेकर 1000-सीपीयू क्षितिज के परे प्रसंस्करण संगणक सम्मलित होते है। इसका मूल डिजाइन लगभग जनवरी 1994 का है।
शार्क प्रसंस्करण सामान्यतः आस-पास के अन्य शार्क प्रसंस्करण के लिए अच्छी संख्या में क्रम जोड़ने के लिए लक्षित होते है, जिनका उपयोग एसएमपी के कम लागत वाले विकल्प के रूप में किया जाता है।
वास्तुकला
शार्क एक हार्वर्ड वास्तुकला शब्द सम्बोधन वीएलआईडब्ल्यू प्रसंस्करण होता है, यह 8-बिट या 16-बिट मानों के बारे में कुछ नहीं जानता है क्योंकि प्रत्येक पते का उपयोग पूरे 32-बिट शब्द को इंगित करने के लिए किया जाता है। इस प्रकार यह न तो छोटा-अंत होता है और न ही बड़ा-अंत होता है यदि यह 64-बिट या 8-बिट या 16-बिट डेटा को एक 32-बिट शब्द में पैक करने के लिए लागू करता है। सी में, वर्ण 32-बिट होते है क्योंकि वे सबसे छोटे पता योग्य शब्द होते है।
शब्द का आकार निर्देशों के लिए 48-बिट, पूर्णांकों के लिए 32-बिट और सामान्य अस्थायी-बिंदु और विस्तारित अस्थायी-बिंदु के लिए 40-बिट होता है। कोड और डेटा सामान्यतः चालू-चिप मेमोरी से प्राप्त किए जाते है, जिसमे उपयोगकर्ता को अलग-अलग शब्द आकार के क्षेत्रों में वांछित के रूप में विभाजित किया जाता है। छोटे डेटा प्रकार व्यापक मेमोरी में संग्रहीत किए जाते है। एक प्रणाली जो 40-बिट विस्तारित अस्थायी-बिंदु का उपयोग नही करती है, चालू-चिप मेमोरी को दो वर्गों में विभाजित करती है, कोड के लिए 48-बिट होते है और बाकी सब कुछ के लिए 32-बिट होते है। अधिकांश मेमोरी से संबंधित सीपीयू निर्देश 48-बिट मेमोरी के सभी बिट्स तक नहीं पहुंच सकते है, लेकिन इस उद्देश्य के लिए एक विशेष 48-बिट प्रदान किया जाता है। विशेष 48-बिट को एक जोड़ी के रूप में एक्सेस किया जाता है, जिससे सामान्य विधि से बाहर जाने की अनुमति मिलती है।
बंद-चिप मेमोरी का उपयोग शार्क के साथ किया जाता है। इस मेमोरी को केवल एक ही आकार के लिए समनुरूप किया जाता है। यदि बंद-चिप मेमोरी को 32-बिट शब्दों के रूप में समनुरूप किया जाता है, तो कोड निष्पादन और विस्तारित अस्थायी-बिंदु के लिए केवल चालू-चिप मेमोरी का उपयोग किया जाता है। परिचालन प्रणाली इस समस्या को हल करने के लिए ओवरले का उपयोग करते है, निष्पादन के लिए आवश्यकतानुसार 48-बिट डेटा को चालू-चिप मेमोरी में स्थानांतरित करा जाता है। इसके लिए प्रत्यक्ष मेमोरी एक्सेस डीएमए इंजन होता है। बाहरी मेमोरी प्रबंधन इकाई एमएमयू के बिना असंभव होती है।
शार्क में 32-बिट शब्द सम्बोधन स्थान होता है। शब्द आकार के आधार पर यह 16 जीबी, 20 जीबी, या 24 जीबी (8-बिट बाइट की सामान्य परिभाषा का उपयोग करके) तक होता है।
शार्क निर्देशों में 32-बिट तुरंत संकार्य होता है। इस संकार्य के बिना निर्देश सामान्यतः एक साथ दो या दो से अधिक संचालन करने में सक्षम होते है। x86 फ्लैग द्वारा प्रदान किए गए विकल्पों के समान कई विकल्प होते है।
दो विलंब स्लॉट होते है। यह स्लॉट दो निर्देशों को सामान्य रूप से निष्पादित करता है।
शार्क प्रसंस्करण में परिपथ नियंत्रण के लिए निर्माण समर्थन होता है। सामान्य निर्देशों की आवश्यकता और परिपथ निकास से संबंधित सामान्य बहीखाता पद्धति से बचने के लिए 6 स्तरों तक का उपयोग किया जाता है।
शार्क के पास सामान्य प्रयोजन के दो पूर्ण सेट होते है। कोड तुरंत उनके बीच स्विच करता है, जिससे किसी प्रयोग और परिचालन प्रणाली के बीच तेज संदर्भ स्विच करने की अनुमति मिलती है।