शक्ति6: Difference between revisions
(Created page with "{{Short description|2007 family of multiprocessors by IBM}} {{external links|date=September 2017}} {{Infobox CPU | name = POWER6 | image= Power6 top.jpg |...") |
No edit summary |
||
(5 intermediate revisions by 3 users not shown) | |||
Line 1: | Line 1: | ||
{{Short description|2007 family of multiprocessors by IBM}} | {{Short description|2007 family of multiprocessors by IBM}} | ||
{{Infobox CPU | {{Infobox CPU | ||
| name = POWER6 | | name = POWER6 | ||
Line 23: | Line 22: | ||
}} | }} | ||
{{POWER, PowerPC, and Power ISA}} | {{POWER, PowerPC, and Power ISA}} | ||
शक्ति6 [[IBM|आईबीएम]] द्वारा विकसित एक [[माइक्रोप्रोसेसर]] है जिसने शक्ति आईएसए या शक्ति आईएसए v.2.03 शक्ति आईएसए v.2.03 को कार्यान्वित किया है। जब यह 2007 में प्रणाली में उपलब्ध हुआ, तो यह आईबीएम के प्रमुख पावर माइक्रोप्रोसेसर के रूप में शक्ति5 या शक्ति5+ के बाद सफल हुआ। यह ईक्लिप्ज़ प्रोजेक्ट का भाग होने का प्रमाणित किया जाता है, कहा जाता है कि आईबीएम के सर्वर हार्डवेयर को जहाँ प्रायोगिक हो (इसलिए आईपीजेड संक्षिप्त रूप में: आईबीएम एएस/400, [[pSeries|पी-सीरीज]], और [[zSeries|जेड सीरीज]]) अभिसरण करने का लक्ष्य है ।<ref>{{cite web | |||
|title=A Mainframe Roadmap | |title=A Mainframe Roadmap | ||
|publisher=Isham Research | |publisher=Isham Research | ||
Line 30: | Line 29: | ||
|archive-date=2016-03-03 | |archive-date=2016-03-03 | ||
}}</ref> | }}</ref> | ||
[[File:Power6 bottom.jpg|thumb| | [[File:Power6 bottom.jpg|thumb|आईबीएम शक्ति6 CPU बेस]] | ||
[[File:Power6 ceramic no cap.jpg|thumb| | [[File:Power6 ceramic no cap.jpg|thumb|शक्ति6 सिरेमिक बेस, हीट स्प्रेडर हटा दिया गया]] | ||
[[File:Power6 ceramic top.jpg|thumb| | [[File:Power6 ceramic top.jpg|thumb|शक्ति6 सिरेमिक बेस, शीर्ष]] | ||
[[File:Power6 ceramic base.jpg|thumb| | [[File:Power6 ceramic base.jpg|thumb|शक्ति6 सिरेमिक बेस, संपर्क]] | ||
== इतिहास == | == इतिहास == | ||
फरवरी 2006 में अंतर्राष्ट्रीय सॉलिड-स्टेट | फरवरी 2006 में अंतर्राष्ट्रीय सॉलिड-स्टेट परिपथ सम्मेलन (आईएसएससीसी) में शक्ति6 का वर्णन किया गया था, और अतिरिक्त विवरण अक्टूबर 2006 में माइक्रोप्रोसेसर फोरम में जोड़े गए थे।<ref>{{cite web|url=http://www.realworldtech.com/power6-mpf/|title=Fall Processor Forum 2006: IBM's POWER6|author=David Kanter|publisher=Real World Technologies|date=October 16, 2006}}</ref> और फरवरी 2007 में अगले आईएसएससीसी में औपचारिक रूप से 21 मई, 2007 को इसकी घोषणा की गई।<ref>{{cite press release|url=http://www-03.ibm.com/press/us/en/pressrelease/21580.wss|title=आईबीएम ने शक्तिशाली नए कंप्यूटर में दुनिया की सबसे तेज चिप जारी की|publisher=[[IBM]]|archive-url=https://web.archive.org/web/20070524065531/http://www-03.ibm.com/press/us/en/pressrelease/21580.wss|archive-date=May 24, 2007}}</ref> इसे 8 जून, 2007 को 3.5, 4.2 और 4.7 गीगाहर्ट्ज की गति पर रिलीज़ किया गया था,<ref name="theregister">{{cite web | ||
|title=IBM POWER system hardware | |title=IBM POWER system hardware | ||
|publisher=IBM | |publisher=IBM | ||
Line 42: | Line 41: | ||
|access-date=2008-10-09 | |access-date=2008-10-09 | ||
|archive-url=https://web.archive.org/web/20081216091734/http://www-03.ibm.com/systems/power/hardware/ | |archive-url=https://web.archive.org/web/20081216091734/http://www-03.ibm.com/systems/power/hardware/ | ||
|archive-date=2008-12-16}}</ref> | |archive-date=2008-12-16}}</ref> किंतु कंपनी ने नोट किया है कि प्रोटोटाइप 6 गीगाहर्ट्ज तक पहुंच गए हैं।<ref>{{cite web | ||
|title=IBM thumbs nose at heat concerns, kicks Power6 to 6GHz | |title=IBM thumbs nose at heat concerns, kicks Power6 to 6GHz | ||
|first=Ashlee | |first=Ashlee | ||
Line 50: | Line 49: | ||
|url=https://www.theregister.co.uk/2006/02/07/ibm_power6_show/ | |url=https://www.theregister.co.uk/2006/02/07/ibm_power6_show/ | ||
|access-date=2006-02-07 | |access-date=2006-02-07 | ||
}}</ref> | }}</ref> शक्ति6 2005 के मध्य में पहले सिलिकॉन तक पहुंचा,<ref>{{cite web | ||
|title = IBM's Power6 Gets First Silicon as Power5+ Looms | |title = IBM's Power6 Gets First Silicon as Power5+ Looms | ||
|publisher = IT Jungle | |publisher = IT Jungle | ||
Line 58: | Line 57: | ||
|archive-url = https://web.archive.org/web/20051125172125/http://www.itjungle.com/tfh/tfh082205-story01.html | |archive-url = https://web.archive.org/web/20051125172125/http://www.itjungle.com/tfh/tfh082205-story01.html | ||
|archive-date = 2005-11-25 | |archive-date = 2005-11-25 | ||
}}</ref> और मई 2008 में P595 की | }}</ref> और मई 2008 में P595 की प्रारंभ के साथ 5.0 गीगाहर्ट्ज तक बढ़ा दिया गया था।<ref>{{cite web | ||
|title=IBM smacks rivals with 5.0GHz Power6 beast | |title=IBM smacks rivals with 5.0GHz Power6 beast | ||
|publisher=The Register | |publisher=The Register | ||
Line 68: | Line 67: | ||
== विवरण == | == विवरण == | ||
शक्ति6 एक [[ दोहरे कोर |दोहरे कोर]] प्रोसेसर है। प्रत्येक कोर दो तरफा [[एक साथ मल्टीथ्रेडिंग]] (एसएमटी) में सक्षम है। शक्ति6 में लगभग 790 मिलियन ट्रांजिस्टर हैं और यह 341 मिमी<sup>2</sup> है [[65 नैनोमीटर]] प्रक्रिया पर बड़े मापदंड पर निर्मित [[POWER5|शक्ति5]] से एक उल्लेखनीय अंतर यह है कि शक्ति6 क्रम के बाहर निष्पादन के अतिरिक्त इन-क्रम निर्देशों को निष्पादित करता है आउट-ऑफ-ऑर्डर इस बदलाव के लिए अधिकांशतः सॉफ़्टवेयर को इष्टतम प्रदर्शन के लिए पुन: संकलित करने की आवश्यकता होती है, किंतु शक्ति6 प्रोजेक्ट के प्रमुख इंजीनियर के अनुसार, शक्ति6 अभी भी अपरिवर्तित सॉफ़्टवेयर के साथ भी शक्ति5+ पर महत्वपूर्ण प्रदर्शन सुधार प्राप्त करता है।<ref name="theregister"/> | |||
शक्ति6 [[IBM ViVA|आईबीएम विवा]] विवा-2, वर्चुअल वेक्टर आर्किटेक्चर का भी लाभ उठाता है, जो एकल [[वेक्टर प्रोसेसर]] के रूप में कार्य करने के लिए कई शक्ति6 नोड्स के संयोजन को सक्षम बनाता है।<ref name="realworld1" /> | |||
प्रत्येक कोर में दो [[अंकगणितीय तर्क इकाई]], दो [[बाइनरी कोड]] [[फ्लोटिंग पॉइंट यूनिट]] एक [[AltiVec|अल्टीवेक]] इकाई और एक उपन्यास [[दशमलव फ़्लोटिंग पॉइंट]] फ़्लोटिंग-पॉइंट इकाई होती है। एक कंपनी के पेपर के अनुरूप बाइनरी फ्लोटिंग-पॉइंट यूनिट में [ए] 6-साइकिल, 13-[[एफओ4]] पाइपलाइन प्राप्त करने के लिए कई माइक्रोआर्किटेक्चर, लॉजिक, परिपथ , लैच और इंटीग्रेशन विधि सम्मिलित हैं।<ref name="informationweek" /> आईबीएम के प्रतिद्वंद्वियों के सर्वरों के विपरीत, शक्ति6 में [[IEEE 754]] दशमलव अंकगणित के लिए हार्डवेयर समर्थन है और इसमें सिलिकॉन में एकीकृत पहली दशमलव [[तैरनेवाला स्थल]] इकाई सम्मिलित है। 50 से अधिक नए फ्लोटिंग पॉइंट निर्देश दशमलव गणित और [[बाइनरी128]] और [[दशमलव128]] के बीच रूपांतरण को संभालते हैं।<ref name="Heise" /> यह सुविधा आईबीएम प्रणाली z10 में चित्रित [[IBM z10|आईबीएम z10]] माइक्रोप्रोसेसर में भी जोड़ी गई थी।<ref name="realworld1">{{cite web | |||
|title=An eCLipz Looms on the Horizon | |title=An eCLipz Looms on the Horizon | ||
|publisher=Real World Technologies | |publisher=Real World Technologies | ||
Line 77: | Line 77: | ||
|access-date=2005-12-19 | |access-date=2005-12-19 | ||
}}</ref> | }}</ref> | ||
प्रत्येक कोर में 64 KB, चार-तरफ़ा सेट-एसोसिएटिव निर्देश कैश और आठ-तरफ़ा सेट-एसोसिएटिव डिज़ाइन का 64 KB डेटा कैश होता है, जिसमें दो स्वतंत्र 32-बिट रीड्स या एक 64-बिट राइट का समर्थन करने वाली दो-चरण पाइपलाइन होती है। | |||
प्रत्येक कोर में 64 KB, चार-तरफ़ा सेट-एसोसिएटिव निर्देश कैश और आठ-तरफ़ा सेट-एसोसिएटिव डिज़ाइन का 64 KB डेटा कैश होता है, जिसमें दो स्वतंत्र 32-बिट रीड्स या एक 64-बिट राइट का समर्थन करने वाली दो-चरण पाइपलाइन होती है।<ref name="informationweek">{{cite web | |||
|title=IBM Tips Power6 Processor Architecture | |title=IBM Tips Power6 Processor Architecture | ||
|date=6 February 2006 | |date=6 February 2006 | ||
Line 83: | Line 84: | ||
|url=https://www.informationweek.com/it-life/ibm-tips-power6-processor-architecture | |url=https://www.informationweek.com/it-life/ibm-tips-power6-processor-architecture | ||
|access-date=2022-07-13 | |access-date=2022-07-13 | ||
}}</ref> प्रत्येक कोर में अर्ध-निजी 4 [[MiB]] एकीकृत L2 कैश होता है, जहां कैश को एक विशिष्ट कोर सौंपा जाता है, | }}</ref> चक्र प्रत्येक कोर में अर्ध-निजी 4 [[MiB|एमआईबी]] एकीकृत L2 कैश होता है, जहां कैश को एक विशिष्ट कोर सौंपा जाता है, किंतु दूसरे के पास इसकी तेज पहुंच होती है। दो कोर एक 32 एमआईबी L3 कैश साझा करते हैं जो 80 GB/s बस का उपयोग करते हुए बंद हो जाता है।<ref name="Heise">{{cite web | ||
|title = Fall Processor Forum: Power6 at 5 GHz | |title = Fall Processor Forum: Power6 at 5 GHz | ||
|publisher = [[Heinz Heise]] | |publisher = [[Heinz Heise]] | ||
Line 92: | Line 93: | ||
|archive-date = 2007-11-16 | |archive-date = 2007-11-16 | ||
}}</ref> | }}</ref> | ||
शक्ति6 दो इंटर नोड लिंक (50 GB/s) का उपयोग करके 31 अन्य प्रोसेसर तक कनेक्ट कर सकता है, और प्रति कोर 10 तार्किक विभाजन तक (254 प्रति प्रणाली की सीमा तक) का समर्थन करता है। एक सर्विस प्रोसेसर के लिए एक इंटरफ़ेस होता है जो निर्धारित मापदंडों के अनुसार प्रदर्शन और शक्ति की निगरानी और समायोजन करता है।<ref name="eetimes">{{cite web | |||
|title=IBM cranks dual-core Power6 beyond 4GHz | |title=IBM cranks dual-core Power6 beyond 4GHz | ||
|publisher=[[EE Times]] | |publisher=[[EE Times]] | ||
Line 101: | Line 103: | ||
|access-date=2022-07-13 | |access-date=2022-07-13 | ||
}}</ref> | }}</ref> | ||
आईबीएम प्रोसेसर के लिए 5 गीगाहर्ट्ज ड्यूटी-साइकल करेक्शन क्लॉक डिस्ट्रीब्यूशन नेटवर्क का भी उपयोग करता है। नेटवर्क में, कंपनी तांबे के वितरण तार को प्रयुक्त करती है जो 3 माइक्रोमीटर चौड़ा और 1.2 माइक्रोमीटर मोटा होता है। शक्ति6 डिज़ाइन दोहरी विद्युत् आपूर्ति, 0.8-से-1.2 वोल्ट सीमा में एक तर्क आपूर्ति और लगभग 150-mV उच्च पर SRAM विद्युत् आपूर्ति का उपयोग करता है।<ref name="informationweek" /> | |||
शक्ति6 की ऊष्मीय विशेषताएँ शक्ति5 के समान हैं। आईबीएम के मुख्य वैज्ञानिक [[फ्रैंक सोल्टिस]] ने कहा कि आईबीएम ने पावर6 डिजाइन में [[90 नैनोमीटर]] और 65 एनएम भागों के संयोजन का उपयोग करके उच्च आवृत्ति से जुड़ी विद्युत् रिसाव की समस्याओं को हल किया है।<ref>{{cite web | |||
|author=Roger Howorth | |author=Roger Howorth | ||
|title=IBM's Power6 processor to run at 4GHz in 2007 | |title=IBM's Power6 processor to run at 4GHz in 2007 | ||
Line 114: | Line 117: | ||
|url-status=dead | |url-status=dead | ||
}}</ref> | }}</ref> | ||
=== पावर6+=== | === पावर6+=== | ||
थोड़ा बढ़ा हुआ | थोड़ा बढ़ा हुआ शक्ति6+ अप्रैल 2009 में प्रस्तुत किया गया था, किंतु अक्टूबर 2008 से आईबीएम पावर प्रणाली में शिपिंग किया गया था। इसने सुरक्षित मेमोरी विभाजन के लिए अधिक मेमोरी कुंजियाँ जोड़ीं, यह सुविधा आईबीएम के मेनफ्रेम प्रोसेसर से ली गई है।<ref>{{cite web|title=आईबीएम पावर सिस्टम्स घोषणा अवलोकन|url=http://www-03.ibm.com/systems/resources/systems_power_news_20090428_annc.pdf|website=IBM|access-date=6 March 2018|archive-url=https://web.archive.org/web/20110513072658/http://www-03.ibm.com/systems/resources/systems_power_news_20090428_annc.pdf|archive-date=13 May 2011|date=28 April 2009|url-status=dead}}</ref> | ||
== उत्पाद == | |||
{{As of|2008}}, शक्ति6 प्रणाली की श्रेणी में एक्सप्रेस मॉडल (520, 550 और 560) और एंटरप्राइज़ मॉडल (570 और 595) सम्मिलित हैं।<ref>{{cite web| url = http://www-03.ibm.com/systems/power/hardware/ |title = आईबीएम पावर सिस्टम्स हार्डवेयर| website = IBM | archive-url = https://web.archive.org/web/20080512205228/http://www-03.ibm.com/systems/power/hardware/ | archive-date = May 12, 2008}}</ref> विभिन्न प्रणाली मॉडल किसी भी आकार के व्यवसाय की सेवा के लिए डिज़ाइन किए गए हैं। | |||
उदाहरण के लिए, 520 एक्सप्रेस का विपणन छोटे व्यवसायों के लिए किया जाता है जबकि पावर 595 का विपणन बड़े, बहु-पर्यावरण डेटा केंद्रों के लिए किया जाता है। | उदाहरण के लिए, 520 एक्सप्रेस का विपणन छोटे व्यवसायों के लिए किया जाता है जबकि पावर 595 का विपणन बड़े, बहु-पर्यावरण डेटा केंद्रों के लिए किया जाता है। | ||
{| class="wikitable sortable" style="text-align:center" border=1 | एक्सप्रेस और एंटरप्राइज मॉडल के बीच मुख्य अंतर यह है कि बाद वाले में कैपेसिटी अपग्रेड ऑन डिमांड (सीयूओडी) क्षमताएं और हॉट-प्लगेबल प्रोसेसर और मेमोरी बुक सम्मिलित हैं। | ||
|+ | |||
! | {| class="wikitable sortable" style="text-align:center" border="1" | ||
|+आईबीएम शक्ति6 ([[IBM Power Systems|शक्ति प्रणाली]]) सर्वर | |||
! नाम !! सॉकेट की संख्या !! कोर की संख्या !! सीपीयू समय आवृत्ति | |||
|- | |- | ||
| 520 | | 520 एक्सप्रेस || 2 || 4 || 4.2 गीगाहर्ट्ज or 4.7 गीगाहर्ट्ज | ||
|- | |- | ||
| 550 | | 550 एक्सप्रेस || 4 || 8 || 4.2 गीगाहर्ट्ज or 5.0 गीगाहर्ट्ज | ||
|- | |- | ||
| 560 | | 560 एक्सप्रेस || 8 || 16 || 3.6 गीगाहर्ट्ज | ||
|- | |- | ||
| 570 || 8 || 16 || 4.4 | | 570 || 8 || 16 || 4.4 गीगाहर्ट्ज or 5.0 गीगाहर्ट्ज | ||
|- | |- | ||
| 570 || 16 || 32 || 4.2 | | 570 || 16 || 32 || 4.2 गीगाहर्ट्ज | ||
|- | |- | ||
| 575 || 16 || 32 || 4.7 | | 575 || 16 || 32 || 4.7 गीगाहर्ट्ज | ||
|- | |- | ||
| 595 || 32 || 64 || 4.2 | | 595 || 32 || 64 || 4.2 गीगाहर्ट्ज or 5.0 गीगाहर्ट्ज | ||
|- | |- | ||
|} | |} | ||
आईबीएम चार शक्ति6 आधारित [[ब्लेड सर्वर]] भी प्रदान करता है।<ref>{{cite web| url = http://www-03.ibm.com/systems/power/hardware/blades/index.html |title = आईबीएम पावर सिस्टम्स हार्डवेयर - ब्लेड सर्वर| website = IBM | archive-url = https://web.archive.org/web/20080521035156/http://www-03.ibm.com/systems/power/hardware/blades/index.html| archive-date = May 21, 2008}}</ref> विनिर्देशों को नीचे दी गई तालिका में दिखाया गया है। | |||
{| class="wikitable sortable" style="text-align:center" border=1 | {| class="wikitable sortable" style="text-align:center" border="1" | ||
|+ | |+आईबीएम शक्ति6 ब्लेड सर्वर | ||
! | ! नाम !! कोर की संख्या !! सीपीयू समय आवृत्ति !! ब्लेड स्लॉट की आवश्यकता | ||
|- | |- | ||
| | | ब्लेडसेंटर JS12 || 2 || 3.8 गीगाहर्ट्ज || 1 | ||
|- | |- | ||
| | | ब्लेडसेंटर JS22 || 4 || 4.0 गीगाहर्ट्ज || 1 | ||
|- | |- | ||
| | | ब्लेडसेंटर JS23 || 4 || 4.2 गीगाहर्ट्ज || 1 | ||
|- | |- | ||
| | | ब्लेडसेंटर JS43 || 8 || 4.2 गीगाहर्ट्ज || 2 | ||
|} | |} | ||
सभी ब्लेड [[AIX]], [[IBM i]] और [[Linux]] को | सभी ब्लेड [[AIX|ऐक्स]], [[IBM i|आईबीएम आई]] और [[Linux|लिनक्स]] को समर्थन करते हैं। ब्लेडसेंटर S और H चेसिस [[AIX|ऐक्स]], i, और [[Linux|लिनक्स]] चलाने वाले ब्लेड के लिए समर्थित है। ब्लेडसेंटर E, HT, और T चेसिस [[AIX|ऐक्स]] और [[Linux|लिनक्स]] चलाने वाले ब्लेड का समर्थन करते हैं किंतु i नहीं है । | ||
रेनो में सुपरकंप्यूटिंग 2007 (एससी07) सम्मेलन में एक नया वाटर-कूल्ड पावर 575 सामने | रेनो में सुपरकंप्यूटिंग 2007 (एससी07) सम्मेलन में एक नया वाटर-कूल्ड पावर 575 सामने आया 575 में 2U नोड्स हैं जिनमें से प्रत्येक में 32 शक्ति6 कोर 4.7 गीगाहर्ट्ज पर 256 GB RAM तक है। एक फ्रेम में 448 कोर तक लगाए जा सकते हैं। | ||
{| class="wikitable sortable" style="text-align:center" border=1 | {| class="wikitable sortable" style="text-align:center" border="1" | ||
|+ | |+आईबीएम शक्ति6 डिस्क संचयन | ||
! | ! नाम !! कोर की संख्या !! सीपीयू समय आवृत्ति !! नियंत्रकों की संख्या | ||
|- | |- | ||
| [[IBM_System_Storage#DS8000_Series|DS8700]] || 2, 4 || 4.7 | | [[IBM_System_Storage#DS8000_Series|DS8700]] || 2, 4 || 4.7 गीगाहर्ट्ज || 1, 2 | ||
|- | |- | ||
| [[IBM_System_Storage#DS8000_Series|DS8800]] || 2, 4, 8 || 5.0 | | [[IBM_System_Storage#DS8000_Series|DS8800]] || 2, 4, 8 || 5.0 गीगाहर्ट्ज || 1, 2 | ||
|} | |} | ||
Line 175: | Line 180: | ||
* [[आईबीएम पावर माइक्रोप्रोसेसर]] | * [[आईबीएम पावर माइक्रोप्रोसेसर]] | ||
*[[शक्ति7]] | *[[शक्ति7]] | ||
* | *आईबीएम z10, एक [[मेनफ़्रेम कंप्यूटर]] प्रोसेसर जो शक्ति6 के साथ बहुत अधिक विधि साझा करता है। | ||
== संदर्भ == | == संदर्भ == | ||
Line 182: | Line 187: | ||
==बाहरी संबंध== | ==बाहरी संबंध== | ||
*[https://web.archive.org/web/20071015162137/http://www-03.ibm.com/press/us/en/presskit/21546.wss | *[https://web.archive.org/web/20071015162137/http://www-03.ibm.com/press/us/en/presskit/21546.wss आईबीएम शक्ति6 Press Kit] | ||
*{{cite web|url=https://www.cnet.com/tech/tech-industry/ibms-power6-gets-help-with-math-multimedia/|title=IBM's Power6 gets help with math, multimedia|website=[[CNET]]|date=October 10, 2006}} | *{{cite web|url=https://www.cnet.com/tech/tech-industry/ibms-power6-gets-help-with-math-multimedia/|title=IBM's Power6 gets help with math, multimedia|website=[[CNET]]|date=October 10, 2006}} | ||
*{{cite web|url=https://www.informationweek.com/it-life/ibm-debuts-power6-in-new-unix-server|title=IBM Debuts Power6 In New Unix Server|website=[[InformationWeek]]|date=May 21, 2007}} | *{{cite web|url=https://www.informationweek.com/it-life/ibm-debuts-power6-in-new-unix-server|title=IBM Debuts Power6 In New Unix Server|website=[[InformationWeek]]|date=May 21, 2007}} | ||
Line 193: | Line 198: | ||
=== अनुशंसित पढ़ना === | === अनुशंसित पढ़ना === | ||
*[http://speleotrove.com/decimal/IBM-Power-Roadmap-McCredie.pdf पावर रोडमैप, | *[http://speleotrove.com/decimal/IBM-Power-Roadmap-McCredie.pdf पावर रोडमैप, आईबीएम, अक्टूबर 2006] | ||
*{{cite journal|title=आईबीएम पावर 6 विश्वसनीयता|author1=M. J. Mack|author2=W. M. Sauer|author3=S. B. Swaney|author4=B. G. Mealey|journal=[[IBM Journal of Research and Development]]|volume=51|issue=6|pages=763–774|date=November 2007|doi=10.1147/rd.516.0763}} | *{{cite journal|title=आईबीएम पावर 6 विश्वसनीयता|author1=M. J. Mack|author2=W. M. Sauer|author3=S. B. Swaney|author4=B. G. Mealey|journal=[[IBM Journal of Research and Development]]|volume=51|issue=6|pages=763–774|date=November 2007|doi=10.1147/rd.516.0763}} | ||
*{{cite journal|title=IBM POWER6 माइक्रोप्रोसेसर भौतिक डिजाइन और डिजाइन पद्धति|author1=R. Berridge|author2=R. M. Averill|author3=A. E. Barish|author4=M. A. Bowen|author5=P. J. Camporese|author6=J. DiLullo|author7=P. E. Dudley|author8=J. Keinert|author9=D. W. Lewis|author10=R. D. Morel|author11=T. Rosser|author12=N. S. Schwartz|author13=P. Shephard|author14=H. H. Smith|author15=D. Thomas|author16=P. J. Restle|author17=J. R. Ripley|author18=S. L. Runyon|author19=P. M. Williams|journal=IBM Journal of Research and Development|volume=51|issue=6|pages=685–714|date=November 2007|doi=10.1147/rd.516.0685}} | *{{cite journal|title=IBM POWER6 माइक्रोप्रोसेसर भौतिक डिजाइन और डिजाइन पद्धति|author1=R. Berridge|author2=R. M. Averill|author3=A. E. Barish|author4=M. A. Bowen|author5=P. J. Camporese|author6=J. DiLullo|author7=P. E. Dudley|author8=J. Keinert|author9=D. W. Lewis|author10=R. D. Morel|author11=T. Rosser|author12=N. S. Schwartz|author13=P. Shephard|author14=H. H. Smith|author15=D. Thomas|author16=P. J. Restle|author17=J. R. Ripley|author18=S. L. Runyon|author19=P. M. Williams|journal=IBM Journal of Research and Development|volume=51|issue=6|pages=685–714|date=November 2007|doi=10.1147/rd.516.0685}} | ||
Line 209: | Line 214: | ||
श्रेणी:64-बिट माइक्रोप्रोसेसर | श्रेणी:64-बिट माइक्रोप्रोसेसर | ||
[[Category:All articles containing potentially dated statements|Power6]] | |||
[[Category: | [[Category:Articles containing potentially dated statements from 2008|Power6]] | ||
[[Category:Created On 15/05/2023]] | [[Category:Created On 15/05/2023|Power6]] | ||
[[Category:Lua-based templates|Power6]] | |||
[[Category:Machine Translated Page|Power6]] | |||
[[Category:Pages with script errors|Power6]] | |||
[[Category:Templates Vigyan Ready|Power6]] | |||
[[Category:Templates that add a tracking category|Power6]] | |||
[[Category:Templates that generate short descriptions|Power6]] | |||
[[Category:Templates using TemplateData|Power6]] |
Latest revision as of 11:57, 23 May 2023
General information | |
---|---|
Launched | 2007 |
Designed by | IBM |
Performance | |
Max. CPU clock rate | 3.6 GHz to 5.0 GHz |
Cache | |
L1 cache | 64+64 KB/core |
L2 cache | 4 MB/core |
L3 cache | 32 MB/chip (off-chip) |
Architecture and classification | |
Technology node | 65 nm |
Instruction set | Power ISA (Power ISA v.2.05) |
Physical specifications | |
Cores |
|
History | |
Predecessor | POWER5 |
Successor | POWER7 |
POWER, PowerPC, and Power ISA architectures |
---|
NXP (formerly Freescale and Motorola) |
IBM |
|
IBM/Nintendo |
Other |
Related links |
Cancelled in gray, historic in italic |
शक्ति6 आईबीएम द्वारा विकसित एक माइक्रोप्रोसेसर है जिसने शक्ति आईएसए या शक्ति आईएसए v.2.03 शक्ति आईएसए v.2.03 को कार्यान्वित किया है। जब यह 2007 में प्रणाली में उपलब्ध हुआ, तो यह आईबीएम के प्रमुख पावर माइक्रोप्रोसेसर के रूप में शक्ति5 या शक्ति5+ के बाद सफल हुआ। यह ईक्लिप्ज़ प्रोजेक्ट का भाग होने का प्रमाणित किया जाता है, कहा जाता है कि आईबीएम के सर्वर हार्डवेयर को जहाँ प्रायोगिक हो (इसलिए आईपीजेड संक्षिप्त रूप में: आईबीएम एएस/400, पी-सीरीज, और जेड सीरीज) अभिसरण करने का लक्ष्य है ।[1]
इतिहास
फरवरी 2006 में अंतर्राष्ट्रीय सॉलिड-स्टेट परिपथ सम्मेलन (आईएसएससीसी) में शक्ति6 का वर्णन किया गया था, और अतिरिक्त विवरण अक्टूबर 2006 में माइक्रोप्रोसेसर फोरम में जोड़े गए थे।[2] और फरवरी 2007 में अगले आईएसएससीसी में औपचारिक रूप से 21 मई, 2007 को इसकी घोषणा की गई।[3] इसे 8 जून, 2007 को 3.5, 4.2 और 4.7 गीगाहर्ट्ज की गति पर रिलीज़ किया गया था,[4] किंतु कंपनी ने नोट किया है कि प्रोटोटाइप 6 गीगाहर्ट्ज तक पहुंच गए हैं।[5] शक्ति6 2005 के मध्य में पहले सिलिकॉन तक पहुंचा,[6] और मई 2008 में P595 की प्रारंभ के साथ 5.0 गीगाहर्ट्ज तक बढ़ा दिया गया था।[7]
विवरण
शक्ति6 एक दोहरे कोर प्रोसेसर है। प्रत्येक कोर दो तरफा एक साथ मल्टीथ्रेडिंग (एसएमटी) में सक्षम है। शक्ति6 में लगभग 790 मिलियन ट्रांजिस्टर हैं और यह 341 मिमी2 है 65 नैनोमीटर प्रक्रिया पर बड़े मापदंड पर निर्मित शक्ति5 से एक उल्लेखनीय अंतर यह है कि शक्ति6 क्रम के बाहर निष्पादन के अतिरिक्त इन-क्रम निर्देशों को निष्पादित करता है आउट-ऑफ-ऑर्डर इस बदलाव के लिए अधिकांशतः सॉफ़्टवेयर को इष्टतम प्रदर्शन के लिए पुन: संकलित करने की आवश्यकता होती है, किंतु शक्ति6 प्रोजेक्ट के प्रमुख इंजीनियर के अनुसार, शक्ति6 अभी भी अपरिवर्तित सॉफ़्टवेयर के साथ भी शक्ति5+ पर महत्वपूर्ण प्रदर्शन सुधार प्राप्त करता है।[4]
शक्ति6 आईबीएम विवा विवा-2, वर्चुअल वेक्टर आर्किटेक्चर का भी लाभ उठाता है, जो एकल वेक्टर प्रोसेसर के रूप में कार्य करने के लिए कई शक्ति6 नोड्स के संयोजन को सक्षम बनाता है।[8]
प्रत्येक कोर में दो अंकगणितीय तर्क इकाई, दो बाइनरी कोड फ्लोटिंग पॉइंट यूनिट एक अल्टीवेक इकाई और एक उपन्यास दशमलव फ़्लोटिंग पॉइंट फ़्लोटिंग-पॉइंट इकाई होती है। एक कंपनी के पेपर के अनुरूप बाइनरी फ्लोटिंग-पॉइंट यूनिट में [ए] 6-साइकिल, 13-एफओ4 पाइपलाइन प्राप्त करने के लिए कई माइक्रोआर्किटेक्चर, लॉजिक, परिपथ , लैच और इंटीग्रेशन विधि सम्मिलित हैं।[9] आईबीएम के प्रतिद्वंद्वियों के सर्वरों के विपरीत, शक्ति6 में IEEE 754 दशमलव अंकगणित के लिए हार्डवेयर समर्थन है और इसमें सिलिकॉन में एकीकृत पहली दशमलव तैरनेवाला स्थल इकाई सम्मिलित है। 50 से अधिक नए फ्लोटिंग पॉइंट निर्देश दशमलव गणित और बाइनरी128 और दशमलव128 के बीच रूपांतरण को संभालते हैं।[10] यह सुविधा आईबीएम प्रणाली z10 में चित्रित आईबीएम z10 माइक्रोप्रोसेसर में भी जोड़ी गई थी।[8]
प्रत्येक कोर में 64 KB, चार-तरफ़ा सेट-एसोसिएटिव निर्देश कैश और आठ-तरफ़ा सेट-एसोसिएटिव डिज़ाइन का 64 KB डेटा कैश होता है, जिसमें दो स्वतंत्र 32-बिट रीड्स या एक 64-बिट राइट का समर्थन करने वाली दो-चरण पाइपलाइन होती है।[9] चक्र प्रत्येक कोर में अर्ध-निजी 4 एमआईबी एकीकृत L2 कैश होता है, जहां कैश को एक विशिष्ट कोर सौंपा जाता है, किंतु दूसरे के पास इसकी तेज पहुंच होती है। दो कोर एक 32 एमआईबी L3 कैश साझा करते हैं जो 80 GB/s बस का उपयोग करते हुए बंद हो जाता है।[10]
शक्ति6 दो इंटर नोड लिंक (50 GB/s) का उपयोग करके 31 अन्य प्रोसेसर तक कनेक्ट कर सकता है, और प्रति कोर 10 तार्किक विभाजन तक (254 प्रति प्रणाली की सीमा तक) का समर्थन करता है। एक सर्विस प्रोसेसर के लिए एक इंटरफ़ेस होता है जो निर्धारित मापदंडों के अनुसार प्रदर्शन और शक्ति की निगरानी और समायोजन करता है।[11]
आईबीएम प्रोसेसर के लिए 5 गीगाहर्ट्ज ड्यूटी-साइकल करेक्शन क्लॉक डिस्ट्रीब्यूशन नेटवर्क का भी उपयोग करता है। नेटवर्क में, कंपनी तांबे के वितरण तार को प्रयुक्त करती है जो 3 माइक्रोमीटर चौड़ा और 1.2 माइक्रोमीटर मोटा होता है। शक्ति6 डिज़ाइन दोहरी विद्युत् आपूर्ति, 0.8-से-1.2 वोल्ट सीमा में एक तर्क आपूर्ति और लगभग 150-mV उच्च पर SRAM विद्युत् आपूर्ति का उपयोग करता है।[9]
शक्ति6 की ऊष्मीय विशेषताएँ शक्ति5 के समान हैं। आईबीएम के मुख्य वैज्ञानिक फ्रैंक सोल्टिस ने कहा कि आईबीएम ने पावर6 डिजाइन में 90 नैनोमीटर और 65 एनएम भागों के संयोजन का उपयोग करके उच्च आवृत्ति से जुड़ी विद्युत् रिसाव की समस्याओं को हल किया है।[12]
पावर6+
थोड़ा बढ़ा हुआ शक्ति6+ अप्रैल 2009 में प्रस्तुत किया गया था, किंतु अक्टूबर 2008 से आईबीएम पावर प्रणाली में शिपिंग किया गया था। इसने सुरक्षित मेमोरी विभाजन के लिए अधिक मेमोरी कुंजियाँ जोड़ीं, यह सुविधा आईबीएम के मेनफ्रेम प्रोसेसर से ली गई है।[13]
उत्पाद
As of 2008[update], शक्ति6 प्रणाली की श्रेणी में एक्सप्रेस मॉडल (520, 550 और 560) और एंटरप्राइज़ मॉडल (570 और 595) सम्मिलित हैं।[14] विभिन्न प्रणाली मॉडल किसी भी आकार के व्यवसाय की सेवा के लिए डिज़ाइन किए गए हैं।
उदाहरण के लिए, 520 एक्सप्रेस का विपणन छोटे व्यवसायों के लिए किया जाता है जबकि पावर 595 का विपणन बड़े, बहु-पर्यावरण डेटा केंद्रों के लिए किया जाता है।
एक्सप्रेस और एंटरप्राइज मॉडल के बीच मुख्य अंतर यह है कि बाद वाले में कैपेसिटी अपग्रेड ऑन डिमांड (सीयूओडी) क्षमताएं और हॉट-प्लगेबल प्रोसेसर और मेमोरी बुक सम्मिलित हैं।
नाम | सॉकेट की संख्या | कोर की संख्या | सीपीयू समय आवृत्ति |
---|---|---|---|
520 एक्सप्रेस | 2 | 4 | 4.2 गीगाहर्ट्ज or 4.7 गीगाहर्ट्ज |
550 एक्सप्रेस | 4 | 8 | 4.2 गीगाहर्ट्ज or 5.0 गीगाहर्ट्ज |
560 एक्सप्रेस | 8 | 16 | 3.6 गीगाहर्ट्ज |
570 | 8 | 16 | 4.4 गीगाहर्ट्ज or 5.0 गीगाहर्ट्ज |
570 | 16 | 32 | 4.2 गीगाहर्ट्ज |
575 | 16 | 32 | 4.7 गीगाहर्ट्ज |
595 | 32 | 64 | 4.2 गीगाहर्ट्ज or 5.0 गीगाहर्ट्ज |
आईबीएम चार शक्ति6 आधारित ब्लेड सर्वर भी प्रदान करता है।[15] विनिर्देशों को नीचे दी गई तालिका में दिखाया गया है।
नाम | कोर की संख्या | सीपीयू समय आवृत्ति | ब्लेड स्लॉट की आवश्यकता |
---|---|---|---|
ब्लेडसेंटर JS12 | 2 | 3.8 गीगाहर्ट्ज | 1 |
ब्लेडसेंटर JS22 | 4 | 4.0 गीगाहर्ट्ज | 1 |
ब्लेडसेंटर JS23 | 4 | 4.2 गीगाहर्ट्ज | 1 |
ब्लेडसेंटर JS43 | 8 | 4.2 गीगाहर्ट्ज | 2 |
सभी ब्लेड ऐक्स, आईबीएम आई और लिनक्स को समर्थन करते हैं। ब्लेडसेंटर S और H चेसिस ऐक्स, i, और लिनक्स चलाने वाले ब्लेड के लिए समर्थित है। ब्लेडसेंटर E, HT, और T चेसिस ऐक्स और लिनक्स चलाने वाले ब्लेड का समर्थन करते हैं किंतु i नहीं है ।
रेनो में सुपरकंप्यूटिंग 2007 (एससी07) सम्मेलन में एक नया वाटर-कूल्ड पावर 575 सामने आया 575 में 2U नोड्स हैं जिनमें से प्रत्येक में 32 शक्ति6 कोर 4.7 गीगाहर्ट्ज पर 256 GB RAM तक है। एक फ्रेम में 448 कोर तक लगाए जा सकते हैं।
नाम | कोर की संख्या | सीपीयू समय आवृत्ति | नियंत्रकों की संख्या |
---|---|---|---|
DS8700 | 2, 4 | 4.7 गीगाहर्ट्ज | 1, 2 |
DS8800 | 2, 4, 8 | 5.0 गीगाहर्ट्ज | 1, 2 |
यह भी देखें
- आईबीएम पावर माइक्रोप्रोसेसर
- शक्ति7
- आईबीएम z10, एक मेनफ़्रेम कंप्यूटर प्रोसेसर जो शक्ति6 के साथ बहुत अधिक विधि साझा करता है।
संदर्भ
- ↑ "A Mainframe Roadmap". Isham Research. Archived from the original on 2016-03-03.
- ↑ David Kanter (October 16, 2006). "Fall Processor Forum 2006: IBM's POWER6". Real World Technologies.
- ↑ "आईबीएम ने शक्तिशाली नए कंप्यूटर में दुनिया की सबसे तेज चिप जारी की" (Press release). IBM. Archived from the original on May 24, 2007.
- ↑ 4.0 4.1 "IBM POWER system hardware". IBM. Archived from the original on 2008-12-16. Retrieved 2008-10-09.
- ↑ Vance, Ashlee (2006-02-07). "IBM thumbs nose at heat concerns, kicks Power6 to 6GHz". The Register. Retrieved 2006-02-07.
- ↑ "IBM's Power6 Gets First Silicon as Power5+ Looms". IT Jungle. Archived from the original on 2005-11-25. Retrieved 2005-08-22.
- ↑ "IBM smacks rivals with 5.0GHz Power6 beast". The Register. Retrieved 2008-10-12.
- ↑ 8.0 8.1 "An eCLipz Looms on the Horizon". Real World Technologies. Retrieved 2005-12-19.
- ↑ 9.0 9.1 9.2 "IBM Tips Power6 Processor Architecture". InformationWeek. 6 February 2006. Retrieved 2022-07-13.
- ↑ 10.0 10.1 "Fall Processor Forum: Power6 at 5 GHz". Heinz Heise. Archived from the original on 2007-11-16. Retrieved 2006-10-12.
- ↑ Merritt, Rick (2006-10-10). "IBM cranks dual-core Power6 beyond 4GHz". EE Times. Retrieved 2022-07-13.
- ↑ Roger Howorth (2006-02-08). "IBM's Power6 processor to run at 4GHz in 2007". IT Week. Archived from the original on 2007-09-26. Retrieved 2007-07-11.
- ↑ "आईबीएम पावर सिस्टम्स घोषणा अवलोकन" (PDF). IBM. 28 April 2009. Archived from the original (PDF) on 13 May 2011. Retrieved 6 March 2018.
- ↑ "आईबीएम पावर सिस्टम्स हार्डवेयर". IBM. Archived from the original on May 12, 2008.
- ↑ "आईबीएम पावर सिस्टम्स हार्डवेयर - ब्लेड सर्वर". IBM. Archived from the original on May 21, 2008.
बाहरी संबंध
- आईबीएम शक्ति6 Press Kit
- "IBM's Power6 gets help with math, multimedia". CNET. October 10, 2006.
- "IBM Debuts Power6 In New Unix Server". InformationWeek. May 21, 2007.
- "POWER6 set to carry the POWER4/POWER5/970 lineage forward?". Ars Technica. October 19, 2006.
- "IBM unveils POWER6 microprocessor details". Ars Technica. February 12, 2007.
- "IBM's POWER6 flies the coop at 4.7GHz". Ars Technica. May 21, 2007.
अनुशंसित पढ़ना
- पावर रोडमैप, आईबीएम, अक्टूबर 2006
- M. J. Mack; W. M. Sauer; S. B. Swaney; B. G. Mealey (November 2007). "आईबीएम पावर 6 विश्वसनीयता". IBM Journal of Research and Development. 51 (6): 763–774. doi:10.1147/rd.516.0763.
- R. Berridge; R. M. Averill; A. E. Barish; M. A. Bowen; P. J. Camporese; J. DiLullo; P. E. Dudley; J. Keinert; D. W. Lewis; R. D. Morel; T. Rosser; N. S. Schwartz; P. Shephard; H. H. Smith; D. Thomas; P. J. Restle; J. R. Ripley; S. L. Runyon; P. M. Williams (November 2007). "IBM POWER6 माइक्रोप्रोसेसर भौतिक डिजाइन और डिजाइन पद्धति". IBM Journal of Research and Development. 51 (6): 685–714. doi:10.1147/rd.516.0685.
- H. -Y. McCreary; M. A. Broyles; M. S. Floyd; A. J. Geissler; S. P. Hartman; F. L. Rawson; T. J. Rosedahl; J. C. Rubio; M. S. Ware (November 2007). "IBM POWER6 माइक्रोप्रोसेसर आधारित सिस्टम के लिए EnergyScale". IBM Journal of Research and Development. 51 (6): 775–786. doi:10.1147/rd.516.0775.
- M. S. Floyd; S. Ghiasi; T. W. Keller; K. Rajamani; F. L. Rawson; J. C. Rubio; M. S. Ware (November 2007). "IBM POWER6 माइक्रोप्रोसेसर में सिस्टम पावर प्रबंधन समर्थन". IBM Journal of Research and Development. 51 (6): 733–746. CiteSeerX 10.1.1.128.8084. doi:10.1147/rd.516.0733.
- H. Q. Le; W. J. Starke; J. S. Fields; F. P. O'Connell; D. Q. Nguyen; B. J. Ronchetti; W. M. Sauer; E. M. Schwarz; M. T. Vaden (November 2007). "आईबीएम पावर 6 माइक्रोआर्किटेक्चर". IBM Journal of Research and Development. 51 (6): 639–662. CiteSeerX 10.1.1.115.6020. doi:10.1147/rd.516.0639.
- D. W. Plass; Y. H. Chan (November 2007). "IBM POWER6 SRAM सरणियाँ". IBM Journal of Research and Development. 51 (6): 747–756. doi:10.1147/rd.516.0747.
- L. Eisen; J. W. Ward; H. -W. Tast; N. Mading; J. Leenstra; S. M. Mueller; C. Jacobi; J. Preiss; E. M. Schwarz; S. R. Carlough (November 2007). "IBM POWER6 त्वरक: VMX और DFU". IBM Journal of Research and Development. 51 (6): 1–21. CiteSeerX 10.1.1.128.3776. doi:10.1147/rd.516.0663.
- शक्ति: छठी पीढ़ी। (30 अक्टूबर 2006)। माइक्रोप्रोसेसर रिपोर्ट।
श्रेणी:आईबीएम माइक्रोप्रोसेसर
श्रेणी:पावर माइक्रोप्रोसेसर
श्रेणी:2007 में कंप्यूटर से संबंधित परिचय
श्रेणी:64-बिट माइक्रोप्रोसेसर