एआरएम कॉर्टेक्स-ए 8: Difference between revisions
From Vigyanwiki
No edit summary |
No edit summary |
||
(7 intermediate revisions by 3 users not shown) | |||
Line 34: | Line 34: | ||
}} | }} | ||
एआरएम कॉर्टेक्स-ए 8 एआरएम | एआरएम कॉर्टेक्स-ए 8 एआरएम ARMv7-A [[एआरएम वास्तुकला|आर्किटेक्चर]] को लागू करने वाले [[एआरएम होल्डिंग्स]] द्वारा लाइसेंस प्राप्त [[32-बिट]] प्रोसेसर कोर है। | ||
[[ARM11|एआरएम11]] की तुलना में, कॉर्टेक्स ए 8 एक डुअल-इश्यू [[सुपरस्केलर प्रोसेसर]] डिज़ाइन है, जो प्रति चक्र लगभग दो बार निर्देश प्राप्त करता है। कॉर्टेक्स ए 8 उपभोक्ता उपकरणों में बड़े पैमाने पर अपनाया जाने वाला पहला कॉर्टेक्स डिज़ाइन था।<ref name="themobileindian gupta 2013-04-26">{{cite news | url=http://www.themobileindian.com/news/11825_ARM-Cortex:-The-force-that-drives-mobile-devices | title=ARM Cortex: The force that drives mobile devices | work=[[The Mobile Indian]] | date=April 26, 2013 | access-date=2013-05-15 | author=Gupta, Rahul}}</ref> | [[ARM11|एआरएम11]] की तुलना में, कॉर्टेक्स ए 8 एक डुअल-इश्यू [[सुपरस्केलर प्रोसेसर]] डिज़ाइन है, जो प्रति चक्र लगभग दो बार निर्देश प्राप्त करता है। कॉर्टेक्स ए 8 उपभोक्ता उपकरणों में बड़े पैमाने पर अपनाया जाने वाला पहला कॉर्टेक्स डिज़ाइन था।<ref name="themobileindian gupta 2013-04-26">{{cite news | url=http://www.themobileindian.com/news/11825_ARM-Cortex:-The-force-that-drives-mobile-devices | title=ARM Cortex: The force that drives mobile devices | work=[[The Mobile Indian]] | date=April 26, 2013 | access-date=2013-05-15 | author=Gupta, Rahul}}</ref> | ||
== विशेषताएं == | == विशेषताएं == | ||
Line 52: | Line 48: | ||
* [[अंगूठे -2|थंब -2]] निर्देश सेट एन्कोडिंग | * [[अंगूठे -2|थंब -2]] निर्देश सेट एन्कोडिंग | ||
* जैज़ेल आरसीटी (जिसे थम्बईई निर्देश सेट के रूप में भी जाना जाता है) | * जैज़ेल आरसीटी (जिसे थम्बईई निर्देश सेट के रूप में भी जाना जाता है) | ||
* उन्नत [[शाखा भविष्यवक्ता]]> 95% स्पष्टता | * उन्नत [[शाखा भविष्यवक्ता]]> 95% स्पष्टता के साथ | ||
* एकीकृत स्तर 2 कैश (0–4 MiB) | * एकीकृत स्तर 2 कैश (0–4 MiB) | ||
* 2.0 [[थ्रिस्टोन]]/मेगाहर्ट्ज | * 2.0 [[थ्रिस्टोन]]/मेगाहर्ट्ज | ||
Line 61: | Line 57: | ||
* सेब A4 | * सेब A4 | ||
* [[फ्रीस्केल सेमीकंडक्टर]] i.MX51 <ref>{{Cite web |url=http://www.freescale.com/files/training/doc/APF_CON_T0805_i.MX515.pdf |title=i.MX51 Applications Processor and Linux Hands on |access-date=2011-10-20 |archive-url=https://web.archive.org/web/20111119202439/http://www.freescale.com/files/training/doc/APF_CON_T0805_i.MX515.pdf |archive-date=2011-11-19 |url-status=dead }}</ref> | * [[फ्रीस्केल सेमीकंडक्टर]] i.MX51 <ref>{{Cite web |url=http://www.freescale.com/files/training/doc/APF_CON_T0805_i.MX515.pdf |title=i.MX51 Applications Processor and Linux Hands on |access-date=2011-10-20 |archive-url=https://web.archive.org/web/20111119202439/http://www.freescale.com/files/training/doc/APF_CON_T0805_i.MX515.pdf |archive-date=2011-11-19 |url-status=dead }}</ref> | ||
* [[ Rockchip | रॉकचिप]] | * [[ Rockchip | रॉकचिप]] RK2918, RK2906 <ref>{{Cite web|url=http://www.rock-chips.com/index.php?do=prodnew |title=RK29XX |url-status=dead |archive-url=https://web.archive.org/web/20111105004637/http://www.rock-chips.com/index.php?do=prodnew |archive-date=2011-11-05 }}</ref> | ||
* [[सैमसंग एक्सिनोस]] | * [[सैमसंग एक्सिनोस]] | ||
* टेक्सास इंस्ट्रूमेंट्स ओएमएपी या ओएमएपी 3 | * टेक्सास इंस्ट्रूमेंट्स ओएमएपी या ओएमएपी 3 | ||
* [[सितारा एआरएम माइक्रोप्रोसेसर]] | * [[सितारा एआरएम माइक्रोप्रोसेसर]] | ||
* [[ Tzonexant | त्ज़ोनेक्सेंट]] | * [[ Tzonexant | त्ज़ोनेक्सेंट]] CX92755 <ref>{{Cite web|url=http://www.conexant.com/servlets/DownloadNewsServlet/03282011-1.pdf |title=CX97255 |url-status=dead |archive-url=https://web.archive.org/web/20121119093431/http://www.conexant.com/servlets/DownloadNewsServlet/03282011-1.pdf |archive-date=2012-11-19 }}</ref> | ||
== यह भी देखें{{Portal|Electronics}}== | == यह भी देखें{{Portal|Electronics}}== | ||
* एआरएम वास्तुकला | * एआरएम वास्तुकला | ||
Line 81: | Line 77: | ||
* [http://infocenter.arm.com/help/topic/com.arm.doc.subset.cortexa.a8/index.html#cortexa8 ARM Cortex-A8 Technical Reference Manuals] | * [http://infocenter.arm.com/help/topic/com.arm.doc.subset.cortexa.a8/index.html#cortexa8 ARM Cortex-A8 Technical Reference Manuals] | ||
{{Application ARM-based chips}} | {{Application ARM-based chips}} | ||
[[Category: | [[Category:Articles with hatnote templates targeting a nonexistent page]] | ||
[[Category:Collapse templates]] | |||
[[Category:Created On 02/05/2023]] | [[Category:Created On 02/05/2023]] | ||
[[Category:Machine Translated Page]] | |||
[[Category:Navigational boxes| ]] | |||
[[Category:Navigational boxes without horizontal lists]] | |||
[[Category:Official website not in Wikidata]] | |||
[[Category:Pages with empty portal template]] | |||
[[Category:Pages with script errors]] | |||
[[Category:Portal templates with redlinked portals]] | |||
[[Category:Sidebars with styles needing conversion]] | |||
[[Category:Template documentation pages|Documentation/doc]] | |||
[[Category:Templates Vigyan Ready]] | |||
[[Category:Templates generating microformats]] | |||
[[Category:Templates that are not mobile friendly]] | |||
[[Category:Templates using TemplateData]] | |||
[[Category:Wikipedia metatemplates]] | |||
[[Category:एआरएम प्रोसेसर]] | |||
[[Category:एआरएम होल्डिंग्स आईपी कोर]] |
Latest revision as of 14:48, 23 May 2023
General information | |
---|---|
Launched | 2005 |
Designed by | एआरएम होल्डिंग्स |
Common manufacturer(s) | |
Performance | |
Max. CPU clock rate | 0.6 जीएचजेड to कम से कम 1.0 गीगाहर्ट्ज़[1]Template:अतिरिक्त उद्धरण की आवश्यकता |
Cache | |
L1 cache | 32 KiB/32 KiB |
L2 cache | 512 KiB |
Architecture and classification | |
Instruction set | ARMv7-A |
Physical specifications | |
Cores |
|
एआरएम कॉर्टेक्स-ए 8 एआरएम ARMv7-A आर्किटेक्चर को लागू करने वाले एआरएम होल्डिंग्स द्वारा लाइसेंस प्राप्त 32-बिट प्रोसेसर कोर है।
एआरएम11 की तुलना में, कॉर्टेक्स ए 8 एक डुअल-इश्यू सुपरस्केलर प्रोसेसर डिज़ाइन है, जो प्रति चक्र लगभग दो बार निर्देश प्राप्त करता है। कॉर्टेक्स ए 8 उपभोक्ता उपकरणों में बड़े पैमाने पर अपनाया जाने वाला पहला कॉर्टेक्स डिज़ाइन था।[2]
विशेषताएं
कॉर्टेक्स-ए8 कोर की मुख्य विशेषताएं हैं:
- 600 मेगाहर्ट्ज से 1 गीगाहर्ट्ज और उससे अधिक की आवृत्ति
- सुपरस्कालर डुअल-इश्यू माइक्रोआर्किटेक्चर
- एआरएम आर्किटेक्चर # एडवांस्ड सिमड (नियॉन) सिमड इंस्ट्रक्शन सेट एक्सटेंशन [3]
- 13-चरण पूर्णांक पाइपलाइन और 10-चरण नियॉन पाइपलाइन [4]
- एआरएम आर्किटेक्चर या वीएफपी फ्लोटिंग प्वाइंट यूनिट
- थंब -2 निर्देश सेट एन्कोडिंग
- जैज़ेल आरसीटी (जिसे थम्बईई निर्देश सेट के रूप में भी जाना जाता है)
- उन्नत शाखा भविष्यवक्ता> 95% स्पष्टता के साथ
- एकीकृत स्तर 2 कैश (0–4 MiB)
- 2.0 थ्रिस्टोन/मेगाहर्ट्ज
चिप्स
कई सिस्टम-ऑन-चिप्स (एसओसी) ने कॉर्टेक्स-ए 8 कोर लागू किया है, जिनमें निम्न सम्मिलित हैं:
- ऑलविनर A1X
- सेब A4
- फ्रीस्केल सेमीकंडक्टर i.MX51 [5]
- रॉकचिप RK2918, RK2906 [6]
- सैमसंग एक्सिनोस
- टेक्सास इंस्ट्रूमेंट्स ओएमएपी या ओएमएपी 3
- सितारा एआरएम माइक्रोप्रोसेसर
- त्ज़ोनेक्सेंट CX92755 [7]
यह भी देखें
- एआरएम वास्तुकला
- ARMv7-A कोर की तुलना
- जेटीएजी
- एआरएम कोर के अनुप्रयोगों की सूची
- एआरएम कोर की सूची
संदर्भ
"ARM Cortex: The force that drives mobile devices"
- ↑ Template:साइट वेब
- ↑ Gupta, Rahul (April 26, 2013). "ARM Cortex: The force that drives mobile devices". The Mobile Indian. Retrieved 2013-05-15.
- ↑ Cortex-A8 Specification Summary; ARM Holdings.
- ↑ Williamson, David, ARM Cortex A8: A High Performance Processor for Low Power Applications (PDF), archived from the original (PDF) on 2015-01-01
- ↑ "i.MX51 Applications Processor and Linux Hands on" (PDF). Archived from the original (PDF) on 2011-11-19. Retrieved 2011-10-20.
- ↑ "RK29XX". Archived from the original on 2011-11-05.
- ↑ "CX97255" (PDF). Archived from the original (PDF) on 2012-11-19.
बाहरी संबंध
- ARM Holdings