सीरियल कंप्यूटर: Difference between revisions
m (added Category:Vigyan Ready using HotCat) |
m (9 revisions imported from alpha:सीरियल_कंप्यूटर) |
(No difference)
|
Revision as of 11:10, 11 June 2023
सीरियल कंप्यूटर एक कंप्यूटर है जिसमें बिट-सीरियल आर्किटेक्चर की विशेषता होती है – अर्थात्, प्रति क्लॉक साइकिल के लिए हर बिट या अंश या संख्यात्मक अंक रूप से कार्य किया जाता है। ध्वनिक या चुंबकीय विरूपण विलंब-रेखा स्मृति और ड्रम मेमोरी जैसे सीरियल मुख्य संग्रह उपकरणों वाली मशीनें सामान्यतः सीरीयल कंप्यूटर के रूप में परिभाषित की जाती थीं।
सीरियल कंप्यूटरों को उनके समानांतर कंप्यूटिंग समकक्षों की समानता में बहुत कम हार्डवेयर की आवश्यकता होती है,[1]किन्तु वे बहुत धीमे होते हैं। सीरीयल कंप्यूटर के आधुनिक रूप उपलब्ध हैं जैसे कि सॉफ्ट माइक्रोप्रोसेसर जो वे क्षेत्रविशेष में उपयोग हो सकते हैं जहां CPU का आकार मुख्य प्रतिबंध होता है । [2]
व्हर्लविंड जो 1951 में विकसित किया गया था, वह पहला कंप्यूटर था जो सीरियल नहीं था, अर्थात् पारलेल कंप्यूटिंग कर सकता था।
सीरियल कंप्यूटर आवश्यक रूप से 1-बिट आर्किटेक्चर वाले कंप्यूटर के समान नहीं है, जो कि सीरियल कंप्यूटर वर्ग का सबसेट है। 1-बिट कंप्यूटर निर्देश एकल बिट्स वाले डेटा पर काम करते हैं, चूंकि सीरियल कंप्यूटर एन-बिट डेटा चौड़ाई पर काम कर सकता है, किन्तु एक समय में एक ही बिट करता है।
सीरियल मशीनें
- एडवीएसी (1949)
- बिनाक (1949)
- एसईएसी (कंप्यूटर) (1950)
- यूनिवैक I (1951)
- इलियट ब्रदर्स (कंप्यूटर कंपनी) इलियट 152[citation needed] (1954)
- बेंडिक्स G-15 (1956)
- LGP-30 (1956)[3]* इलियट ब्रदर्स (कंप्यूटर कंपनी) इलियट 803 (1958)
- ज़ेबरा (कंप्यूटर) [citation needed] (1958)
- D-17B मार्गदर्शन कंप्यूटर (1962)
- PDP-8/S[4](1966)
- जनरल इलेक्ट्रिक GE-PAC 4040 प्रक्रिया नियंत्रण कंप्यूटर
- एफ14 सीएडीसी (1970) – सभी डेटा को क्रमिक रूप से स्थानांतरित किया गया, किन्तु समानांतर में कई बिट्स पर आंतरिक रूप से संचालित किया गया[5]* केनबाक -1 (1971)
- डाटाप्वाइंट 2200 (1971)[6]* HP-35 (1972)
बड़े पैमाने पर समानांतर
अधिकांश प्रारंभिक बड़े पैमाने पर समानांतर (कंप्यूटिंग) मशीनें अलग-अलग सीरियल प्रोसेसर से बनाई गई थीं, जिनमें सम्मलित हैं:
- आईसीएल वितरित ऐरे प्रोसेसर (1979)
- गुडइयर एमपीपी (1983)
- कनेक्शन मशीन CM-1 (1985)
- कनेक्शन मशीन CM-2 (1987)
- मासपार एमपी-1 (1990) – 32-बिट आर्किटेक्चर, आंतरिक रूप से एक समय में 4 बिट संसाधित करता है[7]* विराम1 कम्प्यूटेशनल रैम (2003)
यह भी देखें
संदर्भ
- ↑ Wilkes, Maurice Vincent (1956). Automatic digital computers. Methuen Publishing Ltd / John Wiley & Sons, Inc. Retrieved 2012-06-06.
- ↑ Howe, Richard James (2020) [2019-06-27]. "Bit-Serial: A bit-serial CPU written in VHDL, with a simulator written in C." Github Project: A Bit Serial CPU. Archived from the original on 2022-06-15. Retrieved 2019-06-28.
- ↑ Miller, Raymond E. (1965). Switching Theory – Volume 1: Combinational Circuits. Vol. 1 (Second printing, March 1966, of 1st ed.). John Wiley & Sons, Inc. pp. 44–47. LCCN 65-14249.
- ↑ Nineteen Fifty-Seven to the Present (PDF) (6 ed.). Maynard, Massachusetts, USA: Digital Equipment Corporation. 1978 [1972]. p. 7. Archived (PDF) from the original on 2022-03-02. Retrieved 2021-02-06. (1+viii+87+3 pages)
- ↑ Holt, Raymond M. (1971). This paper describes the architecture of the CPU and Memory for the Central Air Data Computer (CADC) System used in the Grumman/Navy F14A carrier-based fighter aircraft (PDF). pp. 5, 7. AP1-26-97. Archived from the original (PDF) on 2017-11-04. Retrieved 2017-11-04.
[…] the processor was designed to transfer data serially throughout the entire system. […] The Parallel Multiplier Unit […] by means of a parallel algorithm […]
(26 pages) - ↑ Shirriff, Ken (May 2015). "The Texas Instruments TMX 1795: the (almost) first, forgotten microprocessor". Archived from the original on 2022-06-15. Retrieved 2020-05-29.
Even operating one bit at a time as a serial computer, the Datapoint 2200 performed considerably faster than the 8008 chip.
- ↑ Culver, John (2014-09-05). "MasPar: Massively Parallel Computers – 32 cores on a chip". Archived from the original on 2022-06-15. Retrieved 2022-06-15.
अग्रिम पठन
- Hartley, Richard I.; Parhi, Keshab K. (1995). Digit-Serial Computation. The Kluwer International Series in Engineering and Computer Science (1 ed.). Norwell, Massachusetts, USA: Kluwer Academic Publishers. ISBN 0-7923-9573-5. SECS316. (xiv+306 pages)
- Parhi, Keshab K., "A Systematic Approach for Design of Digit-Serial Signal Processing Architectures," IEEE Trans. on Circuits and Systems, Vol. 38, No. 4, April 1991, pp. 358-375, https://doi.org/10.1109/31.75394