इंटेल क्वार्टस प्राइम: Difference between revisions
m (5 revisions imported from alpha:इंटेल_क्वार्टस_प्राइम) |
No edit summary |
||
Line 33: | Line 33: | ||
{{Programmable Logic}} | {{Programmable Logic}} | ||
[[Category:Collapse templates]] | |||
[[Category: | |||
[[Category:Created On 10/06/2023]] | [[Category:Created On 10/06/2023]] | ||
[[Category:Vigyan Ready]] | [[Category:Lua-based templates]] | ||
[[Category:Machine Translated Page]] | |||
[[Category:Navigational boxes| ]] | |||
[[Category:Navigational boxes without horizontal lists]] | |||
[[Category:Pages with script errors]] | |||
[[Category:Sidebars with styles needing conversion]] | |||
[[Category:Template documentation pages|Documentation/doc]] | |||
[[Category:Templates Vigyan Ready]] | |||
[[Category:Templates generating microformats]] | |||
[[Category:Templates that add a tracking category]] | |||
[[Category:Templates that are not mobile friendly]] | |||
[[Category:Templates that generate short descriptions]] | |||
[[Category:Templates using TemplateData]] | |||
[[Category:Wikipedia metatemplates]] | |||
[[Category:इलेक्ट्रॉनिक डिजाइन स्वचालन सॉफ्टवेयर]] | |||
[[Category:मालिकाना सॉफ्टवेयर जो क्यूटी का उपयोग करता है]] | |||
[[Category:सॉफ्टवेयर जो क्यूटी का उपयोग करता है]] |
Revision as of 10:31, 23 June 2023
इंटेल क्वार्टस प्राइम इंटेल द्वारा निर्मित प्रोग्रामेबल लॉजिक उपकरण अभिकल्पना सॉफ्टवेयर है; इंटेल द्वारा अल्टेरा के अधिग्रहण से पहले टूल को अल्टेरा क्वार्टस प्राइम, पहले अल्टेरा क्वार्टस II कहा जाता था। क्वार्टस प्राइम हार्डवेयर विवरण भाषा अभिकल्पनाओं के विश्लेषण और संश्लेषण को सक्षम बनाता है, जो विकासक को अपने अभिकल्पनाओं को संकलित करने, समय विश्लेषण करने रजिस्टर-स्थानांतरण स्तर के आरेखों की जांच करने, विभिन्न उत्तेजनाओं के लिए एक अभिकल्पना की प्रतिक्रिया का अनुकरण करने और क्रमादेशक के साथ लक्ष्य उपकरण को समनुरूप करने में सक्षम बनाता है। क्वार्टस प्राइम में हार्डवेयर विवरण, तर्क परिपथ के विजुअल एडिटिंग और वेक्टर वेवफॉर्म अनुकरण के लिए वीएचडीएल और वेरिलोग का कार्यान्वयन सम्मिलित हैं।
विशेषताएं
क्वार्टस प्राइम सॉफ्टवेयर सुविधाओं में सम्मिलित हैं:
- प्लेटफ़ॉर्म डिज़ाइनर (पहले क्यूएसवाई, पहले एसओपीसी बिल्डर), एक उपकरण जो स्वचालित रूप से इंटरकनेक्ट लॉजिक उत्पन्न करके और कार्यक्षमता को सत्यापित करने के लिए टेस्टबेंच बनाकर मैन्युअल सिस्टम एकीकरण कार्यों को समाप्त करता है।
- एसओसीईडीएस, डेवलपमेंट टूल का एक सम्मुच्चय, यूटिलिटी प्रोग्राम, रन-टाइम सॉफ़्टवेयर, और एप्लिकेशन उदाहरण आपको चिप एफपीजीए सन्निहित प्रणाली पर सिस्टम के लिए सॉफ़्टवेयर विकसित करने में सहायता करने के लिए है।
- अंकीय संकेत प्रक्रिया बिल्डर, एक उपकरण जो मतलैब/सिमलिनक टूल और क्वार्टस प्राइम सॉफ़्टवेयर के बीच एक सहज पुल बनाता है, इसलिए एफपीजीए अभिकल्पकों के पास मतलैब/सिमलिनक सिस्टम-स्तरीय डिज़ाइन टूल की कलन विधि विकास, अनुकरण और सत्यापन क्षमताएं हैं
- बाहरी मेमोरी इंटरफ़ेस टूलकिट, जो अंशांकन स्तिथियों की पहचान करता है और प्रत्येक डीक्यूएस सिग्नल के मार्जिन को मापता है।
- जेटीएजी इन-सर्किट उपकरण क्रमादेशक के लिए मानक टेस्ट और प्रोग्रामिंग भाषा जैम/एसटीएपीएल फाइलें तैयार करना।
संस्करण
लाइट संस्करण
लाइट एडिशन क्वार्टस प्राइम का फ्री वर्जन है जिसे फ्री में डाउनलोड किया जा सकता है। यह संस्करण सीमित संख्या में इंटेल एफपीजीए उपकरणों के लिए संकलन और प्रोग्रामिंग प्रदान करता है। क्षेत्र में प्रोग्राम की जा सकने वाली द्वार श्रंखला का कम लागत वाला साइक्लोन परिवार इस संस्करण द्वारा पूरी तरह से समर्थित है, साथ ही जटिल प्रोग्रामेबल लॉजिक उपकरण ेस का मैक्स परिवार, जिसका अर्थ है कि छोटे विकासक और शैक्षणिक संस्थानों के पास विकास सॉफ्टवेयर की लागत से कोई शिरोपरि नहीं है।
मानक संस्करण
मानक संस्करण व्यापक संख्या में एफपीजीए उपकरणों का समर्थन करता है, लेकिन इसके लिए लाइसेंस की आवश्यकता होती है।
प्रो संस्करण
प्रो संस्करण केवल नवीनतम एफपीजीए उपकरणों का समर्थन करता है।
यह भी देखें
- सिलिंक्स लिविंग
- मॉडल सिम