माइक्रोविआ: Difference between revisions
No edit summary |
|||
(4 intermediate revisions by 3 users not shown) | |||
Line 1: | Line 1: | ||
{{short description|Interconnect between layers in HDI substrates and PCBs}} | {{short description|Interconnect between layers in HDI substrates and PCBs}}'''माइक्रोवियास''' उन इंटरकनेक्ट्स के रूप में प्रयुक्त होते हैं जो उच्च घनत्व इंटरकनेक्ट (HDI) सबस्ट्रेट्स और [[मुद्रित सर्किट बोर्ड|प्रिंटेड सर्किट बोर्ड]] (PCB) के बीच लेयरों के बीच में प्रवृत्त होते हैं, ताकि विकसित पैकेजों की उच्च इनपुट/आउटपुट (I/O) घनत्व को समर्थन किया जा सके। पोर्टेबिलिटी और वायरलेस संचार द्वारा संचालित, इलेक्ट्रॉनिक्स उद्योग बढ़ी हुई कार्यक्षमता के साथ प्रभावी, हल्के और विश्वसनीय उत्पाद तैयार करने का प्रयास करता है। इलेक्ट्रॉनिक घटक स्तर पर, यह छोटे फ़ुटप्रिंट क्षेत्रों (जैसे फ्लिप-चिप पैकेज, चिप-स्केल पैकेज और डायरेक्ट चिप अटैचमेंट) के साथ बढ़े हुए I/O वाले घटकों में परिवर्तित हो जाता है और प्रिंटेड सर्किट बोर्ड और पैकेज सब्सट्रेट स्तर पर, उच्च घनत्व आपस में (एचडीआई) (उदाहरण के लिए महीन रेखाएं और स्थान, और छोटे वियास) उपयोग होता है।<ref>{{Cite web |date=2017-05-23 |title=मुद्रित सर्किट डिजाइन में माइक्रोवियास के बारे में आपको जो कुछ जानने की आवश्यकता है|url=https://resources.altium.com/p/everything-you-need-know-about-microvias-printed-circuit-design |access-date=2022-09-29 |website=Altium |language=en}}</ref> | ||
==अवलोकन== | ==अवलोकन== | ||
आईपीसी मानकों ने 2013 में माइक्रोविआ की परिभाषा को संशोधित किया, जिसमें छिद्र की गहराई और व्यास का स्वरुप अनुपात 1: 1 या उससे कम था, और | आईपीसी मानकों ने 2013 में माइक्रोविआ की परिभाषा को संशोधित किया, जिसमें होल (छिद्र) की गहराई और व्यास का स्वरुप अनुपात 1: 1 या उससे कम था, और होल की गहराई 0.25 मिमी से अधिक नहीं थी। पहले, माइक्रोविआ 0.15 मिमी व्यास से कम या उसके बराबर कोई भी होल था।<ref>https://blog.ipc.org/2014/01/10/new-microvia-definition-seeing-broader-usage/</ref> | ||
स्मार्टफ़ोन और हाथ से पकड़े जाने वाले इलेक्ट्रॉनिक उपकरणों के आगमन के साथ, माइक्रोविआ एकल-स्तर से स्टैक्ड माइक्रोविआ में विकसित हो गए हैं जो कई एचडीआई परतों को पार करते हैं। HDI बोर्ड बनाने के लिए अनुक्रमिक बिल्ड-अप (SBU) तकनीक का उपयोग किया जाता है। एचडीआई परतें | स्मार्टफ़ोन और हाथ से पकड़े जाने वाले इलेक्ट्रॉनिक उपकरणों के आगमन के साथ, माइक्रोविआ एकल-स्तर से स्टैक्ड माइक्रोविआ में विकसित हो गए हैं जो कई एचडीआई परतों को पार करते हैं। HDI बोर्ड बनाने के लिए अनुक्रमिक बिल्ड-अप (SBU) तकनीक का उपयोग किया जाता है। एचडीआई परतें सामान्यतः पारंपरिक रूप से निर्मित डबल-साइडेड कोर बोर्ड या मल्टीलेयर पीसीबी से बनाई जाती हैं। एचडीआई परतें पारंपरिक पीसीबी के दोनों किनारों पर एक-एक करके माइक्रोविअस के साथ बनाई जाती हैं। एसबीयू प्रक्रिया में कई चरण होते हैं: परत लेमिनेशन, गठन के माध्यम से, धातुकरण के माध्यम से और भरने के माध्यम से। प्रत्येक चरण के लिए सामग्रियों और/या प्रौद्योगिकियों के कई विकल्प हैं।<ref>Happy Holden et al., The HDI Handbook, 1st Edition. Available from: http://www.hdihandbook.com/</ref> | ||
माइक्रोविआ को विभिन्न पदार्थों और प्रक्रियाओं से भरा जा सकता है:<ref name="ref4">B. Birch, “Reliability Testing for Microvias in Printed Wire Boards”, Circuit World, Vol. 35, No. 4, pp. 3 – 17, 2009</ref> | माइक्रोविआ को विभिन्न पदार्थों और प्रक्रियाओं से भरा जा सकता है:<ref name="ref4">B. Birch, “Reliability Testing for Microvias in Printed Wire Boards”, Circuit World, Vol. 35, No. 4, pp. 3 – 17, 2009</ref> | ||
# अनुक्रमिक लेमिनेशन प्रक्रिया चरण के दौरान एपॉक्सी रेज़िन (बी-स्टेज) से भरा हुआ है। | # अनुक्रमिक लेमिनेशन प्रक्रिया चरण के दौरान एपॉक्सी रेज़िन (बी-स्टेज) से भरा हुआ है। | ||
# एक अलग प्रसंस्करण चरण के रूप में तांबे के अलावा अन्य गैर-प्रवाहकीय या प्रवाहकीय | # एक अलग प्रसंस्करण चरण के रूप में तांबे के अलावा अन्य गैर-प्रवाहकीय या प्रवाहकीय पदार्थ से भरा हुआ है। | ||
# इलेक्ट्रोप्लेटेड कॉपर क्लोजर के साथ लेपित किया गया है। | # इलेक्ट्रोप्लेटेड कॉपर क्लोजर के साथ लेपित किया गया है। | ||
# स्क्रीन को तांबे के पेस्ट से बंद करके मुद्रित किया गया है। | # स्क्रीन को तांबे के पेस्ट से बंद करके मुद्रित किया गया है। | ||
दबे हुए माइक्रोविआ को भरने की आवश्यकता होती है, जबकि बाहरी परतों पर ब्लाइंड माइक्रोविआ को | दबे हुए माइक्रोविआ को भरने की आवश्यकता होती है, जबकि बाहरी परतों पर ब्लाइंड माइक्रोविआ को सामान्यतः भरने की कोई आवश्यकता नहीं होती है।<ref>IPC-6016, “Qualification and Performance Specification for High-density Interconnect (HDI) Structures,” May 1999</ref> एक स्टैक्ड माइक्रोवियास सामान्यतः इलेक्ट्रोप्लेटेड कॉपर से भरा जाता है ताकि कई एचडीआई परतों के बीच विद्युत संबंध बनाए जा सकें और माइक्रोवियास के बाहरी स्तरों के लिए संरचनात्मक समर्थन प्रदान किया जा सकें, सबसे बाहरी तांबे पैड पर लगे घटक के लिए संरचनात्मक समर्थन प्रदान करने के लिए इलेक्ट्रोप्लेटेड तांबे से भरा होता है।<ref>{{Cite web |title=Microvia HDI PCB :All The Guidance You Need To Make The Right Choice |url=https://www.hemeixinpcb.com/rigid-pcb/microvia-hdi-pcbs.html |access-date=2022-09-29 |website=www.hemeixinpcb.com}}</ref><ref>{{Cite web |last=Forbus |first=Jeff |title=PCB Vias: Understanding the Design of Microvias |url=https://blog.epectec.com/pcb-vias-understanding-the-design-of-microvias |access-date=2022-09-29 |website=blog.epectec.com |language=en-us}}</ref> | ||
==माइक्रोविआ विश्वसनीयता== | ==माइक्रोविआ विश्वसनीयता== | ||
पीसीबी उद्योग में इसके सफल व्यापक कार्यान्वयन के लिए एचडीआई संरचना की विश्वसनीयता प्रमुख बाधाओं में से एक है। माइक्रोविअस की अच्छी थर्मो-मैकेनिकल विश्वसनीयता एचडीआई विश्वसनीयता का एक अनिवार्य हिस्सा है। कई शोधकर्ताओं और पेशेवरों ने एचडीआई पीसीबी में माइक्रोविआ की विश्वसनीयता का अध्ययन किया है। माइक्रोविआ की विश्वसनीयता कई कारकों जैसे कि माइक्रोविआ ज्यामिति पैरामीटर, ढांकता हुआ | पीसीबी उद्योग में इसके सफल व्यापक कार्यान्वयन के लिए एचडीआई संरचना की विश्वसनीयता प्रमुख बाधाओं में से एक है। माइक्रोविअस की अच्छी थर्मो-मैकेनिकल विश्वसनीयता एचडीआई विश्वसनीयता का एक अनिवार्य हिस्सा है। कई शोधकर्ताओं और पेशेवरों ने एचडीआई पीसीबी में माइक्रोविआ की विश्वसनीयता का अध्ययन किया है। माइक्रोविआ की विश्वसनीयता कई कारकों जैसे कि माइक्रोविआ ज्यामिति पैरामीटर, ढांकता हुआ पदार्थ गुण और प्रसंस्करण पैरामीटर पर निर्भर करती है। | ||
माइक्रोविआ विश्वसनीयता अनुसंधान ने एकल-स्तरीय रिक्त माइक्रोविआ की विश्वसनीयता के प्रयोगात्मक मूल्यांकन पर ध्यान केंद्रित किया है, साथ ही एकल-स्तरीय माइक्रोविआ में तनाव/खिंचाव वितरण और माइक्रोविआ शिथिलता जीवन अनुमान पर परिमित तत्व विश्लेषण पर ध्यान केंद्रित किया है।<ref>{{Cite web |last=Roozbeh |first=Bakhshi |date= |title=थर्मोमैकेनिकल तनाव के तहत उच्च घनत्व इंटरकनेक्ट मुद्रित सर्किट बोर्डों में माइक्रोविया के क्षरण पर शून्यता के प्रभाव|url=https://www.researchgate.net/publication/264387587 |access-date=2022-09-29 |website=Research Gate}}</ref> अनुसंधान से पहचानी गई माइक्रोविआ विफलताओं में इंटरफेशियल पृथक्करण (माइक्रोविआ के आधार और लक्ष्य पैड के बीच पृथक्करण), बैरल दरारें, कोने/घुटने की दरारें और लक्ष्य पैड दरारें (जिन्हें माइक्रोविआ पुल आउट भी कहा जाता है) | माइक्रोविआ विश्वसनीयता अनुसंधान ने एकल-स्तरीय रिक्त माइक्रोविआ की विश्वसनीयता के प्रयोगात्मक मूल्यांकन पर ध्यान केंद्रित किया है, साथ ही एकल-स्तरीय माइक्रोविआ में तनाव/खिंचाव वितरण और माइक्रोविआ शिथिलता जीवन अनुमान पर परिमित तत्व विश्लेषण पर ध्यान केंद्रित किया है।<ref>{{Cite web |last=Roozbeh |first=Bakhshi |date= |title=थर्मोमैकेनिकल तनाव के तहत उच्च घनत्व इंटरकनेक्ट मुद्रित सर्किट बोर्डों में माइक्रोविया के क्षरण पर शून्यता के प्रभाव|url=https://www.researchgate.net/publication/264387587 |access-date=2022-09-29 |website=Research Gate}}</ref> अनुसंधान से पहचानी गई माइक्रोविआ विफलताओं में इंटरफेशियल पृथक्करण (माइक्रोविआ के आधार और लक्ष्य पैड के बीच पृथक्करण), बैरल दरारें, कोने/घुटने की दरारें और लक्ष्य पैड दरारें (जिन्हें माइक्रोविआ पुल आउट भी कहा जाता है) सम्मिलित हैं। ये विफलताएं माइक्रोविआ संरचना में धातुकरण और धातु के आस-पास ढांकता हुआ पदार्थ के बीच, पीसीबी मोटाई दिशा में थर्मल विस्तार (सीटीई) बेमेल के गुणांक के कारण होने वाले थर्मोमेकैनिकल तनाव के परिणामस्वरूप होती हैं। निम्नलिखित पैराग्राफ में कुछ माइक्रोविआ विश्वसनीयता अनुसंधान पर प्रकाश डाला गया है। | ||
ओगुनजिमी एट अल<ref>A. O. Ogunjimi, S. Macgregor, and M. G. Pech, “The effect of manufacturing and design process variabilities on the fatigue file of the high density interconnect vias,” Journal of Electronics Manufacturing, Vol. 5, No. 2, Jule 1995, pp. 111-119</ref> ने माइक्रोविआ के थकान जीवन पर विनिर्माण और डिजाइन प्रक्रिया चर के प्रभाव को देखा, जिसमें ट्रेस (कंडक्टर) की मोटाई, ट्रेस के चारों ओर ढांकता हुआ की परत या परतें और ज्यामिति के माध्यम से माइक्रोविआ में | ओगुनजिमी एट अल<ref>A. O. Ogunjimi, S. Macgregor, and M. G. Pech, “The effect of manufacturing and design process variabilities on the fatigue file of the high density interconnect vias,” Journal of Electronics Manufacturing, Vol. 5, No. 2, Jule 1995, pp. 111-119</ref> ने माइक्रोविआ के थकान जीवन पर विनिर्माण और डिजाइन प्रक्रिया चर के प्रभाव को देखा, जिसमें ट्रेस (कंडक्टर) की मोटाई, ट्रेस के चारों ओर ढांकता हुआ की परत या परतें और ज्यामिति के माध्यम से माइक्रोविआ में सम्मिलित हैं। दीवार के कोण, चालक पदार्थ के लचीलेपन गुणांक और तनाव एकाग्रता कारक के माध्यम से परिमित तत्व मॉडल अलग-अलग ज्यामिति के साथ बनाए गए थे, और विभिन्न प्रक्रिया चर के महत्व को निर्धारित करने के लिए एनोवा विधि का उपयोग किया गया था। एनोवा परिणामों से पता चला कि तनाव एकाग्रता कारक सबसे महत्वपूर्ण चर था, इसके बाद लचीलापन कारक, धातुकरण मोटाई और दीवार के कोण के माध्यम से प्रभु एट अल<ref name="ref7">A. S. Prabhu, D. B. Barker, M. G. Pecht, J. W. Evans, W. Grieg, E. S. Bernard, and E. Smith, “A Thermo-Mechanical Fatigue Analysis of High Density Interconnect Vias,” Advances in Electronic Packaging, Vol. 10, No. 1, 1995</ref> ने त्वरित तापमान चक्रण और थर्मल शॉक के प्रभाव को निर्धारित करने के लिए एचडीआई माइक्रोविआ संरचना पर एक परिमित तत्व विश्लेषण (एफईए) किया। लियू एट अल<ref>F. Liu, J. Lu, V. Sundaram, D. Sutter, G. White and D. F. Baldwin, and Rao R, “Reliability Assessment of Microvias in HDI Printed Circuit Board”, IEEE Transactions on Components and Packaging Technologies, Vol. 25, No. 2, June 2000, pp. 254-259</ref> और रामकृष्ण एट अल<ref>G. Ramakrishna, F. Liu, and S. K. Sitaramana, “Experimental and Numerical Investigation of Microvia Reliability”, The Eighth Intersociety Conference on Thermal and Thermomechanical Phenomena in Electronic Systems, 2002, pp. 932 – 939</ref> ने तरल से तरल और हवा से हवा में थर्मल शॉक परीक्षण, क्रमशः, माइक्रोविआ विश्वसनीयता पर ढांकता हुआ पदार्थ गुणों और माइक्रोविआ ज्यामिति मापदंडों, जैसे माइक्रोविआ व्यास, दीवार कोण और चढ़ाना मोटाई के प्रभाव का अध्ययन किया गया। एंड्रयूज एट अल <ref>[14] P. Andrews, G. Parry, P. Reid, “Concerns in the Lead Free Assembly Environment”, 2005</ref> ने आईएसटी (इंटरकनेक्ट स्ट्रेस टेस्ट) का उपयोग करके एकल-स्तरीय माइक्रोविआ विश्वसनीयता की जांच की, और सीसा रहित सोल्डर के रिफ्लो चक्र के प्रभाव पर विचार कियावांग और लाइ<ref>T. Wang and Y. Lai, “Stress Analysis for Fracture Potential of Blind Via in a Build-up Substrate,” Circuit World, Vol. 32, No. 2, 2006, pp: 39-44</ref> ने परिमित तत्व मॉडलिंग का उपयोग करके माइक्रोविआ की संभावित विफलता साइटों की जांच की। उन्होंने पाया कि भरे हुए माइक्रोविआ में बिना भरे हुए माइक्रोविआ की तुलना में कम तनाव होता है। चोई और दासगुप्ता ने अपने कार्य में माइक्रोविआ गैर-विनाशकारी निरीक्षण पद्धति को आरम्भ किया था।<ref>C. Choi and A. Dasgupta, Microvia Non-Destructive Inspection Method, Proceedings of ASME International Mechanical Engineering Congress and Exposition, Vol. 5, 2009, pp. 15-22, doi:10.1115/IMECE2009-11779.</ref> | ||
यद्यपि अधिकांश माइक्रोविआ विश्वसनीयता अनुसंधान एकल-स्तरीय माइक्रोविआ पर केंद्रित है, बिर्च <ref name="ref4" /> ने आईएसटी परीक्षण का उपयोग करके बहु-स्तरीय स्टैक्ड और कंपित माइक्रोविआ का परीक्षण किया। परीक्षण डेटा पर वेइबुल विश्लेषण से पता चला है कि एकल- और 2-स्तरीय स्टैक्ड माइक्रोविआ 3- और 4-स्तरीय माइक्रोविआ की तुलना में अधिक समय तक चलते हैं (उदाहरण के लिए 2-स्तरीय स्टैक्ड माइक्रोविआ 4-स्तरीय स्टैक्ड माइक्रोविआ की तुलना में लगभग 20 गुना अधिक विफलता चक्र का अनुभव करते हैं)। | यद्यपि अधिकांश माइक्रोविआ विश्वसनीयता अनुसंधान एकल-स्तरीय माइक्रोविआ पर केंद्रित है, बिर्च <ref name="ref4" /> ने आईएसटी परीक्षण का उपयोग करके बहु-स्तरीय स्टैक्ड और कंपित माइक्रोविआ का परीक्षण किया। परीक्षण डेटा पर वेइबुल विश्लेषण से पता चला है कि एकल- और 2-स्तरीय स्टैक्ड माइक्रोविआ 3- और 4-स्तरीय माइक्रोविआ की तुलना में अधिक समय तक चलते हैं (उदाहरण के लिए 2-स्तरीय स्टैक्ड माइक्रोविआ 4-स्तरीय स्टैक्ड माइक्रोविआ की तुलना में लगभग 20 गुना अधिक विफलता चक्र का अनुभव करते हैं)। | ||
Line 26: | Line 26: | ||
==माइक्रोविआ वॉयडिंग== | ==माइक्रोविआ वॉयडिंग== | ||
उच्च घनत्व | उच्च घनत्व इंटरकनेक्ट बोर्ड विकास के लिए एक चुनौती, खासकर स्टैक्ड माइक्रोवियास के लिए, यह है कि पूर्ण पूरी भराई, डिम्पल्स, या कॉपर प्लेटिंग प्रक्रिया में रिक्तियाँ नहीं होने चाहिए।<ref name = "ref12">Y. Ning, M. H. Azarian, and M. Pecht, Simulation of the Influence of Manufacturing Quality on Thermomechanical Stress of Microvias, IPC APEX 2014 Technical Conference, March 25–27, 2014</ref> लेखक ने प्रायोगिक परीक्षण और सीमित तत्व विश्लेषण का उपयोग करके रिक्तियों और अन्य दोषों के आपत्ति से माइक्रोवियास की आपत्ति का खतरा जांचा है। उन्होंने पाया कि अपूर्ण कॉपर भराई माइक्रोवियास में तनाव स्तर को बढ़ाता है और इसलिए माइक्रोवियास की शिथिलता जीवन को कम कर देता है। | ||
रिक्त स्थानों की बात करते हुए, विभिन्न रिक्ति स्थितियाँ, जैसे अलग रिक्ति आकार, आकृतियाँ और स्थान, माइक्रोवियास की प्रामाणिकता पर विभिन्न प्रभाव डालती हैं। गोलकाकार के छोटे रिक्तियाँ माइक्रोवियास की शिथिलता जीवन को थोड़ी सी बढ़ा देती है, लेकिन अत्यधिक रिक्ति स्थितियाँ माइक्रोवियास की अवधि को बहुत ही कम कर देती हैं। | |||
==संदर्भ== | ==संदर्भ== | ||
{{reflist}} | {{reflist}} | ||
[[Category:CS1 English-language sources (en)]] | |||
[[Category: | |||
[[Category:Created On 07/08/2023]] | [[Category:Created On 07/08/2023]] | ||
[[Category:Lua-based templates]] | |||
[[Category:Machine Translated Page]] | |||
[[Category:Pages with script errors]] | |||
[[Category:Short description with empty Wikidata description]] | |||
[[Category:Templates Vigyan Ready]] | |||
[[Category:Templates that add a tracking category]] | |||
[[Category:Templates that generate short descriptions]] | |||
[[Category:Templates using TemplateData]] | |||
[[Category:इलेक्ट्रॉनिक यन्त्रशास्त्र]] | |||
[[Category:इलेक्ट्रॉनिक्स विनिर्माण]] | |||
[[Category:इलेक्ट्रॉनिक्स सबस्ट्रेट्स]] | |||
[[Category:मुद्रित सर्किट बोर्ड निर्माण]] |
Latest revision as of 09:59, 23 August 2023
माइक्रोवियास उन इंटरकनेक्ट्स के रूप में प्रयुक्त होते हैं जो उच्च घनत्व इंटरकनेक्ट (HDI) सबस्ट्रेट्स और प्रिंटेड सर्किट बोर्ड (PCB) के बीच लेयरों के बीच में प्रवृत्त होते हैं, ताकि विकसित पैकेजों की उच्च इनपुट/आउटपुट (I/O) घनत्व को समर्थन किया जा सके। पोर्टेबिलिटी और वायरलेस संचार द्वारा संचालित, इलेक्ट्रॉनिक्स उद्योग बढ़ी हुई कार्यक्षमता के साथ प्रभावी, हल्के और विश्वसनीय उत्पाद तैयार करने का प्रयास करता है। इलेक्ट्रॉनिक घटक स्तर पर, यह छोटे फ़ुटप्रिंट क्षेत्रों (जैसे फ्लिप-चिप पैकेज, चिप-स्केल पैकेज और डायरेक्ट चिप अटैचमेंट) के साथ बढ़े हुए I/O वाले घटकों में परिवर्तित हो जाता है और प्रिंटेड सर्किट बोर्ड और पैकेज सब्सट्रेट स्तर पर, उच्च घनत्व आपस में (एचडीआई) (उदाहरण के लिए महीन रेखाएं और स्थान, और छोटे वियास) उपयोग होता है।[1]
अवलोकन
आईपीसी मानकों ने 2013 में माइक्रोविआ की परिभाषा को संशोधित किया, जिसमें होल (छिद्र) की गहराई और व्यास का स्वरुप अनुपात 1: 1 या उससे कम था, और होल की गहराई 0.25 मिमी से अधिक नहीं थी। पहले, माइक्रोविआ 0.15 मिमी व्यास से कम या उसके बराबर कोई भी होल था।[2]
स्मार्टफ़ोन और हाथ से पकड़े जाने वाले इलेक्ट्रॉनिक उपकरणों के आगमन के साथ, माइक्रोविआ एकल-स्तर से स्टैक्ड माइक्रोविआ में विकसित हो गए हैं जो कई एचडीआई परतों को पार करते हैं। HDI बोर्ड बनाने के लिए अनुक्रमिक बिल्ड-अप (SBU) तकनीक का उपयोग किया जाता है। एचडीआई परतें सामान्यतः पारंपरिक रूप से निर्मित डबल-साइडेड कोर बोर्ड या मल्टीलेयर पीसीबी से बनाई जाती हैं। एचडीआई परतें पारंपरिक पीसीबी के दोनों किनारों पर एक-एक करके माइक्रोविअस के साथ बनाई जाती हैं। एसबीयू प्रक्रिया में कई चरण होते हैं: परत लेमिनेशन, गठन के माध्यम से, धातुकरण के माध्यम से और भरने के माध्यम से। प्रत्येक चरण के लिए सामग्रियों और/या प्रौद्योगिकियों के कई विकल्प हैं।[3]
माइक्रोविआ को विभिन्न पदार्थों और प्रक्रियाओं से भरा जा सकता है:[4]
- अनुक्रमिक लेमिनेशन प्रक्रिया चरण के दौरान एपॉक्सी रेज़िन (बी-स्टेज) से भरा हुआ है।
- एक अलग प्रसंस्करण चरण के रूप में तांबे के अलावा अन्य गैर-प्रवाहकीय या प्रवाहकीय पदार्थ से भरा हुआ है।
- इलेक्ट्रोप्लेटेड कॉपर क्लोजर के साथ लेपित किया गया है।
- स्क्रीन को तांबे के पेस्ट से बंद करके मुद्रित किया गया है।
दबे हुए माइक्रोविआ को भरने की आवश्यकता होती है, जबकि बाहरी परतों पर ब्लाइंड माइक्रोविआ को सामान्यतः भरने की कोई आवश्यकता नहीं होती है।[5] एक स्टैक्ड माइक्रोवियास सामान्यतः इलेक्ट्रोप्लेटेड कॉपर से भरा जाता है ताकि कई एचडीआई परतों के बीच विद्युत संबंध बनाए जा सकें और माइक्रोवियास के बाहरी स्तरों के लिए संरचनात्मक समर्थन प्रदान किया जा सकें, सबसे बाहरी तांबे पैड पर लगे घटक के लिए संरचनात्मक समर्थन प्रदान करने के लिए इलेक्ट्रोप्लेटेड तांबे से भरा होता है।[6][7]
माइक्रोविआ विश्वसनीयता
पीसीबी उद्योग में इसके सफल व्यापक कार्यान्वयन के लिए एचडीआई संरचना की विश्वसनीयता प्रमुख बाधाओं में से एक है। माइक्रोविअस की अच्छी थर्मो-मैकेनिकल विश्वसनीयता एचडीआई विश्वसनीयता का एक अनिवार्य हिस्सा है। कई शोधकर्ताओं और पेशेवरों ने एचडीआई पीसीबी में माइक्रोविआ की विश्वसनीयता का अध्ययन किया है। माइक्रोविआ की विश्वसनीयता कई कारकों जैसे कि माइक्रोविआ ज्यामिति पैरामीटर, ढांकता हुआ पदार्थ गुण और प्रसंस्करण पैरामीटर पर निर्भर करती है।
माइक्रोविआ विश्वसनीयता अनुसंधान ने एकल-स्तरीय रिक्त माइक्रोविआ की विश्वसनीयता के प्रयोगात्मक मूल्यांकन पर ध्यान केंद्रित किया है, साथ ही एकल-स्तरीय माइक्रोविआ में तनाव/खिंचाव वितरण और माइक्रोविआ शिथिलता जीवन अनुमान पर परिमित तत्व विश्लेषण पर ध्यान केंद्रित किया है।[8] अनुसंधान से पहचानी गई माइक्रोविआ विफलताओं में इंटरफेशियल पृथक्करण (माइक्रोविआ के आधार और लक्ष्य पैड के बीच पृथक्करण), बैरल दरारें, कोने/घुटने की दरारें और लक्ष्य पैड दरारें (जिन्हें माइक्रोविआ पुल आउट भी कहा जाता है) सम्मिलित हैं। ये विफलताएं माइक्रोविआ संरचना में धातुकरण और धातु के आस-पास ढांकता हुआ पदार्थ के बीच, पीसीबी मोटाई दिशा में थर्मल विस्तार (सीटीई) बेमेल के गुणांक के कारण होने वाले थर्मोमेकैनिकल तनाव के परिणामस्वरूप होती हैं। निम्नलिखित पैराग्राफ में कुछ माइक्रोविआ विश्वसनीयता अनुसंधान पर प्रकाश डाला गया है।
ओगुनजिमी एट अल[9] ने माइक्रोविआ के थकान जीवन पर विनिर्माण और डिजाइन प्रक्रिया चर के प्रभाव को देखा, जिसमें ट्रेस (कंडक्टर) की मोटाई, ट्रेस के चारों ओर ढांकता हुआ की परत या परतें और ज्यामिति के माध्यम से माइक्रोविआ में सम्मिलित हैं। दीवार के कोण, चालक पदार्थ के लचीलेपन गुणांक और तनाव एकाग्रता कारक के माध्यम से परिमित तत्व मॉडल अलग-अलग ज्यामिति के साथ बनाए गए थे, और विभिन्न प्रक्रिया चर के महत्व को निर्धारित करने के लिए एनोवा विधि का उपयोग किया गया था। एनोवा परिणामों से पता चला कि तनाव एकाग्रता कारक सबसे महत्वपूर्ण चर था, इसके बाद लचीलापन कारक, धातुकरण मोटाई और दीवार के कोण के माध्यम से प्रभु एट अल[10] ने त्वरित तापमान चक्रण और थर्मल शॉक के प्रभाव को निर्धारित करने के लिए एचडीआई माइक्रोविआ संरचना पर एक परिमित तत्व विश्लेषण (एफईए) किया। लियू एट अल[11] और रामकृष्ण एट अल[12] ने तरल से तरल और हवा से हवा में थर्मल शॉक परीक्षण, क्रमशः, माइक्रोविआ विश्वसनीयता पर ढांकता हुआ पदार्थ गुणों और माइक्रोविआ ज्यामिति मापदंडों, जैसे माइक्रोविआ व्यास, दीवार कोण और चढ़ाना मोटाई के प्रभाव का अध्ययन किया गया। एंड्रयूज एट अल [13] ने आईएसटी (इंटरकनेक्ट स्ट्रेस टेस्ट) का उपयोग करके एकल-स्तरीय माइक्रोविआ विश्वसनीयता की जांच की, और सीसा रहित सोल्डर के रिफ्लो चक्र के प्रभाव पर विचार कियावांग और लाइ[14] ने परिमित तत्व मॉडलिंग का उपयोग करके माइक्रोविआ की संभावित विफलता साइटों की जांच की। उन्होंने पाया कि भरे हुए माइक्रोविआ में बिना भरे हुए माइक्रोविआ की तुलना में कम तनाव होता है। चोई और दासगुप्ता ने अपने कार्य में माइक्रोविआ गैर-विनाशकारी निरीक्षण पद्धति को आरम्भ किया था।[15]
यद्यपि अधिकांश माइक्रोविआ विश्वसनीयता अनुसंधान एकल-स्तरीय माइक्रोविआ पर केंद्रित है, बिर्च [4] ने आईएसटी परीक्षण का उपयोग करके बहु-स्तरीय स्टैक्ड और कंपित माइक्रोविआ का परीक्षण किया। परीक्षण डेटा पर वेइबुल विश्लेषण से पता चला है कि एकल- और 2-स्तरीय स्टैक्ड माइक्रोविआ 3- और 4-स्तरीय माइक्रोविआ की तुलना में अधिक समय तक चलते हैं (उदाहरण के लिए 2-स्तरीय स्टैक्ड माइक्रोविआ 4-स्तरीय स्टैक्ड माइक्रोविआ की तुलना में लगभग 20 गुना अधिक विफलता चक्र का अनुभव करते हैं)।
माइक्रोविआ वॉयडिंग
उच्च घनत्व इंटरकनेक्ट बोर्ड विकास के लिए एक चुनौती, खासकर स्टैक्ड माइक्रोवियास के लिए, यह है कि पूर्ण पूरी भराई, डिम्पल्स, या कॉपर प्लेटिंग प्रक्रिया में रिक्तियाँ नहीं होने चाहिए।[16] लेखक ने प्रायोगिक परीक्षण और सीमित तत्व विश्लेषण का उपयोग करके रिक्तियों और अन्य दोषों के आपत्ति से माइक्रोवियास की आपत्ति का खतरा जांचा है। उन्होंने पाया कि अपूर्ण कॉपर भराई माइक्रोवियास में तनाव स्तर को बढ़ाता है और इसलिए माइक्रोवियास की शिथिलता जीवन को कम कर देता है।
रिक्त स्थानों की बात करते हुए, विभिन्न रिक्ति स्थितियाँ, जैसे अलग रिक्ति आकार, आकृतियाँ और स्थान, माइक्रोवियास की प्रामाणिकता पर विभिन्न प्रभाव डालती हैं। गोलकाकार के छोटे रिक्तियाँ माइक्रोवियास की शिथिलता जीवन को थोड़ी सी बढ़ा देती है, लेकिन अत्यधिक रिक्ति स्थितियाँ माइक्रोवियास की अवधि को बहुत ही कम कर देती हैं।
संदर्भ
- ↑ "मुद्रित सर्किट डिजाइन में माइक्रोवियास के बारे में आपको जो कुछ जानने की आवश्यकता है". Altium (in English). 2017-05-23. Retrieved 2022-09-29.
- ↑ https://blog.ipc.org/2014/01/10/new-microvia-definition-seeing-broader-usage/
- ↑ Happy Holden et al., The HDI Handbook, 1st Edition. Available from: http://www.hdihandbook.com/
- ↑ 4.0 4.1 B. Birch, “Reliability Testing for Microvias in Printed Wire Boards”, Circuit World, Vol. 35, No. 4, pp. 3 – 17, 2009
- ↑ IPC-6016, “Qualification and Performance Specification for High-density Interconnect (HDI) Structures,” May 1999
- ↑ "Microvia HDI PCB :All The Guidance You Need To Make The Right Choice". www.hemeixinpcb.com. Retrieved 2022-09-29.
- ↑ Forbus, Jeff. "PCB Vias: Understanding the Design of Microvias". blog.epectec.com (in English). Retrieved 2022-09-29.
- ↑ Roozbeh, Bakhshi. "थर्मोमैकेनिकल तनाव के तहत उच्च घनत्व इंटरकनेक्ट मुद्रित सर्किट बोर्डों में माइक्रोविया के क्षरण पर शून्यता के प्रभाव". Research Gate. Retrieved 2022-09-29.
- ↑ A. O. Ogunjimi, S. Macgregor, and M. G. Pech, “The effect of manufacturing and design process variabilities on the fatigue file of the high density interconnect vias,” Journal of Electronics Manufacturing, Vol. 5, No. 2, Jule 1995, pp. 111-119
- ↑ A. S. Prabhu, D. B. Barker, M. G. Pecht, J. W. Evans, W. Grieg, E. S. Bernard, and E. Smith, “A Thermo-Mechanical Fatigue Analysis of High Density Interconnect Vias,” Advances in Electronic Packaging, Vol. 10, No. 1, 1995
- ↑ F. Liu, J. Lu, V. Sundaram, D. Sutter, G. White and D. F. Baldwin, and Rao R, “Reliability Assessment of Microvias in HDI Printed Circuit Board”, IEEE Transactions on Components and Packaging Technologies, Vol. 25, No. 2, June 2000, pp. 254-259
- ↑ G. Ramakrishna, F. Liu, and S. K. Sitaramana, “Experimental and Numerical Investigation of Microvia Reliability”, The Eighth Intersociety Conference on Thermal and Thermomechanical Phenomena in Electronic Systems, 2002, pp. 932 – 939
- ↑ [14] P. Andrews, G. Parry, P. Reid, “Concerns in the Lead Free Assembly Environment”, 2005
- ↑ T. Wang and Y. Lai, “Stress Analysis for Fracture Potential of Blind Via in a Build-up Substrate,” Circuit World, Vol. 32, No. 2, 2006, pp: 39-44
- ↑ C. Choi and A. Dasgupta, Microvia Non-Destructive Inspection Method, Proceedings of ASME International Mechanical Engineering Congress and Exposition, Vol. 5, 2009, pp. 15-22, doi:10.1115/IMECE2009-11779.
- ↑ Y. Ning, M. H. Azarian, and M. Pecht, Simulation of the Influence of Manufacturing Quality on Thermomechanical Stress of Microvias, IPC APEX 2014 Technical Conference, March 25–27, 2014