चिप-स्केल पैकेज: Difference between revisions

From Vigyanwiki
No edit summary
No edit summary
 
(5 intermediate revisions by 5 users not shown)
Line 1: Line 1:
{{Short description|Integrated circuit package that is no or barely larger than the die it contains}}
{{Short description|Integrated circuit package that is no or barely larger than the die it contains}}
[[Image:UNIO WLCSP and SOT23 Device on Penny.jpg|thumb|right|WL-CSP संकुल के ऊपर और नीचे एक यू.एस. पेनी के सामने बैठे हैं। शीर्ष-दाईं ओर, तुलना के लिए एक [[SOT-23]] संकुल दिखाया गया है।]]चिप मापक्रम संकुल अथवा चिप-मापक्रम संकुल (सीएसपी) एक प्रकार का एकीकृत '''सर्किट''' संकुल है। <ref>{{cite web |url=https://www.analog.com/en/technical-articles/flipchip--chipscale-package-tech--applications.html |title=फ्लिप-चिप और चिप-स्केल पैकेज टेक्नोलॉजीज और उनके अनुप्रयोगों को समझना|work=Application Note 4002 |publisher=Maxim Integrated Products (now Analog Devices) |date=April 18, 2007 |accessdate=February 13, 2023}}</ref>
[[Image:UNIO WLCSP and SOT23 Device on Penny.jpg|thumb|right|WL-CSP पैकेज के ऊपर और नीचे एक यू.एस. पेनी के सामने बैठे हैं। शीर्ष-दाईं ओर, तुलना के लिए एक [[SOT-23]] पैकेज दिखाया गया है।]]'''चिप-स्केल पैकेज (सीएसपी)''' एक प्रकार का एकीकृत परिपथ पैकेज है। <ref>{{cite web |url=https://www.analog.com/en/technical-articles/flipchip--chipscale-package-tech--applications.html |title=फ्लिप-चिप और चिप-स्केल पैकेज टेक्नोलॉजीज और उनके अनुप्रयोगों को समझना|work=Application Note 4002 |publisher=Maxim Integrated Products (now Analog Devices) |date=April 18, 2007 |accessdate=February 13, 2023}}</ref>
मूल रूप से, CSP चिप-आकार की संकुलन के लिए संक्षिप्त नाम था। चूंकि केवल कुछ संकुल चिप के आकार के होते हैं, संक्षिप्त नाम का अर्थ चिप-मापक्रम संकुलन के लिए अनुकूलित किया गया था। IPC (इलेक्ट्रॉनिक्स) के मानक J-STD-012 के अनुसार, चिप मापक्रम के रूप में अर्हता प्राप्त करने के लिए फ्लिप चिप और चिप मापक्रम तकनीकी का कार्यान्वयन, संकुल में [[डाई (एकीकृत सर्किट)]] के 1.2 गुना से अधिक क्षेत्र नहीं होना चाहिए ) और यह एक एकल-डाई, प्रत्यक्षतः सतह परिवर्तनीय संकुल होना चाहिए। सीएसपी के रूप में इन संकुलों को अर्हता प्राप्त करने के लिए प्रायः लागू किया जाने वाला एक और मानदंड यह है कि उनकी गेंद की आरोह पथ 1 मिमी से अधिक नहीं होनी चाहिए।
मूल रूप से, CSP चिप-आकार की पैकेजन के लिए संक्षिप्त नाम था। चूंकि केवल कुछ पैकेज चिप के आकार के होते हैं, संक्षिप्त नाम का अर्थ चिप-स्केल पैकेजन के लिए अनुकूलित किया गया था। IPC (इलेक्ट्रॉनिक्स) के मानक J-STD-012 के अनुसार, चिप स्केल के रूप में अर्हता प्राप्त करने के लिए फ्लिप चिप और चिप स्केल तकनीकी का कार्यान्वयन, पैकेज में [[डाई (एकीकृत सर्किट)|डाई (एकीकृत परिपथ)]] के 1.2 गुना से अधिक क्षेत्र नहीं होना चाहिए ) और यह एक एकल-डाई, प्रत्यक्षतः सतह परिवर्तनीय पैकेज होना चाहिए। सीएसपी के रूप में इन पैकेजों को अर्हता प्राप्त करने के लिए प्रायः लागू किया जाने वाला एक और मानदंड यह है कि उनकी गेंद की आरोह पथ 1 मिमी से अधिक नहीं होनी चाहिए।
 
इस अवधारणा को पहली बार 1993 में [[ द्रोह |फुजित्सु]] के जुनिची कसाई और [[हिताची केबल]] के जनरल मुराकामी द्वारा प्रस्तावित किया गया था। पहला अवधारणा प्रदर्शन हालांकि [[मित्सुबिशी इलेक्ट्रिक]] से आया था। <ref>{{cite book |first1=Karl J. |last1=Puttlitz |first2=Paul A. |last2=Totta |title=एरिया एरे इंटरकनेक्शन हैंडबुक|date=December 6, 2012 |publisher=[[Springer Science+Business Media]] |isbn=978-1-4615-1389-6 |page=702}}</ref>
 
डाइ को एक [[ जड़ना |इंटरपोजर]] पर लगाया जा सकता है, जिस पर पैड या बॉल बनते हैं, जैसे [[ पलटें काटना |फ्लिप चिप]] [[बॉल ग्रिड ऐरे]] (बीजीए) पैकेजन के साथ, या पैड को सीधे[[ सिलिकॉन बिस्किट | सिलिकन प्लेट]] पर निक्षारित या मुद्रण किया जा सकता है, जिसके परिणामस्वरूप पैकेज बहुत करीब होता है। सिलिकॉन डाई का आकार: ऐसे पैकेज को [[वेफर-लेवल पैकेज|प्लेट]][[वेफर-लेवल पैकेज|-लेवल पैकेज]] (WLP) या प्लेट-लेवल चिप-स्केल पैकेज (WL-CSP) कहा जाता है। WL-CSP 1990 के दशक से विकास में था, और कई कंपनियों ने 2000 के प्रारम्भ में [[उन्नत सेमीकंडक्टर इंजीनियरिंग|उन्नत अर्धचालक इंजीनियरिंग]] (ASE) जैसे बड़े स्केल पर उत्पादन प्रारम्भ किया। <ref>{{cite web |url=https://www.edn.com/electronics-news/4356671/Wafer-Scale-Emerging |title=वेफर स्केल इमर्जिंग|first=Brandon |last=Prior |work=[[EDN (magazine)|EDN]] |date=January 22, 2001 |accessdate=March 31, 2016}}</ref><ref>{{cite web |url=http://www.edn.com/electronics-news/4348976/ASE-Ramps-Wafer-Level-CSP-Production |title=एएसई रैंप वेफर लेवल सीएसपी प्रोडक्शन|work=EDN |date=October 12, 2001 |accessdate=March 31, 2016}}</ref>


इस अवधारणा को पहली बार 1993 में [[ द्रोह ]] के जुनिची कसाई और [[हिताची केबल]] के जनरल मुराकामी द्वारा प्रस्तावित किया गया था। पहला अवधारणा प्रदर्शन हालांकि [[मित्सुबिशी इलेक्ट्रिक]] से आया था। <ref>{{cite book |first1=Karl J. |last1=Puttlitz |first2=Paul A. |last2=Totta |title=एरिया एरे इंटरकनेक्शन हैंडबुक|date=December 6, 2012 |publisher=[[Springer Science+Business Media]] |isbn=978-1-4615-1389-6 |page=702}}</ref> डाइ को एक [[ जड़ना ]] पर लगाया जा सकता है, जिस पर पैड या बॉल बनते हैं, जैसे [[ पलटें काटना ]] [[बॉल ग्रिड ऐरे]] (बीजीए) संकुलन के साथ, या पैड को सीधे [[ सिलिकॉन बिस्किट ]] पर उकेरा या प्रिंट किया जा सकता है, जिसके परिणामस्वरूप संकुल बहुत करीब होता है। सिलिकॉन डाई का आकार: ऐसे संकुल को [[वेफर-लेवल पैकेज|वेफर-लेवल संकुल]] (WLP) या वेफर-लेवल चिप-मापक्रम संकुल (WL-CSP) कहा जाता है। WL-CSP 1990 के दशक से विकास में था, और कई कंपनियों ने 2000 के प्रारम्भ में [[उन्नत सेमीकंडक्टर इंजीनियरिंग]] (ASE) जैसे बड़े मापक्रम पर उत्पादन प्रारम्भ किया। <ref>{{cite web |url=https://www.edn.com/electronics-news/4356671/Wafer-Scale-Emerging |title=वेफर स्केल इमर्जिंग|first=Brandon |last=Prior |work=[[EDN (magazine)|EDN]] |date=January 22, 2001 |accessdate=March 31, 2016}}</ref><ref>{{cite web |url=http://www.edn.com/electronics-news/4348976/ASE-Ramps-Wafer-Level-CSP-Production |title=एएसई रैंप वेफर लेवल सीएसपी प्रोडक्शन|work=EDN |date=October 12, 2001 |accessdate=March 31, 2016}}</ref>




== प्रकार ==
== प्रकार ==
चिप मापक्रम संकुल को निम्नलिखित समूहों में वर्गीकृत किया जा सकता है:
चिप स्केल पैकेज को निम्नलिखित समूहों में वर्गीकृत किया जा सकता है:
# सीमा शुल्क लीडफ्रेम-आधारित सीएसपी (एलएफसीएसपी)
# अनुकूलित लीडफ्रेम-आधारित सीएसपी (एलएफसीएसपी)
# लचीले क्रियाधार-आधारित सीएसपी
# विभक्तिग्राही क्रियाधार-आधारित सीएसपी
# फ्लिप-चिप सीएसपी (एफसीसीएसपी)
# फ्लिप-चिप सीएसपी (एफसीसीएसपी)
# कठोर क्रियाधार-आधारित सीएसपी
# कठोर क्रियाधार-आधारित सीएसपी
# वेफर-स्तरीय पुनर्वितरण CSP (WL-CSP)
# प्लेट-लेवलीय पुनर्वितरण CSP (WL-CSP)


==संदर्भ==
==संदर्भ==
Line 23: Line 26:
*{{Commons category-inline|CSP integrated circuit packages}}
*{{Commons category-inline|CSP integrated circuit packages}}


{{Semiconductor packages}}
[[Category:All stub articles]]
{{Authority control}}
[[Category:Collapse templates]]
[[Category: चिप वाहक | चिप वाहक ]]  
 
 
{{electronics-stub}}
 
 
 
[[Category: Machine Translated Page]]
[[Category:Created On 11/06/2023]]
[[Category:Created On 11/06/2023]]
[[Category:Electronics stubs]]
[[Category:Lua-based templates]]
[[Category:Machine Translated Page]]
[[Category:Navigational boxes| ]]
[[Category:Navigational boxes without horizontal lists]]
[[Category:Pages with script errors]]
[[Category:Short description with empty Wikidata description]]
[[Category:Sidebars with styles needing conversion]]
[[Category:Template documentation pages|Documentation/doc]]
[[Category:Templates Vigyan Ready]]
[[Category:Templates generating microformats]]
[[Category:Templates that add a tracking category]]
[[Category:Templates that are not mobile friendly]]
[[Category:Templates that generate short descriptions]]
[[Category:Templates using TemplateData]]
[[Category:Wikipedia metatemplates]]
[[Category:चिप वाहक| चिप वाहक ]]

Latest revision as of 16:26, 8 September 2023

WL-CSP पैकेज के ऊपर और नीचे एक यू.एस. पेनी के सामने बैठे हैं। शीर्ष-दाईं ओर, तुलना के लिए एक SOT-23 पैकेज दिखाया गया है।

चिप-स्केल पैकेज (सीएसपी) एक प्रकार का एकीकृत परिपथ पैकेज है। [1]

मूल रूप से, CSP चिप-आकार की पैकेजन के लिए संक्षिप्त नाम था। चूंकि केवल कुछ पैकेज चिप के आकार के होते हैं, संक्षिप्त नाम का अर्थ चिप-स्केल पैकेजन के लिए अनुकूलित किया गया था। IPC (इलेक्ट्रॉनिक्स) के मानक J-STD-012 के अनुसार, चिप स्केल के रूप में अर्हता प्राप्त करने के लिए फ्लिप चिप और चिप स्केल तकनीकी का कार्यान्वयन, पैकेज में डाई (एकीकृत परिपथ) के 1.2 गुना से अधिक क्षेत्र नहीं होना चाहिए ) और यह एक एकल-डाई, प्रत्यक्षतः सतह परिवर्तनीय पैकेज होना चाहिए। सीएसपी के रूप में इन पैकेजों को अर्हता प्राप्त करने के लिए प्रायः लागू किया जाने वाला एक और मानदंड यह है कि उनकी गेंद की आरोह पथ 1 मिमी से अधिक नहीं होनी चाहिए।

इस अवधारणा को पहली बार 1993 में फुजित्सु के जुनिची कसाई और हिताची केबल के जनरल मुराकामी द्वारा प्रस्तावित किया गया था। पहला अवधारणा प्रदर्शन हालांकि मित्सुबिशी इलेक्ट्रिक से आया था। [2]

डाइ को एक इंटरपोजर पर लगाया जा सकता है, जिस पर पैड या बॉल बनते हैं, जैसे फ्लिप चिप बॉल ग्रिड ऐरे (बीजीए) पैकेजन के साथ, या पैड को सीधे सिलिकन प्लेट पर निक्षारित या मुद्रण किया जा सकता है, जिसके परिणामस्वरूप पैकेज बहुत करीब होता है। सिलिकॉन डाई का आकार: ऐसे पैकेज को प्लेट-लेवल पैकेज (WLP) या प्लेट-लेवल चिप-स्केल पैकेज (WL-CSP) कहा जाता है। WL-CSP 1990 के दशक से विकास में था, और कई कंपनियों ने 2000 के प्रारम्भ में उन्नत अर्धचालक इंजीनियरिंग (ASE) जैसे बड़े स्केल पर उत्पादन प्रारम्भ किया। [3][4]


प्रकार

चिप स्केल पैकेज को निम्नलिखित समूहों में वर्गीकृत किया जा सकता है:

  1. अनुकूलित लीडफ्रेम-आधारित सीएसपी (एलएफसीएसपी)
  2. विभक्तिग्राही क्रियाधार-आधारित सीएसपी
  3. फ्लिप-चिप सीएसपी (एफसीसीएसपी)
  4. कठोर क्रियाधार-आधारित सीएसपी
  5. प्लेट-लेवलीय पुनर्वितरण CSP (WL-CSP)

संदर्भ

  1. "फ्लिप-चिप और चिप-स्केल पैकेज टेक्नोलॉजीज और उनके अनुप्रयोगों को समझना". Application Note 4002. Maxim Integrated Products (now Analog Devices). April 18, 2007. Retrieved February 13, 2023.
  2. Puttlitz, Karl J.; Totta, Paul A. (December 6, 2012). एरिया एरे इंटरकनेक्शन हैंडबुक. Springer Science+Business Media. p. 702. ISBN 978-1-4615-1389-6.
  3. Prior, Brandon (January 22, 2001). "वेफर स्केल इमर्जिंग". EDN. Retrieved March 31, 2016.
  4. "एएसई रैंप वेफर लेवल सीएसपी प्रोडक्शन". EDN. October 12, 2001. Retrieved March 31, 2016.


बाहरी संबंध