प्रत्यक्ष-युग्मित ट्रांजिस्टर तर्क: Difference between revisions
(Created page with "File:Leprechaun DCTL.PNG|thumb|लेप्रेचुन कंप्यूटर का डायरेक्ट-कपलर ट्रांजिस्टर लॉज...") |
No edit summary |
||
(3 intermediate revisions by 3 users not shown) | |||
Line 1: | Line 1: | ||
[[File:Leprechaun DCTL.PNG|thumb|लेप्रेचुन कंप्यूटर का | [[File:Leprechaun DCTL.PNG|thumb|लेप्रेचुन कंप्यूटर का प्रत्यक्ष युग्मित प्रतिरोधान्तरित्र तर्क परिपथ]]'''प्रत्यक्ष युग्मित प्रतिरोधान्तरित्र तर्क (डीसीटीएल)''' प्रतिरोधक ट्रांजिस्टर तर्क (आरटीएल) के समान है, लेकिन निविष्ट प्रतिरोधान्तरित्र संचालन बिना किसी आधार अवरोधक के सीधे संग्राहक निर्गम से जुड़े होते हैं। परिणामस्वरूप, प्रत्यक्ष युग्मित प्रतिरोधान्तरित्र तर्क गेट्स में कम घटक होते हैं, अधिक लाभकारी होते हैं, और प्रतिरोधक ट्रांजिस्टर तर्क गेट्स की तुलना में एकीकृत परिपथ पर बनाना आसान होता है। फलस्वरूप, प्रत्यक्ष युग्मित प्रतिरोधान्तरित्र तर्क के पास बहुत छोटे सिग्नल स्तर हैं, निम्न रव के लिए अधिक संवेदनशीलता है, और सुमेलित प्रतिरोधान्तरित्र विशेषताओं की आवश्यकता है। प्रतिरोधान्तरित्र भी अत्यधिक मात्रा में संचालित होते हैं; यह एक अच्छी विशेषता है कि यह निर्गम प्रतिरोधान्तरित्र के संतृप्ति विद्युत-दाब को कम करता है, लेकिन यह संचालन में उच्च संग्रहित आवेश के कारण परिपथ को भी मंद कर देता है।<ref>{{Harvnb|Roehr|1963|p=[https://babel.hathitrust.org/cgi/pt?id=mdp.39015015216107&view=page&seq=50 36]}}</ref> गेट निर्गमी "धारा बंकन" के कारण सीमित है: यदि प्रतिरोधान्तरित्र आधार उत्सर्जक विद्युत-दाब (''V''<sub>BE</sub>) अच्छी तरह से अनुरूप नहीं होते हैं, तो एक प्रतिरोधान्तरित्र का आधार उत्सर्जक संयोजन इतने कम संचालन पर अधिकांश निविष्ट चालक धारा का संचालन कर सकता है। उत्सर्जक विद्युत-दाब जिसे अन्य निविष्ट प्रतिरोधान्तरित्र सक्रिय करने में विफल रहते हैं।<ref>{{harvnb|Roehr|1963|p=[https://babel.hathitrust.org/cgi/pt?id=mdp.39015015216107&view=page&seq=51 37]}}</ref> | ||
प्रत्यक्ष युग्मित प्रतिरोधान्तरित्र तर्क सबसे सरल संभव डिजिटल तर्क श्रेणी के समीप है, प्रति तार्किक तत्व सबसे कम संभव घटकों का उपयोग कर रहा है।<ref>{{citation |first=James B. |last=Angell |title=Proceedings of the May 6-8, 1958, western joint computer conference: Contrasts in computers on XX - IRE-ACM-AIEE '58 (Western) |chapter-url=http://www.computer.org/csdl/proceedings/afips/1958/5052/00/50520022.pdf |chapter=Direct-coupled logic circuitry |date=1958 |pages=22 |doi=10.1145/1457769.1457778 |s2cid=2003290 |quote=In general, only one class of transistor and one or two values of resistor are required for a complete logical system.|doi-access=free }}</ref> | |||
एक समान तर्क | |||
एक समान तर्क श्रेणी, प्रत्यक्ष-युग्मित ट्रांजिस्टर-ट्रांजिस्टर तर्क उत्सर्जक-युग्मित तर्क से तीव्र होते है।<ref>{{citation |first=D. E. |last=Fulkerson |title=Direct-coupled transistor-transistor logic: a new high-performance LSI gate family |journal=IEEE Journal of Solid-State Circuits |date=1975 |volume=10 |issue=2 |pages=110–117 |doi=10.1109/JSSC.1975.1050570|bibcode=1975IJSSC..10..110F }}</ref> | |||
जॉन टोर्केल वॉलमार्क और सैनफोर्ड एम. मार्कस ने [[जेएफईटी]] का उपयोग करते हुए प्रत्यक्ष-युग्मित प्रतिरोधान्तरित्र तर्क का वर्णन किया। इसे प्रत्यक्ष-युग्मित एकध्रुवीय प्रतिरोधान्तरित्र तर्क (डीसीयूटीएल) कहा गया। उन्होंने पूरक स्मृति परिपथ सहित संयोजन गेट क्षेत्र प्रभाव प्रतिरोधान्तरित्र [[जेएफईटी|(जेएफईटी]]̠) का उपयोग करके एकीकृत परिपथ के रूप में कार्यान्वित विभिन्न प्रकार के जटिल तर्क कार्यों को प्रकाशित किया।<ref>{{cite journal |first1=J.T. |last1=Wallmark |first2=S.M. |last2=Marcus |title=डायरेक्ट-युग्मित एकध्रुवीय ट्रांजिस्टर लॉजिक का उपयोग करने वाले एकीकृत उपकरण|year=1959 |volume=EC-8 |issue=2 |journal=IRE Transactions on Electronic Computers |pages=98–107 |doi=10.1109/TEC.1959.5219509}}</ref> | |||
Line 11: | Line 14: | ||
{{Logic Families}} | {{Logic Families}} | ||
{{electronics-stub}} | {{electronics-stub}} | ||
[[Category:All stub articles]] | |||
[[Category:Collapse templates]] | |||
[[Category: | |||
[[Category:Created On 16/06/2023]] | [[Category:Created On 16/06/2023]] | ||
[[Category:Electronics stubs]] | |||
[[Category:Machine Translated Page]] | |||
[[Category:Navigational boxes| ]] | |||
[[Category:Navigational boxes without horizontal lists]] | |||
[[Category:Pages with script errors]] | |||
[[Category:Sidebars with styles needing conversion]] | |||
[[Category:Template documentation pages|Documentation/doc]] | |||
[[Category:Templates Vigyan Ready]] | |||
[[Category:Templates generating microformats]] | |||
[[Category:Templates that are not mobile friendly]] | |||
[[Category:Templates using TemplateData]] | |||
[[Category:Wikipedia metatemplates]] | |||
[[Category:डिजिटल इलेक्ट्रॉनिक्स]] | |||
[[Category:तर्क परिवार]] |
Latest revision as of 09:49, 28 June 2023
प्रत्यक्ष युग्मित प्रतिरोधान्तरित्र तर्क (डीसीटीएल) प्रतिरोधक ट्रांजिस्टर तर्क (आरटीएल) के समान है, लेकिन निविष्ट प्रतिरोधान्तरित्र संचालन बिना किसी आधार अवरोधक के सीधे संग्राहक निर्गम से जुड़े होते हैं। परिणामस्वरूप, प्रत्यक्ष युग्मित प्रतिरोधान्तरित्र तर्क गेट्स में कम घटक होते हैं, अधिक लाभकारी होते हैं, और प्रतिरोधक ट्रांजिस्टर तर्क गेट्स की तुलना में एकीकृत परिपथ पर बनाना आसान होता है। फलस्वरूप, प्रत्यक्ष युग्मित प्रतिरोधान्तरित्र तर्क के पास बहुत छोटे सिग्नल स्तर हैं, निम्न रव के लिए अधिक संवेदनशीलता है, और सुमेलित प्रतिरोधान्तरित्र विशेषताओं की आवश्यकता है। प्रतिरोधान्तरित्र भी अत्यधिक मात्रा में संचालित होते हैं; यह एक अच्छी विशेषता है कि यह निर्गम प्रतिरोधान्तरित्र के संतृप्ति विद्युत-दाब को कम करता है, लेकिन यह संचालन में उच्च संग्रहित आवेश के कारण परिपथ को भी मंद कर देता है।[1] गेट निर्गमी "धारा बंकन" के कारण सीमित है: यदि प्रतिरोधान्तरित्र आधार उत्सर्जक विद्युत-दाब (VBE) अच्छी तरह से अनुरूप नहीं होते हैं, तो एक प्रतिरोधान्तरित्र का आधार उत्सर्जक संयोजन इतने कम संचालन पर अधिकांश निविष्ट चालक धारा का संचालन कर सकता है। उत्सर्जक विद्युत-दाब जिसे अन्य निविष्ट प्रतिरोधान्तरित्र सक्रिय करने में विफल रहते हैं।[2]
प्रत्यक्ष युग्मित प्रतिरोधान्तरित्र तर्क सबसे सरल संभव डिजिटल तर्क श्रेणी के समीप है, प्रति तार्किक तत्व सबसे कम संभव घटकों का उपयोग कर रहा है।[3]
एक समान तर्क श्रेणी, प्रत्यक्ष-युग्मित ट्रांजिस्टर-ट्रांजिस्टर तर्क उत्सर्जक-युग्मित तर्क से तीव्र होते है।[4]
जॉन टोर्केल वॉलमार्क और सैनफोर्ड एम. मार्कस ने जेएफईटी का उपयोग करते हुए प्रत्यक्ष-युग्मित प्रतिरोधान्तरित्र तर्क का वर्णन किया। इसे प्रत्यक्ष-युग्मित एकध्रुवीय प्रतिरोधान्तरित्र तर्क (डीसीयूटीएल) कहा गया। उन्होंने पूरक स्मृति परिपथ सहित संयोजन गेट क्षेत्र प्रभाव प्रतिरोधान्तरित्र (जेएफईटी̠) का उपयोग करके एकीकृत परिपथ के रूप में कार्यान्वित विभिन्न प्रकार के जटिल तर्क कार्यों को प्रकाशित किया।[5]
संदर्भ
- ↑ Roehr 1963, p. 36
- ↑ Roehr 1963, p. 37
- ↑ Angell, James B. (1958), "Direct-coupled logic circuitry" (PDF), Proceedings of the May 6-8, 1958, western joint computer conference: Contrasts in computers on XX - IRE-ACM-AIEE '58 (Western), p. 22, doi:10.1145/1457769.1457778, S2CID 2003290,
In general, only one class of transistor and one or two values of resistor are required for a complete logical system.
- ↑ Fulkerson, D. E. (1975), "Direct-coupled transistor-transistor logic: a new high-performance LSI gate family", IEEE Journal of Solid-State Circuits, 10 (2): 110–117, Bibcode:1975IJSSC..10..110F, doi:10.1109/JSSC.1975.1050570
- ↑ Wallmark, J.T.; Marcus, S.M. (1959). "डायरेक्ट-युग्मित एकध्रुवीय ट्रांजिस्टर लॉजिक का उपयोग करने वाले एकीकृत उपकरण". IRE Transactions on Electronic Computers. EC-8 (2): 98–107. doi:10.1109/TEC.1959.5219509.
- Roehr, William, ed. (1963), Switching Transistor Handbook, Motorola semiconductor handbooks, Motorola, Inc., OCLC 551480625