क्लॉक सिग्नल: Difference between revisions

From Vigyanwiki
No edit summary
No edit summary
 
(17 intermediate revisions by 4 users not shown)
Line 1: Line 1:
{{Short description|Timing of electronic circuits}}
{{Short description|Timing of electronic circuits}}
इलेक्ट्रॉनिक्स और विशेष रूप से समकालिक अंकीय विद्युत परिपथ में,एक घड़ी संकेत (ऐतिहासिक रूप से लॉजिक बीट के रूप में भी जाना जाता है)<ref name="Ferranti_1968"/> एक उच्च और निम्न स्थिति के बीच दोलन करता है और अंकीय विद्युत परिपथ के कार्यों को समन्वित करने के लिए मेट्रोनोम (ताल-मापनी) की तरह उपयोग किया जाता है।
इलेक्ट्रॉनिक्स और विशेष रूप से समकालिक डिजिटल विद्युत परिपथ में, एक क्लॉक सिग्नल (ऐतिहासिक रूप से लॉजिक विस्पन्द) के रूप में भी जाना जाता है।<ref name="Ferranti_1968"/> यह एक उच्च और निम्न स्थिति के बीच दोलन करता है तथा अंकीय विद्युत परिपथ के कार्यों को समन्वित करने के लिए मेट्रोनोम (ताल-मापनी) की तरह उपयोग किया जाता है।


एक घड़ी संकेत (इलेक्ट्रिकल इंजीनियरिंग) एक घड़ी जनरेटर द्वारा निर्मित होता है। यद्यपि अधिक जटिल व्यवस्थाओं का उपयोग किया जाता है तो सबसे आम घड़ी संकेत एक वर्ग तरंग के रूप में होता है जिसमें 50% कर्तव्य चक्र होता है, आमतौर पर एक निश्चित, स्थिर आवृत्ति के साथ समकालीन बनाने की क्रिया के लिए क्लॉक सिग्नल का उपयोग करने वाले  विद्युत परिपथ या तो बढ़ते किनारे या तो  गिरते किनारे पर या दोहरे डेटा दर के मामले में, घड़ी चक्र के बढ़ते और गिरते किनारों दोनों में सक्रिय हो सकते हैं।
क्लॉक सिग्नल (इलेक्ट्रिकल इंजीनियरिंग) एक घड़ी जनरेटर द्वारा निर्मित होता है। यद्यपि इसमें अधिक जटिल व्यवस्थाओं का उपयोग किया जाता है अतः सबसे आम क्लॉक सिग्नल एक वर्ग तरंग के रूप में होता है जिसमें 50% उपयोगिता अनुपात होता है, सामान्यतः एक निश्चित, स्थिर, आवृत्ति के साथ समकालीन बनाने की क्रिया के लिए क्लॉक सिग्नल का उपयोग करने वाले परिपथ बढ़ते या घटते किनारे पर, या, डबल डेटा दर के मामले में, घड़ी चक्र के बढ़ते और गिरते किनारों दोनों में सक्रिय हो सकते हैं।


== डिजिटल सर्किट ==
== डिजिटल परिपथ ==


पर्याप्त जटिलता वाले अधिकांश एकीकृत परिपथ (आईसी) सर्किट के विभिन्न भागों को समकालिक करने के लिए एक घड़ी संकेत का उपयोग करते हैं, जो सबसे खराब स्थिति वाले आंतरिक प्रसार विलंब की तुलना में धीमी गति से साइकिल चलाते हैं। कुछ मामलों में, एक पूर्वानुमानित क्रिया करने के लिए एक से अधिक घड़ी चक्र की आवश्यकता होती है। जैसे-जैसे IC अधिक जटिल होते जाते हैं, सभी परिपथों को सटीक और समकालिक घड़ियों की आपूर्ति करने की समस्या और अधिक कठिन होती जाती है। इस तरह के जटिल चिप्स का प्रमुख उदाहरण माइक्रोप्रोसेसर है, जो आधुनिक कंप्यूटरों का केंद्रीय घटक है,जो एक क्रिस्टल ऑसिलेटर की घड़ी पर निर्भर करता है। एसिंक्रोनस सर्किट जैसे एसिंक्रोनस सीपीयू एकमात्र अपवाद हैं।
पर्याप्त जटिलता वाले अधिकांश एकीकृत परिपथ(आईसी) विभिन्न भागों को समकालिक करने के लिए एक क्लॉक सिग्नल का उपयोग करते हैं, जो सबसे खराब स्थिति वाले आंतरिक प्रसार विलंब की तुलना में धीमी गति से घूर्णन करते हैं। कुछ स्थितियों में, एक पूर्वानुमानित क्रिया करने के लिए एक से अधिक क्लॉक सिग्नल की आवश्यकता होती है। जैसे-जैसे IC अधिक जटिल होते जाते हैं, सभी परिपथों को सटीक और समकालिक घड़ियों की आपूर्ति की समस्या और अधिक कठिन होती जाती है। इस तरह के जटिल चिप्स का प्रमुख उदाहरण माइक्रोप्रोसेसर है, जो आधुनिक कंप्यूटरों का केंद्रीय घटक है और एक क्रिस्टल दोलक की घड़ी पर निर्भर करता है। अतुल्यकालिक परिपथ की तरह अतुल्यकालिक सीपीयू एकमात्र अपवाद हैं।


एक घड़ी संकेत को भी सुरक्षा पूर्ण किया जा सकता है, जो कि एक नियंत्रण संकेत के साथ संयुक्त होता है जो एक विद्युत परिपथ के एक निश्चित हिस्से के लिए घड़ी संकेत को सक्षम या अक्षम करता है। इस तकनीक का उपयोग अक्सर अंकीय विद्युत परिपथ के कुछ हिस्सों को प्रभावी ढंग से बंद करके बिजली बचाने के लिए किया जाता है, जब वे उपयोग में नहीं होते हैं, लेकिन समय विश्लेषण में बढ़ी हुई जटिलता की कीमत पर आता है।
किसी क्लॉक सिग्नल को संरक्षित किया जा सकता है, जो कि किसी नियंत्रण संकेत के साथ संयुक्त होता है, यह किसी विद्युत परिपथ के एक निश्चित हिस्से के लिए क्लॉक सिग्नल को सक्षम या अक्षम करता है। इस तकनीक का उपयोग अक्सर अंकीय विद्युत परिपथ के कुछ भागों को निष्क्रिय करके बिजली बचाने के लिए किया जाता है। जब वे उपयोग में नहीं होते हैं उस समय विश्लेषण में बढ़ी हुई जटिलता के नियंत्रण में उपयोग किया जाता है।


=== एकल-चरण घड़ी ===
=== सिंगल-फेज क्लॉक ===
अधिकांश आधुनिक समकालिक विद्युत परिपथ केवल एकल चरण घड़ी का उपयोग करते हैं - दूसरे शब्दों में, सभी घड़ी संकेत (प्रभावी रूप से) 1 तार पर प्रेषित होते हैं।
अधिकांश आधुनिक समकालिक विद्युत परिपथ केवल एकल चरण घड़ी का उपयोग करते हैं - दूसरे शब्दों में, सभी क्लॉक सिग्नल (प्रभावी रूप से) 1 तार पर प्रेषित होते हैं।


=== दो-चरण घड़ी ===
=== डबल-फेज क्लॉक ===
समकालिक विद्युत परिपथ में, एक "दो-चरण घड़ी" 2 तारों पर वितरित घड़ी संकेतों को संदर्भित करती है,प्रत्येक गैर-अतिव्यापी दालों के साथ, परंपरागत रूप से एक तार को चरण 1 या 1 (phi1) कहा जाता है, दूसरे तार को चरण 2 या 2 संकेत होता है।<ref name="Two-phase">[http://www.princeton.edu/~wolf/modern-vlsi/Overheads/CHAP5-2/sld010.htm Two-phase clock] {{webarchive |url=https://web.archive.org/web/20071109090150/http://www.princeton.edu/~wolf/modern-vlsi/Overheads/CHAP5-2/sld010.htm |date=November 9, 2007 }}</ref><ref>{{citation |url=http://tams-www.informatik.uni-hamburg.de/applets/hades/webdemos/12-gatedelay/40-tpcg/two-phase-clock-gen.html |title=Two-phase non-overlapping clock generator |publisher=Tams-www.informatik.uni-hamburg.de |access-date=2012-01-08 |archive-url=https://web.archive.org/web/20111226073122/http://tams-www.informatik.uni-hamburg.de/applets/hades/webdemos/12-gatedelay/40-tpcg/two-phase-clock-gen.html |archive-date=2011-12-26 |url-status=dead }}</ref><ref>{{citation|url=http://micro.magnet.fsu.edu/primer/digitalimaging/concepts/twophase.html |title=Concepts in Digital Imaging - Two Phase CCD Clocking |publisher=Micro.magnet.fsu.edu |access-date=2012-01-08}}</ref><ref>{{citation |url=http://www.hpc.msstate.edu/mpl/distributions/scmos/scmos_doc/cells/cgf104.html |title=Cell cgf104: Two phase non-overlapping clock generator |publisher=Hpc.msstate.edu |access-date=2012-01-08 |url-status=dead |archive-url=https://web.archive.org/web/20120208054348/http://www.hpc.msstate.edu/mpl/distributions/scmos/scmos_doc/cells/cgf104.html |archive-date=2012-02-08 }}</ref> चूंकि दो चरणों को गैर-अतिव्यापी गारंटी दी जाती है, इसलिए किनारे-ट्रिगर फ्लिप-फ्लॉप के बजाय गेटेड लैच का उपयोग राज्य की जानकारी को संग्रहीत करने के लिए किया जा सकता है, जब तक कि एक चरण पर लैच करने के लिए इनपुट केवल दूसरे चरण में कुंडी से आउटपुट पर निर्भर करता है। चूंकि एक सुरक्षा पूर्ण कुंडी एज-ट्रिगर फ्लिप-फ्लॉप के लिए केवल चार द्वार की तुलना में छह द्वार का उपयोग करता है, इसलिए दो चरण की घड़ी एक छोटे समग्र सुरक्षा पूर्ण संख्या के साथ एक डिज़ाइन का कारण बन सकती है, लेकिन आमतौर पर डिज़ाइन कठिनाई और प्रदर्शन में कुछ दंड पर होती है।
सिंक्रोनस सर्किट में, "दो-चरण घड़ी" 2 तारों पर वितरित घड़ी संकेतों को प्रत्येक गैर-अतिव्यापी दालों के साथ संदर्भित करता है। परंपरागत रूप से एक तार को "चरण 1" या "φ1" (phi1) कहा जाता है। दूसरे तार पर चरण 2 या 2 संकेत होता है।<ref name="Two-phase">[http://www.princeton.edu/~wolf/modern-vlsi/Overheads/CHAP5-2/sld010.htm Two-phase clock] {{webarchive |url=https://web.archive.org/web/20071109090150/http://www.princeton.edu/~wolf/modern-vlsi/Overheads/CHAP5-2/sld010.htm |date=November 9, 2007 }}</ref><ref>{{citation |url=http://tams-www.informatik.uni-hamburg.de/applets/hades/webdemos/12-gatedelay/40-tpcg/two-phase-clock-gen.html |title=Two-phase non-overlapping clock generator |publisher=Tams-www.informatik.uni-hamburg.de |access-date=2012-01-08 |archive-url=https://web.archive.org/web/20111226073122/http://tams-www.informatik.uni-hamburg.de/applets/hades/webdemos/12-gatedelay/40-tpcg/two-phase-clock-gen.html |archive-date=2011-12-26 |url-status=dead }}</ref><ref>{{citation|url=http://micro.magnet.fsu.edu/primer/digitalimaging/concepts/twophase.html |title=Concepts in Digital Imaging - Two Phase CCD Clocking |publisher=Micro.magnet.fsu.edu |access-date=2012-01-08}}</ref><ref>{{citation |url=http://www.hpc.msstate.edu/mpl/distributions/scmos/scmos_doc/cells/cgf104.html |title=Cell cgf104: Two phase non-overlapping clock generator |publisher=Hpc.msstate.edu |access-date=2012-01-08 |url-status=dead |archive-url=https://web.archive.org/web/20120208054348/http://www.hpc.msstate.edu/mpl/distributions/scmos/scmos_doc/cells/cgf104.html |archive-date=2012-02-08 }}</ref> चूंकि दो चरणों को गैर-अतिव्यापी संस्तुति प्रदान की जाती है, साइड-ट्रिगर फ्लिप-फ्लॉप के बजाय गेटेड लैच का उपयोग स्थिति की जानकारी को संरक्षित करने के लिए किया जा सकता है, जब तक कि एक चरण पर लैच करने के लिए इनपुट केवल दूसरे चरण में लैच से आउटपुट पर निर्भर करता है। चूंकि एक सुरक्षा पूर्ण कुंडी एज-ट्रिगर फ्लिप-फ्लॉप के लिए केवल चार गेटकी तुलना में छह गेट का उपयोग करता है, इसलिए दो चरण की घड़ी एक छोटे समग्र सुरक्षा पूर्ण संख्या के साथ एक डिज़ाइन का कारण बन सकती है, लेकिन आमतौर पर डिज़ाइन कठिनाई और प्रदर्शन में कुछ दंड पर होती है।


1970 के दशक में मेटल ऑक्साइड सेमीकंडक्टर (MOS) IC में आमतौर पर दोहरी घड़ी संकेत(दो-चरण वाली घड़ी) का इस्तेमाल किया जाता था। ये मोटोरोला 6800 और इंटेल 8080 माइक्रोप्रोसेसरों दोनों के लिए बाह्य रूप से उत्पन्न हुए थे।<ref name="MC68702">{{Cite journal | title = How to drive a microprocessor | journal = Electronics | volume = 49 | issue = 8 | page =159 | publisher = McGraw-Hill | location = New York | date = April 15, 1976 | url = http://commons.wikimedia.org/wiki/File:Motorola_MC6870_ad_April_1976.jpg}} Motorola's Component Products Department sold hybrid ICs that included a quartz oscillator. These IC produced the two-phase non-overlapping waveforms the 6800 and 8080 required. Later Intel produced the 8224 clock generator and Motorola produced the MC6875. The Intel 8085 and the Motorola 6802 include this circuitry on the microprocessor chip.</ref>अगली पीढ़ी के माइक्रोप्रोसेसरों में चिप पर घड़ी की पीढ़ी शामिल है। 8080 2 मेगाहर्ट्ज घड़ी का उपयोग करता है लेकिन प्रसंस्करण थ्रूपुट 1 मेगाहर्ट्ज 6800 के समान है। 8080 को प्रोसेसर निर्देश निष्पादित करने के लिए अधिक घड़ी चक्र की आवश्यकता होती है।6800 की न्यूनतम घड़ी दर 100 kHz है और 8080 में न्यूनतम घड़ी दर 500 kHz है। 1976 तक दोनों माइक्रोप्रोसेसरों के उच्च गति वाले संस्करण जारी किए गए थे।<ref name="MD Sep 1975 8080A2">{{Cite journal | title = Intel's Higher Speed 8080 μP | journal = Microcomputer Digest | volume = 2 | issue = 3 | page = 7 | publisher = Microcomputer Associates | location = Cupertino CA | date = September 1975 | url = http://www.bitsavers.org/pdf/microcomputerAssociates/Microcomputer_Digest_v02n03_Sep75.pdf | access-date = 2011-01-24 | archive-date = 2019-01-23 | archive-url = https://web.archive.org/web/20190123102914/http://bitsavers.org/pdf/microcomputerAssociates/Microcomputer_Digest_v02n03_Sep75.pdf | url-status = dead }}</ref> 6501 के लिए बाहरी 2-चरण घड़ी जनरेटर की आवश्यकता होती है। एमओएस टेक्नोलॉजी 6502 आंतरिक रूप से समान 2-चरण तर्क का उपयोग करती है, लेकिन इसमें दो-चरण घड़ी जनरेटर ऑन-चिप भी शामिल है, इसलिए इसे सिस्टम डिज़ाइन को सरल बनाने के लिए केवल एक चरण घड़ी इनपुट की आवश्यकता होती है।
1970 के दशक में मेटल ऑक्साइड सेमीकंडक्टर(एम्ओएस) आईसी में सामान्यतः दोहरी क्लॉक सिग्नल(दो-चरण वाली घड़ी) का इस्तेमाल किया जाता था। ये मोटोरोला 6800 और इंटेल 8080 माइक्रोप्रोसेसरों दोनों के लिए बाह्य रूप से उत्पन्न हुए थे।<ref name="MC68702">{{Cite journal | title = How to drive a microprocessor | journal = Electronics | volume = 49 | issue = 8 | page =159 | publisher = McGraw-Hill | location = New York | date = April 15, 1976 | url = http://commons.wikimedia.org/wiki/File:Motorola_MC6870_ad_April_1976.jpg}} Motorola's Component Products Department sold hybrid ICs that included a quartz oscillator. These IC produced the two-phase non-overlapping waveforms the 6800 and 8080 required. Later Intel produced the 8224 clock generator and Motorola produced the MC6875. The Intel 8085 and the Motorola 6802 include this circuitry on the microprocessor chip.</ref>अगली पीढ़ी के माइक्रोप्रोसेसरों में चिप पर घड़ी की पीढ़ी शामिल है। 8080 2 मेगाहर्ट्ज घड़ी का उपयोग करता है लेकिन प्रसंस्करण थ्रूपुट 1 मेगाहर्ट्ज 6800 के समान है। 8080 को प्रोसेसर निर्देश निष्पादित करने के लिए अधिक घड़ी चक्र की आवश्यकता होती है। 6800 की न्यूनतम घड़ी दर 100 kHz है और 8080 में न्यूनतम घड़ी दर 500 kHz है। 1976 तक दोनों माइक्रोप्रोसेसरों के उच्च गति वाले संस्करण जारी किए गए थे।<ref name="MD Sep 1975 8080A2">{{Cite journal | title = Intel's Higher Speed 8080 μP | journal = Microcomputer Digest | volume = 2 | issue = 3 | page = 7 | publisher = Microcomputer Associates | location = Cupertino CA | date = September 1975 | url = http://www.bitsavers.org/pdf/microcomputerAssociates/Microcomputer_Digest_v02n03_Sep75.pdf | access-date = 2011-01-24 | archive-date = 2019-01-23 | archive-url = https://web.archive.org/web/20190123102914/http://bitsavers.org/pdf/microcomputerAssociates/Microcomputer_Digest_v02n03_Sep75.pdf | url-status = dead }}</ref> 6501 के लिए बाहरी 2-चरण घड़ी जनित्र की आवश्यकता होती है। एमओएस टेक्नोलॉजी 6502 आंतरिक रूप से समान 2-चरण तर्क का उपयोग करती है, लेकिन इसमें दो-चरण घड़ी जनरेटर ऑन-चिप भी शामिल है, इसलिए इसे सिस्टम डिज़ाइन को सरल बनाने के लिए केवल एक चरण घड़ी इनपुट की आवश्यकता होती है।


=== 4-चरण घड़ी ===
=== 4-चरण घड़ी ===
कुछ प्रारंभिक एकीकृत सर्किट चार-चरण तर्क का उपयोग करते हैं, जिसमें चार चरण घड़ी इनपुट की आवश्यकता होती है जिसमें चार अलग, गैर-अतिव्यापी घड़ी संकेत होते हैं।<ref>{{citation |url=http://micro.magnet.fsu.edu/primer/digitalimaging/concepts/fourphase.html |title=Concepts in digital imaging - Four Phase CCD Clocking |publisher=Micro.magnet.fsu.edu |access-date=2012-01-08}}</ref>
कुछ प्रारंभिक एकीकृत परिपथ चार-चरण तर्क का उपयोग करते हैं, जिसके लिए चार चरण घड़ी इनपुट की आवश्यकता होती है जिसमें चार अलग,गैर-अतिव्यापी क्लॉक सिग्नल शामिल होते हैं।<ref>{{citation |url=http://micro.magnet.fsu.edu/primer/digitalimaging/concepts/fourphase.html |title=Concepts in digital imaging - Four Phase CCD Clocking |publisher=Micro.magnet.fsu.edu |access-date=2012-01-08}}</ref>
यह शुरुआती माइक्रोप्रोसेसरों जैसे कि नेशनल सेमीकंडक्टर IMP-16, टेक्सास इंस्ट्रूमेंट्स TMS9900 और DEC LSI-11 में उपयोग किए जाने वाले वेस्टर्न डिजिटल WD16 चिपसेट के बीच विशेष रूप से आम था।
यह विशेष रूप से शुरुआती माइक्रोप्रोसेसरों जैसे कि नेशनल सेमीकंडक्टर आईएम्पी-16, टेक्सास इंस्ट्रूमेंट्स टीएमएस9900, और डीईसी एलएसआई-11 में उपयोग किए जाने वाले पश्चिमी डिजिटल डब्ल्यू16 चिपसेट में आम था।


चार चरण की घड़ियों का उपयोग केवल नए CMOS प्रोसेसर जैसे DEC WRL मल्टीटाइटन माइक्रोप्रोसेसर में शायद ही कभी किया गया हो।<ref>
नए सीएमओएस प्रोसेसर जैसे डीईसी डब्ल्यूएलआर मल्टीटाइटन माइक्रोप्रोसेसर में चार चरण घड़ियों का उपयोग शायद ही कभी किया जाता है।।<ref>
[[Norman P. Jouppi]] and Jeffrey Y. F. Tang.
[[Norman P. Jouppi]] and Jeffrey Y. F. Tang.
[http://citeseerx.ist.psu.edu/viewdoc/download?doi=10.1.1.85.988&rep=rep1&type=pdf "A 20-MIPS Sustained 32-bit CMOS Microprocessor with High Ratio of Sustained to Peak Performance"].
[http://citeseerx.ist.psu.edu/viewdoc/download?doi=10.1.1.85.988&rep=rep1&type=pdf "A 20-MIPS Sustained 32-bit CMOS Microprocessor with High Ratio of Sustained to Peak Performance"].
Line 28: Line 28:
{{citeseerx|10.1.1.85.988}}
{{citeseerx|10.1.1.85.988}}
p. 10.
p. 10.
</ref> और Intrinsity की Fast14 तकनीक में। अधिकांश आधुनिक माइक्रोप्रोसेसर और माइक्रोकंट्रोलर एकल-चरण घड़ी का उपयोग करते हैं।
</ref> और इंट्रिन्सिटी की फ़ास्ट14 तकनीक में अधिकांश आधुनिक माइक्रोप्रोसेसर और माइक्रोकंट्रोलर एकल-चरण घड़ी का उपयोग करते हैं।


=== घड़ी गुणक ===
=== घड़ी गुणक ===
{{main|clock multiplier}}
{{main|clock multiplier}}
कई आधुनिक माइक्रो कंप्यूटर एक घड़ी गुणक का उपयोग करते हैं जो कम आवृत्ति वाली बाहरी घड़ी को माइक्रोप्रोसेसर की उपयुक्त घड़ी की दर से गुणा करता है। यह सीपीयू को बाकी कंप्यूटर की तुलना में बहुत अधिक आवृत्ति पर संचालित करने की अनुमति देता है, जो उन स्थितियों में प्रदर्शन लाभ देता है जहां सीपीयू को बाहरी कारक (जैसे मेमोरी या इनपुट / आउटपुट) पर प्रतीक्षा करने की आवश्यकता नहीं होती है।
कई आधुनिक माइक्रो कंप्यूटर एक "घड़ी गुणक" का उपयोग करते हैं जो कम आवृत्ति वाली बाहरी घड़ी को माइक्रोप्रोसेसर की उपयुक्त घड़ी की दर से गुणा करता है। यह सीपीयू को बाकी कंप्यूटर की तुलना में बहुत अधिक आवृत्ति पर संचालित करने की अनुमति देता है, जो उन स्थितियों में प्रदर्शन लाभ प्रदान करता है जहां सीपीयू को बाहरी कारक (जैसे मेमोरी या इनपुट / आउटपुट) पर प्रतीक्षा करने की आवश्यकता नहीं होती है।


=== गतिशील आवृत्ति परिवर्तन ===
=== गतिशील आवृत्ति परिवर्तन ===


अधिकांश डिजिटल उपकरणों को एक निश्चित, स्थिर आवृत्ति पर घड़ी की आवश्यकता नहीं होती है।
अंकीय उपकरणों के विशाल बहुमत को एक निश्चित, निरंतर आवृत्ति पर घड़ी की आवश्यकता नहीं होती है। जब तक न्यूनतम और अधिकतम घड़ी की अवधि को संदर्भित किया जाता है, तब तक घड़ी के किनारों के बीच का समय एक किनारे से दूसरे किनारे तक और फिर से पीछे की ओर व्यापक रूप से भिन्न हो सकता है।
जब तक न्यूनतम और अधिकतम घड़ी अवधि का सम्मान किया जाता है, तब तक घड़ी के किनारों के बीच का समय एक किनारे से दूसरे किनारे तक और फिर से अलग-अलग हो सकता है।
ऐसे अंकीय उपकरण एक घड़ी जनरेटर के साथ ही काम करते हैं जो गतिशील रूप से इसकी आवृत्ति को बदलता है, जैसे स्प्रेड-स्पेक्ट्रम घड़ी पीढ़ी, गतिशील आवृत्ति स्केलिंग, आदि।
ऐसे डिजिटल उपकरण घड़ी जनरेटर के साथ ही काम करते हैं जो गतिशील रूप से इसकी आवृत्ति को बदलता है, जैसे स्प्रेड स्पेक्ट्रम घड़ी | स्प्रेड-स्पेक्ट्रम घड़ी पीढ़ी, गतिशील आवृत्ति स्केलिंग इत्यादि।
स्थिर तर्क का उपयोग करने वाले उपकरणों में अधिकतम घड़ी अवधि भी नहीं होती है (या दूसरे शब्दों में, घड़ी की न्यूनतम आवृत्ति); ऐसे उपकरणों को धीमा और अनिश्चित काल के लिए रोका जा सकता है, फिर बाद में किसी भी समय पूरी घड़ी की गति से फिर से शुरू किया जा सकता है।
स्थिर तर्क (डिजिटल तर्क) का उपयोग करने वाले उपकरणों में अधिकतम घड़ी अवधि (या दूसरे शब्दों में, न्यूनतम घड़ी आवृत्ति) भी नहीं होती है; ऐसे उपकरणों को धीमा और अनिश्चित काल के लिए रोका जा सकता है, फिर किसी भी समय पूर्ण घड़ी की गति से फिर से शुरू किया जा सकता है।


== अन्य सर्किट ==
== अन्य परिपथ ==


कुछ संवेदनशील मिश्रित-सिग्नल एकीकृत सर्किट|मिश्रित-सिग्नल सर्किट, जैसे कि सटीक एनालॉग-टू-डिजिटल कन्वर्टर्स, अपने घड़ी संकेतों के रूप में वर्ग तरंगों के बजाय साइन तरंगों का उपयोग करते हैं, क्योंकि वर्ग तरंगों में उच्च आवृत्ति वाले हार्मोनिक्स होते हैं जो एनालॉग सर्किटरी में हस्तक्षेप कर सकते हैं। और सिग्नल शोर का कारण बनता है। इस तरह की साइन वेव क्लॉक अक्सर डिफरेंशियल सिग्नलिंग होती हैं, क्योंकि इस प्रकार के सिग्नल में स्लीव रेट से दोगुना होता है, और इसलिए सिंगल-एंडेड सिग्नलिंग का आधा टाइमिंग अनिश्चितता, एक ही वोल्टेज रेंज के साथ सिंगल-एंडेड सिग्नल। विभेदक संकेत एक पंक्ति की तुलना में कम तीव्रता से विकिरण करते हैं। वैकल्पिक रूप से, बिजली और जमीनी लाइनों द्वारा परिरक्षित एकल लाइन का उपयोग किया जा सकता है।
कुछ संवेदनशील मिश्रित-संकेत विद्युत परिपथ, जैसे कि एनालॉग-टू-डिजिटल कन्वर्टर्स, अपने क्लॉक सिग्नलों के रूप में वर्ग तरंगों के बजाय साइन तरंगों का उपयोग करते हैं, क्योंकि वर्ग तरंगों में उच्च-आवृत्ति वाले हार्मोनिक्स होते हैं जो एनालॉग परिपथरी में हस्तक्षेप कर सकते हैं और शोर पैदा कर सकते हैं। इस तरह की साइन वेव क्लॉक अक्सर डिफरेंशियल सिग्नल होते हैं, क्योंकि इस प्रकार के सिग्नल में स्लीव रेट से दोगुना होता है, और इसलिए एक ही वोल्टेज रेंज के साथ सिंगल-एंडेड सिग्नल की टाइमिंग अनिश्चितता का आधा होता है। डिफरेंशियल सिग्नल एक लाइन की तुलना में कम मजबूती से विकीर्ण होते हैं। वैकल्पिक रूप से, बिजली और जमीनी रेखाओं द्वारा परिरक्षित एक एकल लाइन का उपयोग किया जा सकता है।


CMOS सर्किट में, गेट कैपेसिटेंस को लगातार चार्ज और डिस्चार्ज किया जाता है। एक संधारित्र ऊर्जा को नष्ट नहीं करता है, लेकिन ड्राइविंग ट्रांजिस्टर में ऊर्जा बर्बाद हो जाती है। प्रतिवर्ती कंप्यूटिंग में, इस ऊर्जा को संग्रहीत करने और ऊर्जा हानि को कम करने के लिए इंडक्टर्स का उपयोग किया जा सकता है, लेकिन वे काफी बड़े होते हैं। वैकल्पिक रूप से, साइन वेव क्लॉक, सीएमओएस ट्रांसमिशन गेट्स और ऊर्जा-बचत तकनीकों का उपयोग करके, बिजली की आवश्यकताओं को कम किया जा सकता है।{{Citation needed|date=October 2008}}
सीएमओएस विद्युत परिपथ में, सुरक्षा पूर्ण धारिता को लगातार चार्ज और डिस्चार्ज किया जाता है। एक संधारित्र ऊर्जा को नष्ट नहीं करता है, लेकिन ड्राइविंग ट्रांजिस्टर में ऊर्जा बर्बाद हो जाती है। प्रतिवर्ती कंप्यूटिंग में, इस ऊर्जा को संग्रहीत करने और ऊर्जा हानि को कम करने के लिए प्रेरकों का उपयोग किया जा सकता है, लेकिन वे काफी बड़े होते हैं। वैकल्पिक रूप से, साइन वेव क्लॉक,सीएमओएस ट्रांसमिशन गेट्स और ऊर्जा-बचत तकनीकों का उपयोग करके, बिजली की आवश्यकताओं को कम किया जा सकता है।{{Citation needed|date=October 2008}}




== वितरण ==
== वितरण ==
एक चिप के हर हिस्से को घड़ी का संकेत प्राप्त करने का सबसे प्रभावी तरीका, जिसे इसकी आवश्यकता होती है, सबसे कम तिरछा के साथ, एक धातु ग्रिड है। एक बड़े माइक्रोप्रोसेसर में, क्लॉक सिग्नल को चलाने के लिए उपयोग की जाने वाली शक्ति संपूर्ण चिप द्वारा उपयोग की जाने वाली कुल शक्ति का 30% से अधिक हो सकती है। सिरों पर फाटकों के साथ पूरी संरचना और बीच में सभी एम्पलीफायरों को हर चक्र में लोड और अनलोड करना पड़ता है।<ref>{{citation |url=http://www.anandtech.com/showdoc.aspx?i=3276&p=14 |title=Intel's Atom Architecture: The Journey Begins |author=Anand Lal Shimpi |year=2008}}</ref><ref>{{citation |url=http://alasir.com/articles/alpha_history/alpha_21264.html |title=Alpha: The history in facts and comments |author=Paul V. Bolotoff |year=2007 |quote=power consumed by the clock subsystem of EV6 was about 32% of the total core power. To compare, it was about 25% for EV56, about 37% for EV5 and about 40% for EV4. |access-date=2012-01-03 |archive-url=https://web.archive.org/web/20120218005309/http://alasir.com/articles/alpha_history/alpha_21264.html |archive-date=2012-02-18 |url-status=dead }}</ref> ऊर्जा बचाने के लिए, घड़ी की गेटिंग अस्थायी रूप से पेड़ के हिस्से को बंद कर देती है।
एक चिप के हर हिस्से को घड़ी का संकेत प्राप्त करने का सबसे प्रभावी तरीका, जिसे इसकी आवश्यकता होती है, सबसे कम झुकाव के साथ, एक धातु ग्रिड है। एक बड़े माइक्रोप्रोसेसर में, घड़ी के सिग्नल को चलाने के लिए उपयोग की जाने वाली शक्ति संपूर्ण चिप द्वारा उपयोग की जाने वाली कुल शक्ति का 30% से अधिक हो सकती है। सिरों पर फाटकों के साथ पूरी संरचना और बीच में सभी एम्पलीफायरों को हर चक्र में लोड और अनलोड करना पड़ता है।<ref>{{citation |url=http://www.anandtech.com/showdoc.aspx?i=3276&p=14 |title=Intel's Atom Architecture: The Journey Begins |author=Anand Lal Shimpi |year=2008}}</ref><ref>{{citation |url=http://alasir.com/articles/alpha_history/alpha_21264.html |title=Alpha: The history in facts and comments |author=Paul V. Bolotoff |year=2007 |quote=power consumed by the clock subsystem of EV6 was about 32% of the total core power. To compare, it was about 25% for EV56, about 37% for EV5 and about 40% for EV4. |access-date=2012-01-03 |archive-url=https://web.archive.org/web/20120218005309/http://alasir.com/articles/alpha_history/alpha_21264.html |archive-date=2012-02-18 |url-status=dead }}</ref>ऊर्जा बचाने के लिए, घड़ी की गेटिंग अस्थायी रूप से शाखा को बंद कर देती है।


क्लॉक डिस्ट्रीब्यूशन नेटवर्क (या क्लॉक ट्री, जब यह नेटवर्क एक ट्री बनाता है) क्लॉक सिग्नल को एक कॉमन पॉइंट से उन सभी तत्वों को वितरित करता है, जिन्हें इसकी आवश्यकता होती है। चूंकि यह फ़ंक्शन एक तुल्यकालिक प्रणाली के संचालन के लिए महत्वपूर्ण है, इसलिए इन घड़ी संकेतों की विशेषताओं और उनके वितरण में उपयोग किए जाने वाले विद्युत नेटवर्क पर बहुत ध्यान दिया गया है। घड़ी के संकेतों को अक्सर सरल नियंत्रण संकेतों के रूप में माना जाता है; हालांकि, इन संकेतों में कुछ बहुत ही विशेष विशेषताएं और विशेषताएं हैं।
घड़ी वितरण नेटवर्क (या क्लॉक ट्री, जब यह नेटवर्क एक ट्री बनाता है) क्लॉक सिग्नल को एक कॉमन पॉइंट से उन सभी तत्वों को वितरित करता है, जिन्हें इसकी आवश्यकता होती है। चूंकि यह फ़ंक्शन एक  समकालिक सिस्टम के संचालन के लिए महत्वपूर्ण है, इन क्लॉक सिग्नलों की विशेषताओं और उनके वितरण में उपयोग किए जाने वाले विद्युत नेटवर्क पर बहुत ध्यान दिया गया है। घड़ी के संकेतों को अक्सर सरल नियंत्रण संकेतों के रूप में माना जाता है; हालांकि, इन संकेतों में कुछ बहुत ही विशेष विशेषताएं हैं।


क्लॉक सिग्नल आमतौर पर सबसे बड़े फैनआउट से भरे होते हैं और सिंक्रोनस सिस्टम के भीतर किसी भी सिग्नल की उच्चतम गति पर काम करते हैं। चूंकि डेटा सिग्नल घड़ी के संकेतों द्वारा एक अस्थायी संदर्भ के साथ प्रदान किए जाते हैं, इसलिए घड़ी की तरंगें विशेष रूप से साफ और तेज होनी चाहिए। इसके अलावा, ये घड़ी संकेत विशेष रूप से प्रौद्योगिकी स्केलिंग (मूर के नियम देखें) से प्रभावित होते हैं, उस लंबी वैश्विक इंटरकनेक्ट लाइनें काफी अधिक प्रतिरोधी हो जाती हैं क्योंकि लाइन आयाम कम हो जाते हैं। यह बढ़ी हुई लाइन प्रतिरोध तुल्यकालिक प्रदर्शन पर घड़ी वितरण के बढ़ते महत्व के प्राथमिक कारणों में से एक है। अंत में, आने वाले समय में किसी भी मतभेद और अनिश्चितता का नियंत्रण
क्लॉक सिग्नल आमतौर पर सबसे बड़े फैनआउट(निर्गतांक) के साथ लोड होते हैं और समकालिक सिस्टम के भीतर किसी भी संकेत की उच्चतम गति पर काम करते हैं। चूंकि डेटा संकेतों को घड़ी के संकेतों द्वारा एक अस्थायी संदर्भ प्रदान किया जाता है, इसलिए घड़ी की तरंगें विशेष रूप से साफ और तेज होनी चाहिए। इसके अलावा, ये क्लॉक सिग्नल विशेष रूप से प्रौद्योगिकी स्केलिंग (मूर के नियम को देखें) से प्रभावित होते हैं, उस लंबी वैश्विक इंटरकनेक्ट लाइनें काफी अधिक प्रतिरोधी हो जाती हैं क्योंकि लाइन आयाम कम हो जाते हैं। यह बढ़ी हुई लाइन प्रतिरोध तुल्यकालिक प्रदर्शन पर घड़ी वितरण के बढ़ते महत्व के प्राथमिक कारणों में से एक है। अंत में, घड़ी के संकेतों के आगमन के समय में किसी भी अंतर और अनिश्चितता का
क्लॉक सिग्नल पूरे सिस्टम के अधिकतम प्रदर्शन को गंभीर रूप से सीमित कर सकते हैं और भयावह रेस खतरा पैदा कर सकते हैं जिसमें एक गलत डेटा सिग्नल एक रजिस्टर के भीतर लग सकता है।
नियंत्रण पूरे सिस्टम के अधिकतम प्रदर्शन को गंभीर रूप से सीमित कर सकता है और एक भयावह दौड़ की स्थिति पैदा कर सकता है जिसमें एक गलत डेटा सिग्नल एक रजिस्टर के भीतर सकता है।


अधिकांश सिंक्रोनस 'डिजिटल डेटा' सिस्टम में अनुक्रमिक फ्लिप-फ्लॉप (इलेक्ट्रॉनिक्स) के कैस्केड बैंक होते हैं, जिसमें रजिस्टरों के प्रत्येक सेट के बीच संयोजन तर्क होता है। डिजिटल सिस्टम की कार्यात्मक आवश्यकताओं को तर्क चरणों से संतुष्ट किया जाता है। प्रत्येक तर्क चरण देरी का परिचय देता है जो समय के प्रदर्शन को प्रभावित करता है, और समय विश्लेषण द्वारा समय की आवश्यकताओं के सापेक्ष डिजिटल डिजाइन के समय के प्रदर्शन का मूल्यांकन किया जा सकता है। समय की आवश्यकताओं को पूरा करने के लिए अक्सर विशेष ध्यान दिया जाना चाहिए। उदाहरण के लिए, वैश्विक प्रदर्शन और स्थानीय समय की आवश्यकताओं को द्वारा संतुष्ट किया जा सकता है
अधिकांश समकालिक अंकीय सिस्टम में अनुक्रमिक रजिस्टरों के कैस्केड बैंक होते हैं जिनमें रजिस्टरों के प्रत्येक सेट के बीच संयोजन तर्क होता है। डिजिटल सिस्टम की कार्यात्मक आवश्यकताओं को तर्क चरणों से संतुष्ट किया जाता है। प्रत्येक तर्क चरण देरी का परिचय देता है जो समय के प्रदर्शन को प्रभावित करता है, और समय विश्लेषण द्वारा समय की आवश्यकताओं के सापेक्ष डिजिटल डिज़ाइन के समय प्रदर्शन का मूल्यांकन किया जा सकता है। समय की आवश्यकताओं को पूरा करने के लिए अक्सर विशेष ध्यान दिया जाना चाहिए। उदाहरण के लिए, वैश्विक प्रदर्शन और स्थानीय समय की आवश्यकताओं को महत्वपूर्ण सबसे खराब समय की बाधाओं को पूरा करने के लिए समान दूरी वाली समय खिड़कियों में संपंक्ति रजिस्टरों के सावधानीपूर्वक सम्मिलन से संतुष्ट किया जा सकता है। क्लॉक डिस्ट्रीब्यूशन नेटवर्क का उचित डिज़ाइन यह सुनिश्चित करने में मदद करता है कि महत्वपूर्ण समय की आवश्यकताएं पूरी हों और कोई दौड़ की स्थिति मौजूद न हो(क्लॉक स्क्यू भी देखें)।
महत्वपूर्ण सबसे खराब स्थिति ''समय की कमी'' को पूरा करने के लिए समान दूरी वाली समय खिड़कियों में पाइपलाइन (कंप्यूटिंग) की सावधानीपूर्वक प्रविष्टि। क्लॉक डिस्ट्रीब्यूशन नेटवर्क का उचित डिज़ाइन यह सुनिश्चित करने में मदद करता है कि महत्वपूर्ण समय की आवश्यकताएं पूरी हों और कोई दौड़ की स्थिति मौजूद न हो (क्लॉक स्क्यू भी देखें)।


एक सामान्य सिंक्रोनस सिस्टम बनाने वाले विलंब घटक निम्नलिखित तीन अलग-अलग उप-प्रणालियों से बने होते हैं: मेमोरी स्टोरेज एलिमेंट्स, लॉजिक एलिमेंट्स और क्लॉकिंग सर्किटरी और डिस्ट्रीब्यूशन नेटवर्क।
एक सामान्य समकालिक सिस्टम बनाने वाले विलंब घटक निम्नलिखित तीन अलग-अलग उप-प्रणालियों से बने होते हैं: मेमोरी स्टोरेज एलिमेंट्स, लॉजिक एलिमेंट्स और क्लॉकिंग परिपथरी और डिस्ट्रीब्यूशन नेटवर्क।
 
इन मुद्दों को सुधारने और प्रभावी समाधान प्रदान करने के लिए वर्तमान में उपन्यास संरचनाएं विकसित की जा रही हैं। अनुसंधान के महत्वपूर्ण क्षेत्रों में रेज़ोनेंट क्लॉकिंग तकनीक, ऑन-चिप ऑप्टिकल इंटरकनेक्ट, और स्थानीय सिंक्रनाइज़ेशन पद्धतियां शामिल हैं।
 
== यह भी देखें ==
{{cmn|
* [[Bit-synchronous operation]]
* [[Clock domain crossing]]
* [[Clock rate]]
* [[Design flow (EDA)]]
* [[Electronic design automation]]
* [[Four-phase logic]]
* [[Integrated circuit design]]
* [[Interface Logic Model]]
* [[Jitter]]
* [[Pulse-per-second signal]]
* [[Self-clocking signal]]
}}


इन मुद्दों को सुधारने और प्रभावी समाधान प्रदान करने के लिए वर्तमान में उपन्यास संरचनाओं का विकास किया जा रहा है। अनुसंधान के महत्वपूर्ण क्षेत्रों में रेजोनेंट क्लॉकिंग तकनीक, ऑन-चिप ऑप्टिकल इंटरकनेक्ट और स्थानीय समकालीन पद्धतियां शामिल हैं।


== संदर्भ ==
== संदर्भ ==
Line 96: Line 78:
Adapted from [http://www.ece.rochester.edu/users/friedman/ Eby Friedman]'s column in the ACM [http://www.sigda.org SIGDA] [https://web.archive.org/web/20070208034716/http://www.sigda.org/newsletter/index.html e-newsletter] by [http://www.eecs.umich.edu/~imarkov/ Igor Markov]<br />
Adapted from [http://www.ece.rochester.edu/users/friedman/ Eby Friedman]'s column in the ACM [http://www.sigda.org SIGDA] [https://web.archive.org/web/20070208034716/http://www.sigda.org/newsletter/index.html e-newsletter] by [http://www.eecs.umich.edu/~imarkov/ Igor Markov]<br />
Original text is available at https://web.archive.org/web/20100711135550/http://www.sigda.org/newsletter/2005/eNews_051201.html
Original text is available at https://web.archive.org/web/20100711135550/http://www.sigda.org/newsletter/2005/eNews_051201.html
[[Category:Machine Translated Page]]
[[Category:All articles with unsourced statements]]
[[Category:Articles with hatnote templates targeting a nonexistent page]]
[[Category:Articles with invalid date parameter in template]]
[[Category:Articles with short description]]
[[Category:Articles with unsourced statements from October 2008]]
[[Category:Short description with empty Wikidata description]]
[[Category:Webarchive template wayback links]]

Latest revision as of 14:44, 28 October 2022

इलेक्ट्रॉनिक्स और विशेष रूप से समकालिक डिजिटल विद्युत परिपथ में, एक क्लॉक सिग्नल (ऐतिहासिक रूप से लॉजिक विस्पन्द) के रूप में भी जाना जाता है।[1] यह एक उच्च और निम्न स्थिति के बीच दोलन करता है तथा अंकीय विद्युत परिपथ के कार्यों को समन्वित करने के लिए मेट्रोनोम (ताल-मापनी) की तरह उपयोग किया जाता है।

क्लॉक सिग्नल (इलेक्ट्रिकल इंजीनियरिंग) एक घड़ी जनरेटर द्वारा निर्मित होता है। यद्यपि इसमें अधिक जटिल व्यवस्थाओं का उपयोग किया जाता है अतः सबसे आम क्लॉक सिग्नल एक वर्ग तरंग के रूप में होता है जिसमें 50% उपयोगिता अनुपात होता है, सामान्यतः एक निश्चित, स्थिर, आवृत्ति के साथ समकालीन बनाने की क्रिया के लिए क्लॉक सिग्नल का उपयोग करने वाले परिपथ बढ़ते या घटते किनारे पर, या, डबल डेटा दर के मामले में, घड़ी चक्र के बढ़ते और गिरते किनारों दोनों में सक्रिय हो सकते हैं।

डिजिटल परिपथ

पर्याप्त जटिलता वाले अधिकांश एकीकृत परिपथ(आईसी) विभिन्न भागों को समकालिक करने के लिए एक क्लॉक सिग्नल का उपयोग करते हैं, जो सबसे खराब स्थिति वाले आंतरिक प्रसार विलंब की तुलना में धीमी गति से घूर्णन करते हैं। कुछ स्थितियों में, एक पूर्वानुमानित क्रिया करने के लिए एक से अधिक क्लॉक सिग्नल की आवश्यकता होती है। जैसे-जैसे IC अधिक जटिल होते जाते हैं, सभी परिपथों को सटीक और समकालिक घड़ियों की आपूर्ति की समस्या और अधिक कठिन होती जाती है। इस तरह के जटिल चिप्स का प्रमुख उदाहरण माइक्रोप्रोसेसर है, जो आधुनिक कंप्यूटरों का केंद्रीय घटक है और एक क्रिस्टल दोलक की घड़ी पर निर्भर करता है। अतुल्यकालिक परिपथ की तरह अतुल्यकालिक सीपीयू एकमात्र अपवाद हैं।

किसी क्लॉक सिग्नल को संरक्षित किया जा सकता है, जो कि किसी नियंत्रण संकेत के साथ संयुक्त होता है, यह किसी विद्युत परिपथ के एक निश्चित हिस्से के लिए क्लॉक सिग्नल को सक्षम या अक्षम करता है। इस तकनीक का उपयोग अक्सर अंकीय विद्युत परिपथ के कुछ भागों को निष्क्रिय करके बिजली बचाने के लिए किया जाता है। जब वे उपयोग में नहीं होते हैं उस समय विश्लेषण में बढ़ी हुई जटिलता के नियंत्रण में उपयोग किया जाता है।

सिंगल-फेज क्लॉक

अधिकांश आधुनिक समकालिक विद्युत परिपथ केवल एकल चरण घड़ी का उपयोग करते हैं - दूसरे शब्दों में, सभी क्लॉक सिग्नल (प्रभावी रूप से) 1 तार पर प्रेषित होते हैं।

डबल-फेज क्लॉक

सिंक्रोनस सर्किट में, "दो-चरण घड़ी" 2 तारों पर वितरित घड़ी संकेतों को प्रत्येक गैर-अतिव्यापी दालों के साथ संदर्भित करता है। परंपरागत रूप से एक तार को "चरण 1" या "φ1" (phi1) कहा जाता है। दूसरे तार पर चरण 2 या 2 संकेत होता है।[2][3][4][5] चूंकि दो चरणों को गैर-अतिव्यापी संस्तुति प्रदान की जाती है, साइड-ट्रिगर फ्लिप-फ्लॉप के बजाय गेटेड लैच का उपयोग स्थिति की जानकारी को संरक्षित करने के लिए किया जा सकता है, जब तक कि एक चरण पर लैच करने के लिए इनपुट केवल दूसरे चरण में लैच से आउटपुट पर निर्भर करता है। चूंकि एक सुरक्षा पूर्ण कुंडी एज-ट्रिगर फ्लिप-फ्लॉप के लिए केवल चार गेटकी तुलना में छह गेट का उपयोग करता है, इसलिए दो चरण की घड़ी एक छोटे समग्र सुरक्षा पूर्ण संख्या के साथ एक डिज़ाइन का कारण बन सकती है, लेकिन आमतौर पर डिज़ाइन कठिनाई और प्रदर्शन में कुछ दंड पर होती है।

1970 के दशक में मेटल ऑक्साइड सेमीकंडक्टर(एम्ओएस) आईसी में सामान्यतः दोहरी क्लॉक सिग्नल(दो-चरण वाली घड़ी) का इस्तेमाल किया जाता था। ये मोटोरोला 6800 और इंटेल 8080 माइक्रोप्रोसेसरों दोनों के लिए बाह्य रूप से उत्पन्न हुए थे।[6]अगली पीढ़ी के माइक्रोप्रोसेसरों में चिप पर घड़ी की पीढ़ी शामिल है। 8080 2 मेगाहर्ट्ज घड़ी का उपयोग करता है लेकिन प्रसंस्करण थ्रूपुट 1 मेगाहर्ट्ज 6800 के समान है। 8080 को प्रोसेसर निर्देश निष्पादित करने के लिए अधिक घड़ी चक्र की आवश्यकता होती है। 6800 की न्यूनतम घड़ी दर 100 kHz है और 8080 में न्यूनतम घड़ी दर 500 kHz है। 1976 तक दोनों माइक्रोप्रोसेसरों के उच्च गति वाले संस्करण जारी किए गए थे।[7] 6501 के लिए बाहरी 2-चरण घड़ी जनित्र की आवश्यकता होती है। एमओएस टेक्नोलॉजी 6502 आंतरिक रूप से समान 2-चरण तर्क का उपयोग करती है, लेकिन इसमें दो-चरण घड़ी जनरेटर ऑन-चिप भी शामिल है, इसलिए इसे सिस्टम डिज़ाइन को सरल बनाने के लिए केवल एक चरण घड़ी इनपुट की आवश्यकता होती है।

4-चरण घड़ी

कुछ प्रारंभिक एकीकृत परिपथ चार-चरण तर्क का उपयोग करते हैं, जिसके लिए चार चरण घड़ी इनपुट की आवश्यकता होती है जिसमें चार अलग,गैर-अतिव्यापी क्लॉक सिग्नल शामिल होते हैं।[8] यह विशेष रूप से शुरुआती माइक्रोप्रोसेसरों जैसे कि नेशनल सेमीकंडक्टर आईएम्पी-16, टेक्सास इंस्ट्रूमेंट्स टीएमएस9900, और डीईसी एलएसआई-11 में उपयोग किए जाने वाले पश्चिमी डिजिटल डब्ल्यू16 चिपसेट में आम था।

नए सीएमओएस प्रोसेसर जैसे डीईसी डब्ल्यूएलआर मल्टीटाइटन माइक्रोप्रोसेसर में चार चरण घड़ियों का उपयोग शायद ही कभी किया जाता है।।[9] और इंट्रिन्सिटी की फ़ास्ट14 तकनीक में अधिकांश आधुनिक माइक्रोप्रोसेसर और माइक्रोकंट्रोलर एकल-चरण घड़ी का उपयोग करते हैं।

घड़ी गुणक

कई आधुनिक माइक्रो कंप्यूटर एक "घड़ी गुणक" का उपयोग करते हैं जो कम आवृत्ति वाली बाहरी घड़ी को माइक्रोप्रोसेसर की उपयुक्त घड़ी की दर से गुणा करता है। यह सीपीयू को बाकी कंप्यूटर की तुलना में बहुत अधिक आवृत्ति पर संचालित करने की अनुमति देता है, जो उन स्थितियों में प्रदर्शन लाभ प्रदान करता है जहां सीपीयू को बाहरी कारक (जैसे मेमोरी या इनपुट / आउटपुट) पर प्रतीक्षा करने की आवश्यकता नहीं होती है।

गतिशील आवृत्ति परिवर्तन

अंकीय उपकरणों के विशाल बहुमत को एक निश्चित, निरंतर आवृत्ति पर घड़ी की आवश्यकता नहीं होती है। जब तक न्यूनतम और अधिकतम घड़ी की अवधि को संदर्भित किया जाता है, तब तक घड़ी के किनारों के बीच का समय एक किनारे से दूसरे किनारे तक और फिर से पीछे की ओर व्यापक रूप से भिन्न हो सकता है। ऐसे अंकीय उपकरण एक घड़ी जनरेटर के साथ ही काम करते हैं जो गतिशील रूप से इसकी आवृत्ति को बदलता है, जैसे स्प्रेड-स्पेक्ट्रम घड़ी पीढ़ी, गतिशील आवृत्ति स्केलिंग, आदि। स्थिर तर्क का उपयोग करने वाले उपकरणों में अधिकतम घड़ी अवधि भी नहीं होती है (या दूसरे शब्दों में, घड़ी की न्यूनतम आवृत्ति); ऐसे उपकरणों को धीमा और अनिश्चित काल के लिए रोका जा सकता है, फिर बाद में किसी भी समय पूरी घड़ी की गति से फिर से शुरू किया जा सकता है।

अन्य परिपथ

कुछ संवेदनशील मिश्रित-संकेत विद्युत परिपथ, जैसे कि एनालॉग-टू-डिजिटल कन्वर्टर्स, अपने क्लॉक सिग्नलों के रूप में वर्ग तरंगों के बजाय साइन तरंगों का उपयोग करते हैं, क्योंकि वर्ग तरंगों में उच्च-आवृत्ति वाले हार्मोनिक्स होते हैं जो एनालॉग परिपथरी में हस्तक्षेप कर सकते हैं और शोर पैदा कर सकते हैं। इस तरह की साइन वेव क्लॉक अक्सर डिफरेंशियल सिग्नल होते हैं, क्योंकि इस प्रकार के सिग्नल में स्लीव रेट से दोगुना होता है, और इसलिए एक ही वोल्टेज रेंज के साथ सिंगल-एंडेड सिग्नल की टाइमिंग अनिश्चितता का आधा होता है। डिफरेंशियल सिग्नल एक लाइन की तुलना में कम मजबूती से विकीर्ण होते हैं। वैकल्पिक रूप से, बिजली और जमीनी रेखाओं द्वारा परिरक्षित एक एकल लाइन का उपयोग किया जा सकता है।

सीएमओएस विद्युत परिपथ में, सुरक्षा पूर्ण धारिता को लगातार चार्ज और डिस्चार्ज किया जाता है। एक संधारित्र ऊर्जा को नष्ट नहीं करता है, लेकिन ड्राइविंग ट्रांजिस्टर में ऊर्जा बर्बाद हो जाती है। प्रतिवर्ती कंप्यूटिंग में, इस ऊर्जा को संग्रहीत करने और ऊर्जा हानि को कम करने के लिए प्रेरकों का उपयोग किया जा सकता है, लेकिन वे काफी बड़े होते हैं। वैकल्पिक रूप से, साइन वेव क्लॉक,सीएमओएस ट्रांसमिशन गेट्स और ऊर्जा-बचत तकनीकों का उपयोग करके, बिजली की आवश्यकताओं को कम किया जा सकता है।[citation needed]


वितरण

एक चिप के हर हिस्से को घड़ी का संकेत प्राप्त करने का सबसे प्रभावी तरीका, जिसे इसकी आवश्यकता होती है, सबसे कम झुकाव के साथ, एक धातु ग्रिड है। एक बड़े माइक्रोप्रोसेसर में, घड़ी के सिग्नल को चलाने के लिए उपयोग की जाने वाली शक्ति संपूर्ण चिप द्वारा उपयोग की जाने वाली कुल शक्ति का 30% से अधिक हो सकती है। सिरों पर फाटकों के साथ पूरी संरचना और बीच में सभी एम्पलीफायरों को हर चक्र में लोड और अनलोड करना पड़ता है।[10][11]ऊर्जा बचाने के लिए, घड़ी की गेटिंग अस्थायी रूप से शाखा को बंद कर देती है।

घड़ी वितरण नेटवर्क (या क्लॉक ट्री, जब यह नेटवर्क एक ट्री बनाता है) क्लॉक सिग्नल को एक कॉमन पॉइंट से उन सभी तत्वों को वितरित करता है, जिन्हें इसकी आवश्यकता होती है। चूंकि यह फ़ंक्शन एक  समकालिक सिस्टम के संचालन के लिए महत्वपूर्ण है, इन क्लॉक सिग्नलों की विशेषताओं और उनके वितरण में उपयोग किए जाने वाले विद्युत नेटवर्क पर बहुत ध्यान दिया गया है। घड़ी के संकेतों को अक्सर सरल नियंत्रण संकेतों के रूप में माना जाता है; हालांकि, इन संकेतों में कुछ बहुत ही विशेष विशेषताएं हैं।

क्लॉक सिग्नल आमतौर पर सबसे बड़े फैनआउट(निर्गतांक) के साथ लोड होते हैं और समकालिक सिस्टम के भीतर किसी भी संकेत की उच्चतम गति पर काम करते हैं। चूंकि डेटा संकेतों को घड़ी के संकेतों द्वारा एक अस्थायी संदर्भ प्रदान किया जाता है, इसलिए घड़ी की तरंगें विशेष रूप से साफ और तेज होनी चाहिए। इसके अलावा, ये क्लॉक सिग्नल विशेष रूप से प्रौद्योगिकी स्केलिंग (मूर के नियम को देखें) से प्रभावित होते हैं, उस लंबी वैश्विक इंटरकनेक्ट लाइनें काफी अधिक प्रतिरोधी हो जाती हैं क्योंकि लाइन आयाम कम हो जाते हैं। यह बढ़ी हुई लाइन प्रतिरोध तुल्यकालिक प्रदर्शन पर घड़ी वितरण के बढ़ते महत्व के प्राथमिक कारणों में से एक है। अंत में, घड़ी के संकेतों के आगमन के समय में किसी भी अंतर और अनिश्चितता का नियंत्रण पूरे सिस्टम के अधिकतम प्रदर्शन को गंभीर रूप से सीमित कर सकता है और एक भयावह दौड़ की स्थिति पैदा कर सकता है जिसमें एक गलत डेटा सिग्नल एक रजिस्टर के भीतर आ सकता है।

अधिकांश समकालिक अंकीय सिस्टम में अनुक्रमिक रजिस्टरों के कैस्केड बैंक होते हैं जिनमें रजिस्टरों के प्रत्येक सेट के बीच संयोजन तर्क होता है। डिजिटल सिस्टम की कार्यात्मक आवश्यकताओं को तर्क चरणों से संतुष्ट किया जाता है। प्रत्येक तर्क चरण देरी का परिचय देता है जो समय के प्रदर्शन को प्रभावित करता है, और समय विश्लेषण द्वारा समय की आवश्यकताओं के सापेक्ष डिजिटल डिज़ाइन के समय प्रदर्शन का मूल्यांकन किया जा सकता है। समय की आवश्यकताओं को पूरा करने के लिए अक्सर विशेष ध्यान दिया जाना चाहिए। उदाहरण के लिए, वैश्विक प्रदर्शन और स्थानीय समय की आवश्यकताओं को महत्वपूर्ण सबसे खराब समय की बाधाओं को पूरा करने के लिए समान दूरी वाली समय खिड़कियों में संपंक्ति रजिस्टरों के सावधानीपूर्वक सम्मिलन से संतुष्ट किया जा सकता है। क्लॉक डिस्ट्रीब्यूशन नेटवर्क का उचित डिज़ाइन यह सुनिश्चित करने में मदद करता है कि महत्वपूर्ण समय की आवश्यकताएं पूरी हों और कोई दौड़ की स्थिति मौजूद न हो(क्लॉक स्क्यू भी देखें)।

एक सामान्य समकालिक सिस्टम बनाने वाले विलंब घटक निम्नलिखित तीन अलग-अलग उप-प्रणालियों से बने होते हैं: मेमोरी स्टोरेज एलिमेंट्स, लॉजिक एलिमेंट्स और क्लॉकिंग परिपथरी और डिस्ट्रीब्यूशन नेटवर्क।

इन मुद्दों को सुधारने और प्रभावी समाधान प्रदान करने के लिए वर्तमान में उपन्यास संरचनाओं का विकास किया जा रहा है। अनुसंधान के महत्वपूर्ण क्षेत्रों में रेजोनेंट क्लॉकिंग तकनीक, ऑन-चिप ऑप्टिकल इंटरकनेक्ट और स्थानीय समकालीन पद्धतियां शामिल हैं।

संदर्भ

  1. FM1600B Microcircuit Computer Ferranti Digital Systems (PDF). Bracknell, Berkshire, UK: Ferranti Limited, Digital Systems Department. October 1968 [September 1968]. List DSD 68/6. Archived (PDF) from the original on 2020-05-19. Retrieved 2020-05-19.
  2. Two-phase clock Archived November 9, 2007, at the Wayback Machine
  3. Two-phase non-overlapping clock generator, Tams-www.informatik.uni-hamburg.de, archived from the original on 2011-12-26, retrieved 2012-01-08
  4. Concepts in Digital Imaging - Two Phase CCD Clocking, Micro.magnet.fsu.edu, retrieved 2012-01-08
  5. Cell cgf104: Two phase non-overlapping clock generator, Hpc.msstate.edu, archived from the original on 2012-02-08, retrieved 2012-01-08
  6. "How to drive a microprocessor". Electronics. New York: McGraw-Hill. 49 (8): 159. April 15, 1976. Motorola's Component Products Department sold hybrid ICs that included a quartz oscillator. These IC produced the two-phase non-overlapping waveforms the 6800 and 8080 required. Later Intel produced the 8224 clock generator and Motorola produced the MC6875. The Intel 8085 and the Motorola 6802 include this circuitry on the microprocessor chip.
  7. "Intel's Higher Speed 8080 μP" (PDF). Microcomputer Digest. Cupertino CA: Microcomputer Associates. 2 (3): 7. September 1975. Archived from the original (PDF) on 2019-01-23. Retrieved 2011-01-24.
  8. Concepts in digital imaging - Four Phase CCD Clocking, Micro.magnet.fsu.edu, retrieved 2012-01-08
  9. Norman P. Jouppi and Jeffrey Y. F. Tang. "A 20-MIPS Sustained 32-bit CMOS Microprocessor with High Ratio of Sustained to Peak Performance". 1989.
    1. REDIRECT Template:CiteSeerX
    • From a page move: This is a redirect from a page that has been moved (renamed). This page was kept as a redirect to avoid breaking links, both internal and external, that may have been made to the old page name.

    p. 10.

  10. Anand Lal Shimpi (2008), Intel's Atom Architecture: The Journey Begins
  11. Paul V. Bolotoff (2007), Alpha: The history in facts and comments, archived from the original on 2012-02-18, retrieved 2012-01-03, power consumed by the clock subsystem of EV6 was about 32% of the total core power. To compare, it was about 25% for EV56, about 37% for EV5 and about 40% for EV4.


अग्रिम पठन


Adapted from Eby Friedman's column in the ACM SIGDA e-newsletter by Igor Markov
Original text is available at https://web.archive.org/web/20100711135550/http://www.sigda.org/newsletter/2005/eNews_051201.html