सेंटौर टेक्नोलॉजी: Difference between revisions
No edit summary |
m (6 revisions imported from alpha:सेंटौर_टेक्नोलॉजी) |
||
(One intermediate revision by one other user not shown) | |||
Line 126: | Line 126: | ||
[[Category: Machine Translated Page]] | [[Category: Machine Translated Page]] | ||
[[Category:Created On 04/12/2023]] | [[Category:Created On 04/12/2023]] | ||
[[Category:Vigyan Ready]] |
Latest revision as of 09:32, 13 December 2023
Type | इंकॉर्पोरेटेड |
---|---|
Industry | इलेक्ट्रॉनिक्स |
Founded | April 1995 in Austin, United States |
Founders | ग्लेन हेनरी, टेरी पार्क्स, डेरियस गास्किन्स, और अल सातो |
Defunct | November 2021 |
Fate | ब्रोकन अप, आंशिक रूप से इंटेल द्वारा अधिग्रहित |
Headquarters | , |
Key people | ग्लेन हेनरी |
Products | x86 सीपीयू डिज़ाइन |
Owner | वीआईए टेक्नोलॉजीज |
सेंटौर टेक्नोलॉजी X86 आर्किटेक्चर सीपीयू डिज़ाइन कंपनी थी जो 1995 में प्रारंभ हुई और इसके पश्चात् में वीआईए टेक्नोलॉजीज की पूर्ण स्वामित्व वाली सहायक कंपनी बन गई थी। 2015 में डॉक्यूमेंट्री राइज़ ऑफ़ द सेंटूर ने कंपनी के प्रारंभिक इतिहास को आवरण किया कंपनी 2021 में टूट गई थी।[1]
इतिहास
इस प्रकार सेंटॉर टेक्नोलॉजीज इंक की स्थापना अप्रैल 1995 में ग्लेन हेनरी (आईटी उद्यमी), टेरी पार्क्स, डेरियस गास्किन्स और अल सातो द्वारा की गई थी। फंडिंग इंटीग्रेटेड डिवाइस टेक्नोलॉजी , इंक (आईडीटी) द्वारा प्रदान की गई थी। व्यावसायिक लक्ष्य संगत x86 प्रोसेसर विकसित करना था जो इंटेल प्रोसेसर की तुलना में कम मूल्यवान थे और कम विद्युत् की आपूर्ति करते थे। योजना के दो मुख्य एलिमेंट थे:
- इस प्रकार इंटेल के कोर से भिन्न रूप से अनुकूलित x86 प्रोसेसर कोर के स्क्रैच से विकसित एक नया डिज़ाइन है
- इस प्रकार उच्च उत्पादकता प्राप्त करने के लिए डिज़ाइन किया गया एक नवीन प्रबंधन दृष्टिकोण है।
इस प्रकार आईडीटी द्वारा वित्त पोषित होने पर, तीन भिन्न-भिन्न सेंटूर डिज़ाइन विनचिप के विपणन नाम के अनुसार भेजे गए थे। सितंबर 1999 में, सेंटूर को ताइवान की कंपनी वीआईए टेक्नोलॉजीज द्वारा आईडीटी से खरीदा गया था। तब से, वीआईए C3 के विपणन नाम के साथ पांच डिज़ाइन भेजे गए हैं, साथ ही वीआईए C7 प्रोसेसर और उनके नवीनतम 64-बिट सीपीयू, वीआईए नैनो के लिए भी विभिन्न डिज़ाइन भेजे गए हैं।
इस प्रकार जओक्सिन ( वीआईए संयुक्त उद्यम कंपनी) द्वारा उत्पादित चिप्स में वीआईए नैनो डिज़ाइन को और अधिक परिष्कृत और उत्तम बनाया गया है।
इस प्रकार 2019 के अंत में, सेंटॉर ने इंटीग्रेटेड एआई कोप्रोसेसर, सीएनएस कोर के साथ संसार के पहले हाई-परफॉर्मेंस x86 एसओसी की घोषणा की थी।[2]
इस प्रकार नवंबर 2021 में, इंटेल ने वीआईए से सेंटौर टेक्नोलॉजी डिवीजन के कुछ कर्मचारियों की भर्ती की थी, $125 मिलियन का सौदा, प्रभावी विधि से x86 डिवीजन की प्रतिभा और जानकारी प्राप्त होती है। [3][4] वीआईए ने x86 लाइसेंस और संबंधित पेटेंट को बनाए रखा है, और इसका जओक्सिन सीपीयू संयुक्त उद्यम जारी है।[5]
डिज़ाइन पद्धति
इस प्रकार सेंटॉर के चिप्स ऐतिहासिक रूप से अपने समय के तुलनीय x86 डिज़ाइनों की तुलना में बहुत छोटे रहे हैं, और इस प्रकार वे निर्माण के लिए सस्ते हैं और कम विद्युत् की आपूर्ति करते हैं। इसने उन्हें एंबेडेड प्रोसेसर बाज़ार में आकर्षक बना दिया था।
इस प्रकार सेंटूर का डिज़ाइन दर्शन सदैव उन कार्यों के लिए पर्याप्त प्रदर्शन पर केंद्रित था जो उसके लक्षित बाज़ार की मांग है। डिज़ाइन टीम द्वारा किए गए कुछ डिज़ाइन ट्रेड-ऑफ़ स्वीकृत ज्ञान के विपरीत थे।
इस प्रकार सेंटौर/वीआईए वीआईए पैडलॉक के रूप में हार्डवेयर एन्क्रिप्शन त्वरण के साथ प्रोसेसर डिजाइन करने वाले पहले लोगों में से था, जिसकी प्रारंभ 2004 वीआईए सी7 रिलीज के साथ हुई थी। इंटेल और एएमडी ने 2008 में एईएस या एईएस-एनइ, 2013 में इंटेल एसएचए एक्सटेंशन और 2015 में आरडीआरएंड का अनुसरण किया था।
वीआईए सी3
- क्योंकि मेमोरी प्रदर्शन विभिन्न बेंचमार्क में सीमित कारक है, वीआईए प्रोसेसर अन्य संवर्द्धनों के मध्य बड़े सीपीयू कैश, बड़े टीएलबी और आक्रामक निर्देश प्रीफ़ेच को प्रयुक्त करते हैं। चूंकि यह सुविधाएँ वीआईए के लिए अद्वितीय नहीं हैं, मेमोरी एक्सेस ऑप्टिमाइज़ेशन ऐसा क्षेत्र है जहाँ डाई स्पेस को बचाने के लिए सुविधाओं का त्याग नहीं किया गया था। वास्तव में, जेनेरोस प्राथमिक कैश (128KB) सदैव से सेंटूर डिज़ाइन की विशिष्ट पहचान रही है।
- सामान्यतः, प्रति चक्र निर्देश बढ़ाने की तुलना में क्लॉक की आवृत्ति को प्राथमिकता दी जाती है। इस प्रकार आउट-ऑफ़-ऑर्डर निर्देश निष्पादन जैसी काम्प्लेक्स सुविधाओं को जानबूझकर प्रयुक्त नहीं किया जाता है, क्योंकि वह क्लॉक की दर को बढ़ाने की क्षमता को प्रभावित करते हैं, बहुत अधिक अतिरिक्त डाई स्पेस और पावर की आवश्यकता होती है, और विभिन्न सामान्य एप्लिकेशन परिदृश्यों में प्रदर्शन पर बहुत कम प्रभाव पड़ता है।
- इस प्रकार x86 निर्देशों के अत्यधिक उपयोग किए जाने वाले रजिस्टर-मेमोरी और मेमोरी-रजिस्टर रूपों का एक-क्लॉक निष्पादन प्रदान करने के लिए पाइपलाइन की व्यवस्था की गई है। अधिकांशतः उपयोग किए जाने वाले विभिन्न निर्देशों के लिए अन्य x86 प्रोसेसर की तुलना में कम क्लॉक चक्र की आवश्यकता होती है।
- संभवतः कभी उपयोग किए जाने वाले x86 निर्देशों को माइक्रोकोड में प्रयुक्त किया जाता है और अन्य x86 निर्देशों के संयोजन के रूप में अनुकरण किया जाता है। और विद्युत् की आपूर्ति कम होती है। वास्तविक संसार के अधिकांश अनुप्रयोग परिदृश्यों पर प्रभाव न्यूनतम है।
- यह डिज़ाइन सिद्धांत रिस्क समर्थकों से व्युत्पन्न हैं, जो प्रमाणित करते हैं कि निर्देशों का छोटा सेट, उत्तम अनुकूलित, तेजी से समग्र सीपीयू प्रदर्शन प्रदान कर सकता है। C3 डिज़ाइन को शुद्ध रिस्क डिज़ाइन नहीं माना जा सकता क्योंकि यह x86 इंस्ट्रक्शन सेट को स्वीकार करता है जो काम्प्लेक्स इंस्ट्रक्शन सेट कंप्यूटर डिज़ाइन है।
- इस प्रकार x86 के अतिरिक्त, यह प्रोसेसर अप्रलेखित वैकल्पिक निर्देश सेट का समर्थन करते हैं।
वीआईए सी7
- वीआईए C7 एस्थर (C5J) वीआईए C3 नहेमायाह+ (C5P) के पश्चात् विकासवादी चरण है, जिसमें सेंटूर ने सीमित ट्रांजिस्टर/पावर बजट के विरुद्ध प्रदर्शन को संतुलित करने के अपने पारंपरिक दृष्टिकोण का पालन किया था।
- वीआईए C3 श्रृंखला चिप्स के डिजाइन दर्शन की आधारशिला यह रही है कि अपेक्षाकृत सरल इन-ऑर्डर स्केलर कोर भी काम्प्लेक्स सुपरस्केलर आउट-ऑफ-ऑर्डर कोर के विरुद्ध उचित प्रदर्शन प्रदान कर सकता है यदि कुशल फ्रंट-एंड,कैश और शाखा पूर्वानुमान तंत्र अर्थात प्रीफ़ेच द्वारा समर्थित होता है।
- वीआईए C7 के स्थिति में, डिज़ाइन टीम ने चिप के फ्रंट-एंड, अर्थात कैश आकार, सहयोगीता और थ्रूपुट के साथ-साथ प्रीफ़ेच सिस्टम को और सुव्यवस्थित करने पर ध्यान केंद्रित किया था।[6] वहीं, चिप के निष्पादन कोर (बैक-एंड) में कोई महत्वपूर्ण परिवर्तन नहीं किया गया लगता है।
- इस प्रकार वीआईए C7 एएमडी/इंटेल चिप्स के साथ प्रदर्शन में अंतर को सफलतापूर्वक कम कर देता है, क्योंकि क्लॉक की गति तापीय रूप से बाधित नहीं होती है।
वीआईए नैनो
- इस प्रकार वीआईए नैनो इसैया (सीएन) सेंटूर के विभिन्न प्रथम का संयोजन है, जिसमें उनका पहला सुपरस्केलर आउट-ऑफ-ऑर्डर सीपीयू और उनका पहला 64-बिट सीपीयू सम्मिलित है।
- इस प्रकार वीआईए नैनो का विकास, वीआईए C7 के समान तापीय डिज़ाइन शक्ति को बनाए रखते हुए प्रदर्शन-प्रति-वाट समीकरण के प्रदर्शन पक्ष में मौलिक सुधार लाने पर केंद्रित है।
सीएनएस कोर
इस प्रकार सेंटॉर ने 2019 के अंत में एवीएक्स-512 समर्थन और एकीकृत एआई कोप्रोसेसर के साथ नए x86-64 सीएनएस सीपीयू की घोषणा की थी।[2] सीएनएस सीपीयू को 2021 में निरस्त कर दिया गया था जब वीआईए ने अपना सेंटूर डिवीजन इंटेल को बेच दिया था।[7] इस प्रकार सीएनएस कोर सीपीयू में 8 कोर तक थे और 2GHz बेस फ्रीक्वेंसी पर चलते थे। इसमें इंटेल के एलजीए2011-3 सीपीयू के समान एलजीए2011 पिन सॉकेट का उपयोग किया गया था, चूंकि यह इंटेल मदरबोर्ड के साथ विद्युत रूप से संगत नहीं है। सीएनएस सीपीयू कोर टीएसएमसी 16nm नोड पर बनाए गए थे। सीएनएस पर की गई कुछ प्रगति पश्चात् में कुछ झाओक्सिन सेमीकंडक्टर सीपीयू में उपयोग की गई, जिसमें वीआईए संयुक्त उद्यम में है।[8]
कम्पेरेटिव डाई साइज़
प्रोसेसर | माध्यमिक
कैश (k) |
डाई साइज़ 130 nm (mm²) |
डाई साइज़ 90 nm (mm²) |
डाई साइज़ 65 nm (mm²) |
---|---|---|---|---|
वीआईए नैनो 1000/2000 | 1024 | N/A | N/A | 63.3 |
वीआईए C3 / वीआईए C7 | 64/128 | 52 | 30 | N/A |
एथलॉन एक्सपी | 256 | 84 | N/A | N/A |
एथलॉन 64 | 512 | 144 | 84 | 77 |
पेंटियम एम | 2048 | N/A | 84 | N/A |
पी4 नॉर्थवुड | 512 | 146 | N/A | N/A |
पी4 प्रेस्कॉट | 1024 | N/A | 110 | N/A |
ध्यान दें: यहां तक कि 64K द्वितीयक कैश के साथ 180 एनएम ड्यूरॉन मॉर्गन कोर (106 मिमी²) को भी, जब 130 एनएम प्रक्रिया तक छोटा कर दिया जाता है, तब भी उसका डाई आकार 76 मिमी² होता है। इस प्रकार वीआईए x86 कोर छोटा और उत्पादन में सस्ता है। जैसा कि इस टेबल में देखा जा सकता है, प्रायः चार C7 कोर का निर्माण 90 एनएम प्रक्रिया पर -पेंटियम 4 प्रेस्कॉट कोर के समान क्षेत्र में किया जा सकता है।
यह भी देखें
- जाओक्सिन
संदर्भ
- ↑ Shilov, Anton (December 29, 2021). "शटर्स सेंटौर टेक्नोलॉजी साइट के माध्यम से, उपकरण बेचता है". Tom's Hardware. Retrieved March 28, 2023.
- ↑ 2.0 2.1 "Centaur Unveils Its New Server-Class x86 Core: CNS; Adds AVX-512". WikiChip Fuse. 9 December 2019.
- ↑ Smith, Ryan (5 November 2021). "VIA To Offload Parts of x86 Subsidiary Centaur to Intel For $125 Million". AnandTech. Retrieved 11 November 2021.
- ↑ Dobberstein, Laura (8 November 2021). "Intel pays VIA $125m to acquire its x86 design talent". The Register. Retrieved 11 November 2021.
- ↑ "The Last x86 Via Chip: Unreleased Next-Gen Centaur CNS Saved From Trash Bin, Tested | Tom's Hardware". Tomshardware.com. Retrieved 2022-07-18.
- ↑ Besedin, Dmitri. "Detailed Platform Analysis in RightMark Memory Analyzer. Part 12: VIA C7/C7-M Processors". Pricenfees.com. Archived from the original on 2017-02-02. Retrieved 2007-03-12.
- ↑ Smith, Ryan (5 November 2021). "VIA To Offload Parts of x86 Subsidiary Centaur to Intel For $125 Million". AnandTech. Retrieved 11 November 2021.
- ↑ "The Last x86 Via Chip: Unreleased Next-Gen Centaur CNS Saved From Trash Bin, Tested". TomsHardware. 22 February 2022.