बिट-सीरियल आर्किटेक्चर: Difference between revisions
From Vigyanwiki
No edit summary |
No edit summary |
||
Line 1: | Line 1: | ||
{{Short description|Computational system in which data are sent one bit at a time down a wire}} | {{Short description|Computational system in which data are sent one bit at a time down a wire}} | ||
[[ डिजिटल तर्क |डिजिटल लॉजिक]] अनुप्रयोगों में, बिट-सीरियल आर्किटेक्चर बिट-समानांतर शब्द आर्किटेक्चर के विपरीत, एक तार के साथ एक समय में एक बिट डेटा भेजते हैं, जिसमें डेटा मान सभी बिट्स या एक शब्द को एक साथ तारों के समूह में भेजा जाता है। | [[ डिजिटल तर्क |डिजिटल लॉजिक]] अनुप्रयोगों में, बिट-सीरियल आर्किटेक्चर बिट-समानांतर शब्द आर्किटेक्चर के विपरीत, एक तार के साथ एक समय में एक बिट डेटा भेजते हैं, जिसमें डेटा मान सभी बिट्स या एक शब्द को एक साथ तारों के समूह में भेजा जाता है। | ||
1951 से पहले बनाए गए सभी डिजिटल कंप्यूटर, और अधिकांश प्रारंभिक [[बड़े पैमाने पर समानांतर (कंप्यूटिंग)|बड़े माप पर समानांतर (कंप्यूटिंग)]] मशीनों में बिट-सीरियल आर्किटेक्चर का उपयोग किया गया था - वे [[सीरियल कंप्यूटर]] थे। | 1951 से पहले बनाए गए सभी डिजिटल कंप्यूटर, और अधिकांश प्रारंभिक [[बड़े पैमाने पर समानांतर (कंप्यूटिंग)|बड़े माप पर समानांतर (कंप्यूटिंग)]] मशीनों में बिट-सीरियल आर्किटेक्चर का उपयोग किया गया था - वे [[सीरियल कंप्यूटर]] थे। | ||
1960 से 1980 के दशक में [[ अंकीय संकेत प्रक्रिया ]] के लिए बिट-सीरियल आर्किटेक्चर विकसित किए गए थे, जिसमें बिट-सीरियल गुणन और संचय के लिए कुशल संरचनाएं सम्मिलित | 1960 से 1980 के दशक में [[ अंकीय संकेत प्रक्रिया |अंकीय संकेत प्रक्रिया]] के लिए बिट-सीरियल आर्किटेक्चर विकसित किए गए थे, जिसमें बिट-सीरियल गुणन और संचय के लिए कुशल संरचनाएं सम्मिलित थीं।<ref name="Denyer_1995"/> | ||
अधिकांशतः, एन सीरियल प्रोसेसर कम [[एफपीजीए]] क्षेत्र लेते हैं और एकल एन-बिट समांतर प्रोसेसर की तुलना में उच्च प्रदर्शन करते हैं।<ref name="Andraka"/> | अधिकांशतः, एन सीरियल प्रोसेसर कम [[एफपीजीए]] क्षेत्र लेते हैं और एकल एन-बिट समांतर प्रोसेसर की तुलना में उच्च प्रदर्शन करते हैं।<ref name="Andraka"/> |
Revision as of 11:32, 16 May 2023
डिजिटल लॉजिक अनुप्रयोगों में, बिट-सीरियल आर्किटेक्चर बिट-समानांतर शब्द आर्किटेक्चर के विपरीत, एक तार के साथ एक समय में एक बिट डेटा भेजते हैं, जिसमें डेटा मान सभी बिट्स या एक शब्द को एक साथ तारों के समूह में भेजा जाता है।
1951 से पहले बनाए गए सभी डिजिटल कंप्यूटर, और अधिकांश प्रारंभिक बड़े माप पर समानांतर (कंप्यूटिंग) मशीनों में बिट-सीरियल आर्किटेक्चर का उपयोग किया गया था - वे सीरियल कंप्यूटर थे।
1960 से 1980 के दशक में अंकीय संकेत प्रक्रिया के लिए बिट-सीरियल आर्किटेक्चर विकसित किए गए थे, जिसमें बिट-सीरियल गुणन और संचय के लिए कुशल संरचनाएं सम्मिलित थीं।[1]
अधिकांशतः, एन सीरियल प्रोसेसर कम एफपीजीए क्षेत्र लेते हैं और एकल एन-बिट समांतर प्रोसेसर की तुलना में उच्च प्रदर्शन करते हैं।[2]
यह भी देखें
- 1-बिट कंप्यूटिंग
- थोड़ा पीटना
- बिट स्लाइसिंग
- सीरियल कंप्यूटर
- एल्गोरिदम कितना है?
- कॉरडिक
संदर्भ
- ↑ Denyer, Peter B.; Renshaw, David (1985). VLSI signal processing: a bit-serial approach. VLSI systems series. Addison-Wesley. ISBN 978-0-201-13306-6.
- ↑ Andraka., Raymond J. "Building a High Performance Bit Serial Processor in an FPGA" (PDF).