आवृत्ति संश्लेषित्र: Difference between revisions
(→इतिहास) |
No edit summary |
||
Line 1: | Line 1: | ||
{{Short description|Electronic system for generating any of a range of frequencies}} | {{Short description|Electronic system for generating any of a range of frequencies}} | ||
आवृत्ति | आवृत्ति सिंथेसाइज़र(आवृत्ति संश्लेषित्र) एक [[विद्युत सर्किट|विद्युत परिपथ]] है जो एकल संदर्भ आवृत्ति से कई श्रेणियों की आवृत्ति उत्पन्न करता है। आवृत्ति संश्लेषित्र का उपयोग कई आधुनिक उपकरणों जैसे [[रेडियो रिसीवर|रेडियो अभिग्राही]], [[टेलीविजन]], [[मोबाइल टेलीफोन]], [[रेडियो-टेलीफोन]], [[वॉकी-टॉकी]], [[नागरिक बैंड रेडियो]], [[केबल कनवर्टर बॉक्स]], उपग्रह अभिग्राही और [[GPS|जीपीएस]] प्रणाली में किया जाता है। आवृत्ति संश्लेषित्र, आवृत्ति गुणक, [[आवृत्ति विभक्त]], [[प्रत्यक्ष डिजिटल संश्लेषण]], [[फ्रीक्वेंसी मिक्सर|आवृत्ति मिक्सर]] और [[चरण बंद लूप|चरण बंद चक्र]] की तकनीकों का उपयोग करके आवृत्ति उत्पन्न कर सकता है। आवृत्ति संश्लेषित्र के निष्पाद की स्थिरता और सटीकता इसके संदर्भ आवृत्ति निविष्ट की स्थिरता और सटीकता पर निर्भर है। परिणाम स्वरूप, संश्लेषित्र स्थिर और सटीक संदर्भ आवृत्तियों का उपयोग करते हैं, जैसे कि [[क्रिस्टल थरथरानवाला|स्फटिक दोलित्र]] द्वारा प्रदान किया गया। | ||
== प्रकार == | == प्रकार == | ||
Line 22: | Line 22: | ||
इसका समाधान परिपथ का विकास था जो स्फटिक दोलित्र द्वारा उत्पादित संदर्भ आवृत्ति से कई आवृत्तियों को उत्पन्न कर सकता था। इसे आवृत्ति संश्लेषित्र कहा जाता है। नई संश्लेषित आवृत्तियों में मुख्य स्फटिक दोलित्र में आवृत्ति स्थिरता होगी, क्योंकि वे इससे उत्पादित हुए थे। | इसका समाधान परिपथ का विकास था जो स्फटिक दोलित्र द्वारा उत्पादित संदर्भ आवृत्ति से कई आवृत्तियों को उत्पन्न कर सकता था। इसे आवृत्ति संश्लेषित्र कहा जाता है। नई संश्लेषित आवृत्तियों में मुख्य स्फटिक दोलित्र में आवृत्ति स्थिरता होगी, क्योंकि वे इससे उत्पादित हुए थे। | ||
आवृत्तियों को संश्लेषित करने के लिए विभिन्न तकनीकों को कई वर्षों में तैयार किया गया है। कुछ | आवृत्तियों को संश्लेषित करने के लिए विभिन्न तकनीकों को कई वर्षों में तैयार किया गया है। कुछ उपागमों में [[चरण बंद लूप|चरण बंद चक्र]], द्वि मिश्रित, त्रि मिश्रित, संनादी, द्वि मिश्रित विभाजक और प्रत्यक्ष डिजिटल संश्लेषण सम्मिलित हैं। उपागमों का चुनाव कई कारकों पर निर्भर करता है, जैसे कि लागत, जटिलता, आवृत्ति चरण आकार, स्विचन दर, [[चरण शोर]] और मिथ्या उत्पाद। | ||
सुसंगत तकनीकें एकल, स्थिर | सुसंगत तकनीकें एकल, स्थिर मुख्य दोलित्र से प्राप्त आवृत्तियों को उत्पन्न करती हैं। अधिकांश अनुप्रयोगों में, एक स्फटिक दोलित्र साधारण है, परंतु अन्य अनुनादी यंत्र और आवृत्ति स्रोतों का उपयोग किया जा सकता है। असंगत तकनीकें कई स्थिर दोलित्रों के एक समुच्चय से आवृत्तियों को प्राप्त करती हैं।<ref name="Manassewitsch 1987 7">{{Harvtxt|Manassewitsch|1987|p=7}}</ref> व्यावसायिक अनुप्रयोगों में अधिकांश संश्लेषित्र सादगी और कम लागत के कारण सुसंगत तकनीकों का उपयोग करते हैं। | ||
वाणिज्यिक रेडियो अभिग्राही में प्रयुक्त संश्लेषित्र बड़े पैमाने पर | वाणिज्यिक रेडियो अभिग्राही में प्रयुक्त संश्लेषित्र बड़े पैमाने पर चरण बंद चक्र पर आधारित होते हैं। कई प्रकार के आवृत्ति संश्लेषित्र एकीकृत परिपथ के रूप में उपलब्ध हैं, जो लागत और आकार को कम करते हैं। उच्च अंत अभिग्राही और विद्युतकीय परीक्षण उपकरण प्रायः संयोजन में अधिक परिष्कृत तकनीकों का उपयोग करते हैं। | ||
== प्रणाली विश्लेषण और डिजाइन == | == प्रणाली विश्लेषण और डिजाइन == | ||
एक सुविचारित डिजाइन प्रक्रिया को एक सफल संश्लेषित्र परियोजना के लिए पहला महत्वपूर्ण कदम माना जाता है।<ref name="Manassewitsch 1987 151">{{Harvtxt|Manassewitsch|1987|p=151}}</ref> आवृत्ति संश्लेषित्र के [[प्रणाली की रूपरेखा]] में, मनसेविच कहते हैं, अनुभवी संश्लेषित्र डिज़ाइनर के रूप में कई बेहतरीन डिज़ाइन प्रक्रियाएं हैं।<ref name="Manassewitsch 1987 151"/>आवृत्ति संश्लेषित्र के प्रणाली विश्लेषण में आउटपुट आवृत्ति रेंज (या आवृत्ति बैंडविड्थ या ट्यूनिंग रेंज), आवृत्ति इंक्रीमेंट्स (या रिज़ॉल्यूशन या आवृत्ति ट्यूनिंग), आवृत्ति स्टेबिलिटी (या फ़ेज़ स्टेबिलिटी, नकली आउटपुट की तुलना), फ़ेज़ नॉइज़ परफॉर्मेंस (जैसे, स्पेक्ट्रल शुद्धता) | एक सुविचारित डिजाइन प्रक्रिया को एक सफल संश्लेषित्र परियोजना के लिए पहला महत्वपूर्ण कदम माना जाता है।<ref name="Manassewitsch 1987 151">{{Harvtxt|Manassewitsch|1987|p=151}}</ref> आवृत्ति संश्लेषित्र के [[प्रणाली की रूपरेखा]] में, मनसेविच कहते हैं, अनुभवी संश्लेषित्र डिज़ाइनर के रूप में कई बेहतरीन डिज़ाइन प्रक्रियाएं हैं।<ref name="Manassewitsch 1987 151"/>आवृत्ति संश्लेषित्र के प्रणाली विश्लेषण में आउटपुट आवृत्ति रेंज (या आवृत्ति बैंडविड्थ या ट्यूनिंग रेंज), आवृत्ति इंक्रीमेंट्स (या रिज़ॉल्यूशन या आवृत्ति ट्यूनिंग), आवृत्ति स्टेबिलिटी (या फ़ेज़ स्टेबिलिटी, नकली आउटपुट की तुलना), फ़ेज़ नॉइज़ परफॉर्मेंस (जैसे, स्पेक्ट्रल शुद्धता) सम्मिलित हैं। , [[स्विचिंग समय|स्विचन समय]] ([[निपटान समय]] और राइज टाइम की तुलना करें), और आकार, बिजली की खपत और लागत।<ref>{{Harvtxt|Manassewitsch|1987|p=51}}</ref><ref name="Craw1994-4">{{Harvtxt|Crawford|1994|p=4}}</ref> जेम्स ए. क्रॉफर्ड कहते हैं कि ये परस्पर विरोधी आवश्यकताएं हैं।<ref name="Craw1994-4"/> | ||
आवृत्ति संश्लेषण तकनीकों पर प्रभावशाली प्रारंभिक पुस्तकों में फ़्लॉइड एम. गार्डनर (उनकी 1966 की फ़ैज़लॉक तकनीकें) | आवृत्ति संश्लेषण तकनीकों पर प्रभावशाली प्रारंभिक पुस्तकों में फ़्लॉइड एम. गार्डनर (उनकी 1966 की फ़ैज़लॉक तकनीकें) सम्मिलित हैं।<ref name=Gardner1966>{{Harvtxt|Gardner|1966}}</ref> और वेंसेस्लाव एफ. क्रुपा (उनकी 1973 आवृत्ति संश्लेषण) द्वारा।<ref name=Kp3>{{Harvtxt|Kroupa|1999|p=3}}</ref> | ||
यांत्रिक गियर-अनुपात संबंधों के अनुरूप गणितीय तकनीकों को आवृत्ति संश्लेषण में नियोजित किया जा सकता है जब आवृत्ति संश्लेषण कारक पूर्णांक का अनुपात होता है।<ref name=Kp3/>यह विधि स्पेक्ट्रल स्पर्स के वितरण और दमन की प्रभावी योजना बनाने की अनुमति देती है। | यांत्रिक गियर-अनुपात संबंधों के अनुरूप गणितीय तकनीकों को आवृत्ति संश्लेषण में नियोजित किया जा सकता है जब आवृत्ति संश्लेषण कारक पूर्णांक का अनुपात होता है।<ref name=Kp3/>यह विधि स्पेक्ट्रल स्पर्स के वितरण और दमन की प्रभावी योजना बनाने की अनुमति देती है। | ||
Line 46: | Line 46: | ||
=== उदाहरण === | === उदाहरण === | ||
मान लीजिए कि संदर्भ संकेत 100 kHz है, और डिवाइडर को 1 और 100 के बीच किसी भी मान पर | मान लीजिए कि संदर्भ संकेत 100 kHz है, और डिवाइडर को 1 और 100 के बीच किसी भी मान पर प्रीसमुच्चय किया जा सकता है। तुलनित्र द्वारा उत्पन्न त्रुटि संकेत केवल तभी शून्य होगा जब डिवाइडर का आउटपुट भी 100 kHz होगा। ऐसा होने के लिए, VCO को एक आवृत्ति पर चलना चाहिए जो 100 kHz x विभक्त गणना मान है। इस प्रकार यह 2 की गिनती के लिए 1, 200 kHz की गिनती के लिए 100 kHz का उत्पादन करेगा, 10 की गिनती के लिए 1 MHz और इसी तरह। ध्यान दें कि सरलतम पूर्णांक एन डिवाइडर के साथ संदर्भ आवृत्ति के केवल पूरे गुणकों को प्राप्त किया जा सकता है। आंशिक एन डिवाइडर आसानी से उपलब्ध हैं।<ref name="DB"/> | ||
Revision as of 23:36, 18 February 2023
आवृत्ति सिंथेसाइज़र(आवृत्ति संश्लेषित्र) एक विद्युत परिपथ है जो एकल संदर्भ आवृत्ति से कई श्रेणियों की आवृत्ति उत्पन्न करता है। आवृत्ति संश्लेषित्र का उपयोग कई आधुनिक उपकरणों जैसे रेडियो अभिग्राही, टेलीविजन, मोबाइल टेलीफोन, रेडियो-टेलीफोन, वॉकी-टॉकी, नागरिक बैंड रेडियो, केबल कनवर्टर बॉक्स, उपग्रह अभिग्राही और जीपीएस प्रणाली में किया जाता है। आवृत्ति संश्लेषित्र, आवृत्ति गुणक, आवृत्ति विभक्त, प्रत्यक्ष डिजिटल संश्लेषण, आवृत्ति मिक्सर और चरण बंद चक्र की तकनीकों का उपयोग करके आवृत्ति उत्पन्न कर सकता है। आवृत्ति संश्लेषित्र के निष्पाद की स्थिरता और सटीकता इसके संदर्भ आवृत्ति निविष्ट की स्थिरता और सटीकता पर निर्भर है। परिणाम स्वरूप, संश्लेषित्र स्थिर और सटीक संदर्भ आवृत्तियों का उपयोग करते हैं, जैसे कि स्फटिक दोलित्र द्वारा प्रदान किया गया।
प्रकार
संश्लेषित्र को तीन प्रकार से विभेदित किया जा सकता है। पहले और दूसरे प्रकार को नियमित रूप से स्टैंड-अलोन स्थापत्य के रूप संदर्भित किया जाता है: प्रत्यक्ष एनालॉग संश्लेषण जिसे मिश्रित -फिल्टर-विभाजक स्थापत्य भी कहा जाता है[1] जैसा कि 1960 के दशक में और अधिक आधुनिक प्रत्यक्ष डिजिटल संश्लेषित्र में पाया गया। तीसरे प्रकार का संश्लेषित्र नियमित रूप से संचार प्रणाली एकीकृत परिपथ रचक खंड के रूप में उपयोग किया जाता है: पूर्णांक-एन और आंशिक-एन सहित अप्रत्यक्ष डिजिटल संश्लेषित्र।[2] हाल ही में विकसित टीएएफ-डीपीएस भी एक सीधी पद्धति है। यह क्लॉक पल्स ट्रेन में सीधे प्रत्येक पल्स के तरंगरूप का निर्माण करता है।
डिजीफेज संश्लेषित्र
यह कुछ विधियों में अप्रत्यक्ष डिजिटल संश्लेषित्र के समान है, परंतु इसमें वास्तु संबंधी विभेद हैं। इसके बड़े लाभों में से एक यह है कि डिजीफेज संश्लेषित्र, किसी दिए गए संदर्भ आवृत्ति के साथ अन्य प्रकार के संश्लेषित्र की तुलना में अधिक उत्तम वियोजन की अनुमति देता है।[3]
समय-औसत-आवृत्ति प्रत्यक्ष अवधि संश्लेषण (टीएएफ-डीपीएस)
हाल ही में, समय-औसत-आवृत्ति प्रत्यक्ष अवधि संश्लेषण नाम की एक तकनीक आवृत्ति संश्लेषित्र परिवार में एक नए सदस्य के रूप में विकसित हुआ है। यह कालद संकेत चालित एकीकृत परिपथ के लिए आवृत्ति उत्पादन पर केंद्रित है। अन्य सभी तकनीकों से अलग, यह समय-औसत-आवृत्ति की एक नई अवधारणा का उपयोग करता है।[4] इसका उद्देश्य ऑन-चिप क्लॉक संकेत उत्पादन के क्षेत्र में दो लंबे समय तक चलने वाली समस्याओं का समाधान करना है: यादृच्छिक-आवृत्ति-उत्पादन और तात्कालिक-आवृत्ति-स्विचन।
बुनियादी समय इकाई से प्रारंभ करते हुए, समय-औसत-आवृत्ति प्रत्यक्ष अवधि संश्लेषण पहले दो प्रकार के वर्त्तुल टीAऔर टीB.बनाता है क्लॉक पल्स ट्रेन बनाने के लिए इन दो प्रकार के चक्रों का उपयोग अंतःपत्रित आकृति में किया जाता है। परिणाम स्वरूप,समय-औसत-आवृत्ति प्रत्यक्ष अवधि संश्लेषण यादृच्छिक-आवृत्ति-उत्पादन और तात्कालिक-आवृत्ति-स्विचन की समस्याओं को अधिक प्रभावी ढंग से संबोधित करने में सक्षम है। समय-औसत-आवृत्ति अवधारणा का उपयोग करने वाली पहली परिपथ तकनीक, जिसे 1990 के दशक के अंत में विकसित किया गया था। 2008 में टीएएफ अवधारणा की शुरुआत के बाद से, आवृत्ति संश्लेषण तकनीक का विकास औपचारिक रूप से टीएएफ पर कार्य करता है। इस तकनीक का विस्तृत विवरण उन पुस्तकों में पाया जा सकता है[5] [6]। जैसे-जैसे विकास आगे बढ़ता है, यह धीरे-धीरे स्पष्ट हो जाता है कि समय-औसत-आवृत्ति प्रत्यक्ष अवधि संश्लेषण प्रणाली स्तर के नवाचार के लिए एक परिपथ स्तर का समर्थक है।[7] इसका उपयोग घड़ी संकेत उत्पादन के अतिरिक्त कई क्षेत्रों में किया जा सकता है। इसका प्रभाव इसलिए महत्वपूर्ण है क्योंकि घड़ी संकेत विद्युतकीय में इसका महत्वपूर्ण उपयोग है, जो विद्युतकीय संसार के भीतर समय के प्रवाह की स्थापना करता है। मूर के नियम के दिशात्मक परिवर्तन में इसका गहरा प्रभाव देखा जा रहा है।[8]
इतिहास
संश्लेषित्र के व्यापक उपयोग से पहले, स्टेशनों पर विभिन्न आवृत्तियों को प्राप्त करने के लिए, रेडियो और टेलीविज़न अभिग्राही एक स्थानीय दोलित्र के हस्तचालित समस्वरण पर निर्भर थे, जो आवृत्ति निर्धारित करने के लिए विप्रेरक और संधारित्र, या कभी-कभी अनुनादी संचरण माध्यमों से निर्मित अनुनादी परिपथ का उपयोग करता था। अभिग्राही को अलग-अलग आवृत्तियों के लिए या तो एक चर संधारित्र, या एक कुंजी द्वारा समायोजित किया गया था, जो वांछित मार्ग के लिए उचित समस्वर परिपथ को चुनता था, जैसे कि बुर्ज समस्वरित के साथ सामान्यतः 1980 के दशक से प्रारम्भिक टेलीविजन अभिग्राही में उपयोग किया जाता था। यद्यपि एक समस्वरित परिपथ की अनुनादी आवृत्ति अत्यधिक स्थिर नहीं होती है; तापमान में परिवर्तन और घटकों की उम्र बढ़ने से आवृत्ति का प्रवाह होता है, जिससे अभिग्राही, स्टेशन की आवृत्ति से हट जाता है। स्वचालित आवृत्ति नियंत्रण प्रवाह की कुछ समस्या को हल करता है, परंतु हस्तचालित समस्वरण प्रायः आवश्यक होती थी। चूंकि प्रसारी आवृत्तियों को स्थिर किया जाता है यह अभिग्राही में निश्चित, स्थिर आवृत्तियों के सटीक स्रोत समस्या का समाधान करता है।
स्फटिक दोलित्र अनुनादी यंत्र एलसी परिपथ की तुलना में परिमाण के कई क्रम मे अधिक स्थिर होते हैं और जब स्थानीय दोलित्र की आवृत्ति को नियंत्रित करने के लिए उपयोग किया जाता है तो अभिग्राही को समस्वरित बनाए रखने के लिए पर्याप्त स्थिरता प्रदान करता है। यद्यपि स्फटिक की अनुनादी आवृत्ति इसके आयामों द्वारा निर्धारित की जाती है और अभिग्राही को अलग-अलग आवृत्तियों पर समस्वरित करने के लिए भिन्न नहीं किया जा सकता है। एक समाधान कई स्फटिकों को नियोजित करना है। यह क्रूर बल तकनीक तब व्यावहारिक है जब अत्यधिक कम आवृत्तियों की आवश्यकता होती है, परंतु कई अनुप्रयोगों में यह महंगा और अव्यवहारिक हो जाता है। उदाहरण के लिए, कई देशों में एफएम रेडियो बैंड लगभग 88 मेगाहर्ट्ज़ से 108 मेगाहर्ट्ज़ तक 100 अलग-अलग चैनल आवृत्ति का समर्थन करता है; प्रत्येक चैनल में समस्वरित करने की क्षमता के लिए 100 स्फटिक की आवश्यकता होगी। केबल टेलीविजन अधिक व्यापक बैंड पर अधिक आवृत्तियों या प्रसारणों का समर्थन करता है। बड़ी संख्या में स्फटिक, लागत को बढ़ाते हैं और इन्हे अधिक स्थान की आवश्यकता होती है।
इसका समाधान परिपथ का विकास था जो स्फटिक दोलित्र द्वारा उत्पादित संदर्भ आवृत्ति से कई आवृत्तियों को उत्पन्न कर सकता था। इसे आवृत्ति संश्लेषित्र कहा जाता है। नई संश्लेषित आवृत्तियों में मुख्य स्फटिक दोलित्र में आवृत्ति स्थिरता होगी, क्योंकि वे इससे उत्पादित हुए थे।
आवृत्तियों को संश्लेषित करने के लिए विभिन्न तकनीकों को कई वर्षों में तैयार किया गया है। कुछ उपागमों में चरण बंद चक्र, द्वि मिश्रित, त्रि मिश्रित, संनादी, द्वि मिश्रित विभाजक और प्रत्यक्ष डिजिटल संश्लेषण सम्मिलित हैं। उपागमों का चुनाव कई कारकों पर निर्भर करता है, जैसे कि लागत, जटिलता, आवृत्ति चरण आकार, स्विचन दर, चरण शोर और मिथ्या उत्पाद।
सुसंगत तकनीकें एकल, स्थिर मुख्य दोलित्र से प्राप्त आवृत्तियों को उत्पन्न करती हैं। अधिकांश अनुप्रयोगों में, एक स्फटिक दोलित्र साधारण है, परंतु अन्य अनुनादी यंत्र और आवृत्ति स्रोतों का उपयोग किया जा सकता है। असंगत तकनीकें कई स्थिर दोलित्रों के एक समुच्चय से आवृत्तियों को प्राप्त करती हैं।[9] व्यावसायिक अनुप्रयोगों में अधिकांश संश्लेषित्र सादगी और कम लागत के कारण सुसंगत तकनीकों का उपयोग करते हैं।
वाणिज्यिक रेडियो अभिग्राही में प्रयुक्त संश्लेषित्र बड़े पैमाने पर चरण बंद चक्र पर आधारित होते हैं। कई प्रकार के आवृत्ति संश्लेषित्र एकीकृत परिपथ के रूप में उपलब्ध हैं, जो लागत और आकार को कम करते हैं। उच्च अंत अभिग्राही और विद्युतकीय परीक्षण उपकरण प्रायः संयोजन में अधिक परिष्कृत तकनीकों का उपयोग करते हैं।
प्रणाली विश्लेषण और डिजाइन
एक सुविचारित डिजाइन प्रक्रिया को एक सफल संश्लेषित्र परियोजना के लिए पहला महत्वपूर्ण कदम माना जाता है।[10] आवृत्ति संश्लेषित्र के प्रणाली की रूपरेखा में, मनसेविच कहते हैं, अनुभवी संश्लेषित्र डिज़ाइनर के रूप में कई बेहतरीन डिज़ाइन प्रक्रियाएं हैं।[10]आवृत्ति संश्लेषित्र के प्रणाली विश्लेषण में आउटपुट आवृत्ति रेंज (या आवृत्ति बैंडविड्थ या ट्यूनिंग रेंज), आवृत्ति इंक्रीमेंट्स (या रिज़ॉल्यूशन या आवृत्ति ट्यूनिंग), आवृत्ति स्टेबिलिटी (या फ़ेज़ स्टेबिलिटी, नकली आउटपुट की तुलना), फ़ेज़ नॉइज़ परफॉर्मेंस (जैसे, स्पेक्ट्रल शुद्धता) सम्मिलित हैं। , स्विचन समय (निपटान समय और राइज टाइम की तुलना करें), और आकार, बिजली की खपत और लागत।[11][12] जेम्स ए. क्रॉफर्ड कहते हैं कि ये परस्पर विरोधी आवश्यकताएं हैं।[12]
आवृत्ति संश्लेषण तकनीकों पर प्रभावशाली प्रारंभिक पुस्तकों में फ़्लॉइड एम. गार्डनर (उनकी 1966 की फ़ैज़लॉक तकनीकें) सम्मिलित हैं।[13] और वेंसेस्लाव एफ. क्रुपा (उनकी 1973 आवृत्ति संश्लेषण) द्वारा।[14] यांत्रिक गियर-अनुपात संबंधों के अनुरूप गणितीय तकनीकों को आवृत्ति संश्लेषण में नियोजित किया जा सकता है जब आवृत्ति संश्लेषण कारक पूर्णांक का अनुपात होता है।[14]यह विधि स्पेक्ट्रल स्पर्स के वितरण और दमन की प्रभावी योजना बनाने की अनुमति देती है।
प्रत्यक्ष डिजिटल संश्लेषण सहित चर-आवृत्ति संश्लेषित्र, नियमित रूप से चरण का प्रतिनिधित्व करने के लिए मोडुलो-एन अंकगणित का उपयोग करके डिज़ाइन किए गए हैं।
पीएलएल संश्लेषित्र का सिद्धांत
- मुख्य लेख देखें: फेज-लॉक्ड लूप
फेज लॉक्ड लूप एक फीडबैक कंट्रोल प्रणाली है। यह दो इनपुट संकेतों के चरणों की तुलना करता है और एक त्रुटि संकेत उत्पन्न करता है जो उनके चरणों के बीच के विभेद के समानुपाती होता है।[15] त्रुटि संकेत तब कम पास फ़िल्टर किया जाता है और एक वोल्टेज-नियंत्रित ऑसिलेटर (VCO) को चलाने के लिए उपयोग किया जाता है जो एक आउटपुट आवृत्ति बनाता है। आउटपुट आवृत्ति को आवृत्ति डिवाइडर के माध्यम से प्रणाली के इनपुट में वापस फीड किया जाता है, जिससे एक नकारात्मक प्रतिपुष्टि लूप बनता है। यदि आउटपुट आवृत्ति बहती है, तो चरण त्रुटि संकेत बढ़ेगा, आवृत्ति को विपरीत दिशा में चलाएगा ताकि त्रुटि कम हो सके। इस प्रकार आउटपुट दूसरे इनपुट पर आवृत्ति पर लॉक हो जाता है। इस अन्य इनपुट को 'संदर्भ' कहा जाता है और सामान्यतः एक स्फटिक ऑसिलेटर से प्राप्त होता है, जो आवृत्ति में अत्यधिक स्थिर होता है। नीचे दिया गया ब्लॉक आरेख PLL आधारित आवृत्ति संश्लेषित्र के मूल तत्वों और व्यवस्था को दर्शाता है।
[[image:PLL frequency synthesizer 2.svg|thumb|upright=1.7|सामान्य प्रकार के पीएलएल संश्लेषित्र का ब्लॉक आरेख।
एक आवृत्ति संश्लेषित्र की कई आवृत्तियों को उत्पन्न करने की क्षमता की कुंजी आउटपुट और फीडबैक इनपुट के बीच विभाजक है। यह सामान्यतः एक डिजिटल काउंटर के रूप में होता है, जिसमें आउटपुट सिग्नल क्लॉक सिग्नल के रूप में कार्य करता है। काउंटर कुछ प्रारंभिक गिनती मूल्य के लिए पूर्व निर्धारित है, और घड़ी संकेत के प्रत्येक चक्र पर उलटी गिनती करता है। जब यह शून्य पर पहुंच जाता है, तो काउंटर आउटपुट की स्थिति बदल जाती है और काउंट वैल्यू फिर से लोड हो जाती है। यह परिपथ फ्लिप-फ्लॉप (इलेक्ट्रॉनिक्स) | फ्लिप-फ्लॉप का उपयोग करके लागू करने के लिए सीधा है, और क्योंकि यह प्रकृति में डिजिटल डेटा है, अन्य डिजिटल घटकों या माइक्रोप्रोसेसर के लिए इंटरफ़ेस करना अत्यधिक आसान है। यह संश्लेषित्र द्वारा आवृत्ति आउटपुट को डिजिटल प्रणाली द्वारा आसानी से नियंत्रित करने की अनुमति देता है।
उदाहरण
मान लीजिए कि संदर्भ संकेत 100 kHz है, और डिवाइडर को 1 और 100 के बीच किसी भी मान पर प्रीसमुच्चय किया जा सकता है। तुलनित्र द्वारा उत्पन्न त्रुटि संकेत केवल तभी शून्य होगा जब डिवाइडर का आउटपुट भी 100 kHz होगा। ऐसा होने के लिए, VCO को एक आवृत्ति पर चलना चाहिए जो 100 kHz x विभक्त गणना मान है। इस प्रकार यह 2 की गिनती के लिए 1, 200 kHz की गिनती के लिए 100 kHz का उत्पादन करेगा, 10 की गिनती के लिए 1 MHz और इसी तरह। ध्यान दें कि सरलतम पूर्णांक एन डिवाइडर के साथ संदर्भ आवृत्ति के केवल पूरे गुणकों को प्राप्त किया जा सकता है। आंशिक एन डिवाइडर आसानी से उपलब्ध हैं।[16]
व्यावहारिक विचार
व्यवहार में इस प्रकार की आवृत्ति संश्लेषित्र आवृत्तियों की एक अत्यधिक विस्तृत श्रृंखला पर कार्य नहीं कर सकता है, क्योंकि तुलनित्र के पास एक सीमित बैंडविड्थ (सिग्नल प्रोसेसिंग) होगा और अलियासिंग समस्याओं से ग्रस्त हो सकता है। यह झूठी लॉकिंग स्थितियों या बिल्कुल भी लॉक करने में असमर्थता का कारण बनेगा। इसके अतिरिक्त, एक उच्च आवृत्ति VCO बनाना कठिन है जो अत्यधिक विस्तृत श्रृंखला में संचालित होता है। यह कई कारकों के कारण है, परंतु प्राथमिक प्रतिबंध वैरिकैप्स की सीमित समाई सीमा है। हालांकि, अधिकांश प्रणालियों में जहां एक संश्लेषित्र का उपयोग किया जाता है, हम एक विशाल सीमा के बाद नहीं होते हैं, बल्कि कुछ परिभाषित सीमा पर एक परिमित संख्या होती है, जैसे कि एक विशिष्ट बैंड में कई रेडियो चैनल।
कई रेडियो अनुप्रयोगों को आवृत्तियों की आवश्यकता होती है जो डिजिटल काउंटर पर सीधे इनपुट से अधिक होती हैं। इस पर काबू पाने के लिए, पूरे काउंटर का निर्माण हाई-स्पीड लॉजिक जैसे कि उत्सर्जक युग्मित तर्क, या अधिक सामान्यतः, एक तेज प्रारंभिक विभाजन चरण का उपयोग करके किया जा सकता है जिसे प्रीस्कूलर कहा जाता है जो आवृत्ति को एक प्रबंधनीय स्तर तक कम कर देता है। चूंकि प्रीस्कूलर समग्र विभाजन अनुपात का हिस्सा है, एक निश्चित प्रीस्कूलर संकीर्ण चैनल स्पेसिंग वाले प्रणाली को डिजाइन करने में समस्याएं पैदा कर सकता है - सामान्यतः रेडियो अनुप्रयोगों में सामना करना पड़ता है। इसे दोहरे-मॉड्यूलस प्रीस्कूलर का उपयोग करके दूर किया जा सकता है।[16] आगे के व्यावहारिक पहलू इस बात से संबंधित हैं कि प्रणाली चैनल से चैनल पर कितना समय स्विच कर सकता है, पहली बार स्विच करने पर लॉक होने का समय और आउटपुट में कितना शोर है। ये सभी प्रणाली के लूप फिल्टर का एक कार्य है, जो आवृत्ति तुलनित्र के आउटपुट और वीसीओ के इनपुट के बीच रखा गया एक कम-पास फिल्टर है। आम तौर पर आवृत्ति तुलनित्र का उत्पादन लघु त्रुटि दालों के रूप में होता है, परंतु वीसीओ का इनपुट एक चिकनी शोर मुक्त डीसी वोल्टेज होना चाहिए। (इस सिग्नल पर कोई भी शोर स्वाभाविक रूप से वीसीओ के आवृत्ति मॉडुलन का कारण बनता है।) भारी फ़िल्टरिंग वीसीओ को परिवर्तनों का जवाब देने में धीमा कर देगा, जिसके कारण प्रवाह और धीमी प्रतिक्रिया समय होगा, परंतु हल्का फ़िल्टरिंग शोर और लयबद्ध्स के साथ अन्य समस्याएं पैदा करेगा। इस प्रकार फ़िल्टर का डिज़ाइन प्रणाली के प्रदर्शन के लिए महत्वपूर्ण है और वास्तव में मुख्य क्षेत्र जिस पर एक संश्लेषित्र प्रणाली का निर्माण करते समय एक डिजाइनर ध्यान केंद्रित करेगा।[16]
== आवृत्ति मॉड्यूलेटर == के रूप में प्रयोग करें
कई PLL आवृत्ति संश्लेषित्र आवृत्ति मॉड्यूलेशन (FM) भी उत्पन्न कर सकते हैं। मॉड्यूलेटिंग सिग्नल लूप फिल्टर के आउटपुट में जोड़ा जाता है, सीधे VCO और संश्लेषित्र आउटपुट की आवृत्ति को बदलता है। मॉडुलन चरण तुलनित्र आउटपुट पर भी दिखाई देगा, किसी भी आवृत्ति विभाजन द्वारा आयाम में कमी। मॉड्यूलेटिंग सिग्नल में कोई भी वर्णक्रमीय घटक लूप फिल्टर द्वारा अवरुद्ध होने के लिए अत्यधिक कम है, VCO इनपुट पर मॉड्यूलेटिंग सिग्नल के विपरीत ध्रुवीयता के साथ समाप्त होता है, इस प्रकार उन्हें रद्द कर देता है। (लूप प्रभावी रूप से इन घटकों को VCO शोर के रूप में ट्रैक करने के लिए देखता है।) लूप फ़िल्टर कटऑफ आवृत्ति के ऊपर मॉड्यूलेशन घटक VCO इनपुट पर वापस नहीं आ सकते हैं, इसलिए वे VCO आउटपुट में बने रहते हैं।[17] इसलिए यह सरल योजना कम आवृत्ति (या डीसी) मॉड्यूलेटिंग संकेतों को सीधे नियंत्रित नहीं कर सकती है, परंतु इस पद्धति का उपयोग करने वाले कई एसी-युग्मित वीडियो और ऑडियो एफएम प्रसारीों में यह कोई समस्या नहीं है। ऐसे संकेतों को पीएलएल लूप फिल्टर की कटऑफ आवृत्ति के ऊपर एक सबकैरियर पर भी रखा जा सकता है।
उपरोक्त सीमा को पार करने के लिए दो-बिंदु मॉडुलन का उपयोग करके पीएलएल आवृत्ति संश्लेषित्र को कम आवृत्ति पर और डीसी के नीचे संशोधित किया जा सकता है।[18] मॉड्यूलेशन पहले की तरह वीसीओ पर लागू होता है, परंतु अब संश्लेषित्र के लिए डिजिटल रूप से एनालॉग एफएम सिग्नल के साथ सहानुभूति में एक तेज डेल्टा सिग्मा एडीसी का उपयोग करके भी लागू किया जाता है।
यह भी देखें
- सुपरहेटरोडाइन अभिग्राही
- डिजिटल रूप से नियंत्रित ऑसिलेटर
- डुअल-मॉड्यूलस प्रीस्कूलर
- वाडले लूप
संदर्भ
- ↑ Popiel-Gorski (1975, p. 25)
- ↑ Egan (2000, pp. 14–27)
- ↑ Egan (2000, pp. 372–376)
- ↑ Xiu, Liming (2008). "The concept of time-average-frequency and mathematical analysis of flying-adder frequency synthesis architecture". IEEE Circuits and Systems Magazine. 8 (3): 27–51. doi:10.1109/mcas.2008.928421. ISSN 1531-636X. S2CID 21809964.
- ↑ Xiu, Liming (2012). Nanometer frequency synthesis beyond the phase-locked loop. Hoboken: John Wiley & Sons. ISBN 978-1-118-34795-9. OCLC 797919764.
- ↑ Xiu, Liming (2015). From frequency to time-average-frequency : a paradigm shift in the design of electronic system. New York: IEEE Press. ISBN 978-1-119-10217-5. OCLC 908075308.
- ↑ Xiu, Liming (2017). "Clock Technology: The Next Frontier". IEEE Circuits and Systems Magazine. 17 (2): 27–46. doi:10.1109/mcas.2017.2689519. ISSN 1531-636X. S2CID 24013085.
- ↑ Xiu, Liming (2019). "Time Moore: Exploiting Moore's Law From The Perspective of Time". IEEE Solid-State Circuits Magazine. 11 (1): 39–55. doi:10.1109/mssc.2018.2882285. ISSN 1943-0582. S2CID 59619475.
- ↑ Manassewitsch (1987, p. 7)
- ↑ 10.0 10.1 Manassewitsch (1987, p. 151)
- ↑ Manassewitsch (1987, p. 51)
- ↑ 12.0 12.1 Crawford (1994, p. 4)
- ↑ Gardner (1966)
- ↑ 14.0 14.1 Kroupa (1999, p. 3)
- ↑ Phase is the integral of frequency. Controlling the phase will also control the frequency.
- ↑ 16.0 16.1 16.2 Banerjee (2006)
- ↑ Gardner1966
- ↑ Owen (2001)
- Banerjee, Dean (2006), PLL Performance, Simulation and Design Handbook (4th ed.), National Semiconductor, archived from the original on 2008-11-21, retrieved 2008-10-20. Also PDF version.
- Crawford, James A. (1994), Frequency Synthesizer Design Handbook, Artech House, ISBN 0-89006-440-7
- Egan, William F. (2000), Frequency Synthesis by Phase-lock (2nd ed.), John Wiley & Sons, ISBN 0-471-32104-4
- Gardner, Floyd M. (1966), Phaselock Techniques, John Wiley and Sons
- Kroupa, Venceslav F. (1999), Direct Digital Frequency Synthesizers, IEEE Press, ISBN 0-7803-3438-8
- Kroupa, Venceslav F. (1973), Frequency Synthesis: Theory, Design & Applications, Griffin, ISBN 0-470-50855-8
- Manassewitsch, Vadim (1987), Frequency Synthesizers: Theory and Design (3rd ed.), John Wiley & Sons, ISBN 0-471-01116-9
- Popiel-Gorski, Jerzy (1975), Frequency Synthesis: Techniques and Applications, IEEE Press, ISBN 0-87942-039-1
- Owen, David (2001), Fractional-N Synthesizers, Microwave Journal
- Xiu, Liming (2012), Nanometer Frequency Synthesis beyond Phase Locked Loop, Aug. 2012, John Wiley IEEE press (IEEE Press Series on Microelectronic Systems), ISBN 978-1-118-16263-7.
- Xiu, Liming (2015), From Frequency to Time-Average-Frequency: A Paradigm Shift in the Design of Electronic system, May 2015, John Wiley IEEE press (IEEE Press Series on Microelectronic Systems), ISBN 978-1-119-02732-4.
अग्रिम पठन
- Ulrich L. Rohde "Digital PLL Frequency Synthesizers – Theory and Design ", Prentice-Hall, Inc., Englewood Cliffs, NJ, January 1983
- Ulrich L. Rohde " Microwave and Wireless Synthesizers: Theory and Design ", John Wiley & Sons, August 1997, ISBN 0-471-52019-5
बाहरी संबंध
- Hewlett-Packard 5100A (tunable, 0.01 Hz-resolution Direct Frequency Synthesizer introduced in 1964; to HP, direct synthesis meant PLL not used, while indirect meant a PLL was used)
- Hewlett-Packard (December 1965). Model 5100A Synthesizer (PDF). Operating and Service Manual.
- Hewlett-Packard (August 1965). Model 5110A Synthesizer Driver (PDF). Operating and Service Manual.
- Frequency Synthesizer U.S. Patent 3,555,446, Braymer, N. B., (1971, January 12)
- Oliver, Bernard M. (May 1964). "Digital Frequency Synthesis" (PDF). Hewlett-Packard Journal. 15 (9): 1.
- Van Duzer, Victor E. (May 1964). "A 0-50 Mc Frequency Synthesizer with Excellent Stability, Fast Switching, and Fine Resolution" (PDF). Hewlett-Packard Journal. 15 (9): 1–6.. HP 5100A Direct synthesizer: comb generator; filter, mix, divide. Given 3.0bcd MHz, mix with 24 MHz and filter to get 27.0bcd MHz, mix with 3.a MHz and filter to get 30.abcd MHz; divide by 10 and filter to get 3.0abcd MHz; feed to next stage to get another digit or mix up to 360.abcd MHz and start mixing and filtering with other frequencies in 1 MHz (30–39 MHz) and 10 MHz (350–390 MHz) steps. Spurious signals are -90 dB (p. 2).
- Van Duzer, Victor E. (May 1964). "Notes on the Application of Frequency Synthesizers" (PDF). Hewlett-Packard Journal. 15 (9): 7–8.
- Cutler, Leonard S. (December 1963). "Examination of the Atomic Spectral Lines of a Cesium Beam Tube with the HP Frequency Synthesizer" (PDF). Hewlett-Packard Journal. 15 (4).
- Shanahan, John. C. (December 1971). "Uniting Signal Generation and Signal Synthesis: A simultaneous solution is devised to the problems of signal generation and signal use. while optimizing both for bench and automatic use" (PDF). Hewlett-Packard Journal. 23 (4): 2–13.. HP 8660A/B Multiloop PLL synthesizer.