पॉवरक्विसीसी: Difference between revisions
No edit summary |
No edit summary |
||
Line 1: | Line 1: | ||
{{POWER, PowerPC, and Power ISA}} | {{POWER, PowerPC, and Power ISA}} | ||
''' | '''पॉवरक्विसीसी''' [[फ्रीस्केल सेमीकंडक्टर]] के कई पावरपीसी- और [[Power ISA|पावर आईएएस]]-आधारित [[ microcontroller |माइक्रोकंट्रोलर]] का नाम है। वे एक या एक से अधिक [[पावरपीसी]] कोर और [[ संचार प्रोसेसर मॉड्यूल |संचार प्रोसेसर मॉड्यूल]] (क्विसीसी) के आसपास बनाए गए हैं, जो इनपुट/आउटपुट, संचार, [[ अतुल्यकालिक अंतरण विधा |एटीएम]], सुरक्षा त्वरण, [[ कम्प्यूटर नेट्वर्किंग |कम्प्यूटर नेट्वर्किंग]] और [[ USB |यूएसबी]] जैसे कार्यों में विशेषज्ञता वाला भिन्न [[ जोखिम |आरआईएससी]] कोर है। कई घटक [[अंतः स्थापित प्रणाली|एम्बेडेड]] अनुप्रयोगों के लिए तैयार किए गए [[सिस्टम-ऑन-अ-चिप]] डिज़ाइन हैं। | ||
पॉवरक्विसीसी प्रोसेसर का उपयोग नेटवर्किंग, ऑटोमोटिव, औद्योगिक, भंडारण, मुद्रण और उपभोक्ता अनुप्रयोगों में किया जाता है। फ्रीस्केल अपने मोबाइलजीटी प्लेटफॉर्म के भाग के रूप में पॉवरक्विसीसी प्रोसेसर का उपयोग कर रहा है। | |||
फ़्रीस्केल प्राचीन [[68k]] प्रौद्योगिकी पर आधारित | फ़्रीस्केल प्राचीन [[68k]] प्रौद्योगिकी पर आधारित क्विसीसीs भी बनाती है। | ||
प्रोसेसर की चार भिन्न-भिन्न श्रेणियां हैं, जो मुख्य रूप से प्रसंस्करण शक्ति पर आधारित हैं। | प्रोसेसर की चार भिन्न-भिन्न श्रेणियां हैं, जो मुख्य रूप से प्रसंस्करण शक्ति पर आधारित हैं। | ||
Line 10: | Line 10: | ||
== पावरक्विक I == | == पावरक्विक I == | ||
[[Image:XPC855TZP66D4 3K20A.jpg|thumb|150px|[[सन माइक्रोसिस्टम्स]] [[सूर्य अग्नि]] का फ्रीस्केल XPC855T सर्विस प्रोसेसर]]एमपीसी8xx सदस्य मोटोरोला का प्रथम पावरपीसी आधारित एम्बेडेड प्रोसेसर था, जो नेटवर्क प्रोसेसर और सिस्टम-ऑन-ए-चिप डिवाइस के लिए उपयुक्त था। कोर पावरपीसी विनिर्देश का मूल कार्यान्वयन है। यह एकल विषय है, एमएमयू के साथ चार चरण पाइपलाइनयुक्त कोर और 133 मेगाहर्ट्ज तक की गति वाला [[शाखा भविष्यवक्ता|शाखा भविष्यवाणी इकाई]] है। एमपीसी821 को 1995 में एमपीसी860 के साथ पूर्ण | [[Image:XPC855TZP66D4 3K20A.jpg|thumb|150px|[[सन माइक्रोसिस्टम्स]] [[सूर्य अग्नि]] का फ्रीस्केल XPC855T सर्विस प्रोसेसर]]एमपीसी8xx सदस्य मोटोरोला का प्रथम पावरपीसी आधारित एम्बेडेड प्रोसेसर था, जो नेटवर्क प्रोसेसर और सिस्टम-ऑन-ए-चिप डिवाइस के लिए उपयुक्त था। कोर पावरपीसी विनिर्देश का मूल कार्यान्वयन है। यह एकल विषय है, एमएमयू के साथ चार चरण पाइपलाइनयुक्त कोर और 133 मेगाहर्ट्ज तक की गति वाला [[शाखा भविष्यवक्ता|शाखा भविष्यवाणी इकाई]] है। एमपीसी821 को 1995 में एमपीसी860 के साथ पूर्ण क्विसीसी इंजन के साथ प्रस्तुत किया गया था। 1997 में कम कैश और IO पोर्ट के साथ पतला संस्करण, एमपीसी850 आया है। क्विसीसी [[ संचार प्रोसेसर मॉड्यूल ]](सीपीएम) सीपीयू से नेटवर्किंग कार्यों को ऑफलोड करता है, इस प्रकार इस सदस्य को पॉवरक्विसीसी के रूप में ब्रांड किया जाता है। सदस्य के सभी प्रोसेसर यूएसबी, सीरियल, पीसीएमसीआईए, एटीएम और ईथरनेट नियंत्रकों जैसी ऑन-चिप सुविधाओं और 1 [[KiB]] से 16 KiB तक की L1 कैश की मात्रा में भिन्न होते हैं। | ||
एमपीसी8xx - सभी | एमपीसी8xx - सभी पॉवरक्विसीसी प्रोसेसर इस सामान्य नामकरण योजना को वर्णित करते हैं। | ||
* एमपीसी821 - प्रथम एम्बेडेड पावरपीसी प्रोसेसर, एकीकृत सीपीएम के साथ, | * एमपीसी821 - प्रथम एम्बेडेड पावरपीसी प्रोसेसर, एकीकृत सीपीएम के साथ, किन्तु कोई एफपीयू नहीं और 50 मेगाहर्ट्ज तक की गति में आया। | ||
* एमपीसी860 - | * एमपीसी860 - पूर्ण रूप से एकीकृत क्विसीसी इंजन वाला प्रथम पावरपीसी, 80 मेगाहर्ट्ज तक की गति के साथ | ||
* एमपीसी850 -एकीकृत यूएसबी और ईथरनेट के साथ | * एमपीसी850 -एकीकृत यूएसबी और ईथरनेट के साथ कम लागत वाला एमपीसी860। 50 मेगाहर्ट्ज तक की गति | ||
== पावरक्विक II == | == पावरक्विक II == | ||
[[Image:MPC8245.jpg|thumb|right|[[Qlogic]] SANbox 5200 [[फाइबर चैनल]] स्विच में एमपीसी8245]] | [[Image:MPC8245.jpg|thumb|right|[[Qlogic]] SANbox 5200 [[फाइबर चैनल]] स्विच में एमपीसी8245]]पॉवरक्विसीसी II को 1998 में प्रस्तुत किया गया था और यह पावरपीसी 603e .2F 603ev का प्रत्यक्ष वंशज है और कोर भी 603e या G2 नाम से जाना जाता है। प्रोसेसर में अभी भी 16/16 KiB निर्देश/डेटा L1 कैश है, और 450 मेगाहर्ट्ज तक आवृत्तियों तक पहुंच रहे हैं। इन संचार प्रोसेसरों का उपयोग [[आईपी पर आवाज|वीओआईपी]] सिस्टम, [[ टेलिफ़ोन एक्सचेंज | टेलीकॉम स्विच,]] [[पहुंच बिंदु बेस स्टेशन|सेलुलर बेस स्टेशन]] और [[डिजिटल सब्सक्राइबर लाइन एक्सेस मल्टीप्लेक्सर]] जैसे अनुप्रयोगों में किया जाता है। अधिक शक्तिशाली पॉवरक्विसीसी II प्रो लाइन के पक्ष में प्रोसेसर के पॉवरक्विसीसी II सदस्य को चरणबद्ध उपाय से समाप्त कर दिया गया है। इस कोर के अग्रिम विकास की कोई योजना नहीं है। | ||
एमपीसी82xx - सभी | एमपीसी82xx - सभी पॉवरक्विसीसी II प्रोसेसर इस सामान्य नामकरण योजना की भागीदारी करते हैं। | ||
=== पावरक्विक II प्रो === | === पावरक्विक II प्रो === | ||
2004 में प्रस्तुत किया गया, [[PowerPC e300| | 2004 में प्रस्तुत किया गया, [[PowerPC e300|e300]] कोर पर आधारित, उन्नत [[PowerPC e300|पावरपीसी]] 603eve कोर, 32/32 KiB निर्देश/डेटा L1 कैश के साथ है। पॉवरक्विसीसी II प्रो का उपयोग [[राउटर (कंप्यूटिंग)|राउटर]],[[ प्रसार बदलना |स्विच]],[[ संगणक मुद्रक | प्रिंटर]], [[ नेटवर्क से जुड़ा संग्रहण |नेटवर्क से जुड़ा संग्रहण]], [[ बेतार संग्रहण बिन्दू |वायरलेस एक्सेस पॉइंट]] और डिजिटल सब्सक्राइबर लाइन एक्सेस मल्टीप्लेक्सर के लिए [[नेटवर्क प्रोसेसिंग यूनिट]] के रूप में किया जाता है। पॉवरक्विसीसी II प्रो प्रोसेसर 677 मेगाहर्ट्ज तक पहुंचता है, और इसमें यूएसबी, [[ पेरिफ़ेरल कंपोनेंट इंटरकनेक्ट |पेरिफ़ेरल कंपोनेंट इंटरकनेक्ट]], [[ईथरनेट]] और सुरक्षा उपकरणों जैसी कई एम्बेडेड प्रौद्योगिकीें सम्मिलित हो सकती हैं। वे मूल पॉवरक्विसीसी I और पॉवरक्विसीसी II श्रृंखला में उपयोग किए गए सीपीएम के अतिरिक्त नए क्विसीसी इंजन नेटवर्क ऑफलोड इंजन का भी उपयोग करते हैं। मेमोरी कंट्रोलर डीडीआर और डीडीआर2 एसडीआरएएम के लिए समर्थन प्रदान करता है। | ||
एमपीसी83xx - सभी | एमपीसी83xx - सभी पॉवरक्विसीसी II प्रो प्रोसेसर इस सामान्य नामकरण योजना की भागीदारी करते हैं। अनुगामी ई प्रदर्शित करता है कि प्रोसेसर में अंतर्निहित एन्क्रिप्शन मॉड्यूल है। 834x नाम वाले सभी उपकरणों में क्विक इंजन का अभाव होता है, जबकि 836x जैसे नंबर वाले उपकरणों में क्विक इंजन होता है। | ||
* [https://www.nxp.com/products/processors-and-microcontrollers/legacy-mpu-mcus/powerquicc-processors/powerquicc-ii-pro-mpc83xx/low-power-powerquicc-ii-pro-processor- with-ddr2-pci-1-gb-ईथरनेट-सुरक्षा-यूएसबी:एमपीसी8313E एमपीसी8313E] | * [https://www.nxp.com/products/processors-and-microcontrollers/legacy-mpu-mcus/powerquicc-processors/powerquicc-ii-pro-mpc83xx/low-power-powerquicc-ii-pro-processor- with-ddr2-pci-1-gb-ईथरनेट-सुरक्षा-यूएसबी:एमपीसी8313E एमपीसी8313E] | ||
* [https://www.nxp.com/products/processors-and-microcontrollers/legacy-mpu-mcus/powerquicc-processors/powerquicc-ii-pro-mpc83xx/low-power-powerquicc-ii-pro-processor- with-ddr2-tdm-pci-pci-express-1-gb-ethernet-security-usb:एमपीसी8314E एमपीसी8314E] | * [https://www.nxp.com/products/processors-and-microcontrollers/legacy-mpu-mcus/powerquicc-processors/powerquicc-ii-pro-mpc83xx/low-power-powerquicc-ii-pro-processor- with-ddr2-tdm-pci-pci-express-1-gb-ethernet-security-usb:एमपीसी8314E एमपीसी8314E] | ||
Line 40: | Line 40: | ||
== पावरक्विक III == | == पावरक्विक III == | ||
पॉवरक्विसीसी III प्रोसेसर 32-बिट पावर ISA#पावर ISA v.2.03|पावर ISA v.2.03 कोर पर आधारित हैं, जिसे [[PowerPC e500|पावरपीसी e500]] कहा जाता है, जिसे 2003 में प्रस्तुत किया गया था। इसमें दोहरी समस्या है, डबल परिशुद्धता FPUs के साथ सात चरण की पाइपलाइन, 32 /32 KiB डेटा और निर्देश L1 कैश, ाधिक गीगाबिट ईथरनेट, PCI और PCIe, [[RapidIO]], डीडीआर/डीडीआर2 मेमोरी नियंत्रक, और सुरक्षा त्वरक। गति 533 मेगाहर्ट्ज से 1.5 गीगाहर्ट्ज तक होती है। ये प्रोसेसर एंटरप्राइज लेवल नेटवर्किंग और टेलीकॉम एप्लिकेशन, हाई एंड स्टोरेज, प्रिंटिंग और इमेजिंग को लक्षित करते हैं। कुछ प्रोसेसर नेटवर्क प्रोसेसिंग ऑफलोड को संभालने के लिए पुराने सीपीएम मॉड्यूल का उपयोग करते हैं, कुछ नए क्विसीसी इंजन (पॉवरक्विसीसी II Pro के समान) का उपयोग करते हैं, और कुछ में सीपीएम या क्विसीसी इंजन बिल्कुल नहीं होता है। फ़्रीस्केल का विपणन विभाग फिर भी 85xx श्रृंखला के सभी उपकरणों को पॉवरक्विसीसी III के रूप में ब्रांड करता है। | |||
एमपीसी85xx - सभी | एमपीसी85xx - सभी पॉवरक्विसीसी III प्रोसेसर इस सामान्य नामकरण योजना को साझा करते हैं। अनुगामी ई प्रदर्शित करता है कि प्रोसेसर में अंतर्निहित एन्क्रिप्शन मॉड्यूल है। | ||
* एमपीसी8536/35/33(E) - e500v2 कोर के साथ संचार प्रोसेसर। | * एमपीसी8536/35/33(E) - e500v2 कोर के साथ संचार प्रोसेसर। | ||
* एमपीसी8540 - e500v1 कोर के साथ दुनिया का प्रथम रैपिडियो सक्षम होस्ट प्रोसेसर। इसमें दोहरे गीगाबिट ईथरनेट नियंत्रक | * एमपीसी8540 - e500v1 कोर के साथ दुनिया का प्रथम रैपिडियो सक्षम होस्ट प्रोसेसर। इसमें दोहरे गीगाबिट ईथरनेट नियंत्रक सम्मिलित हैं, जो राउटर के लिए आदर्श हैं। गति 600 मेगाहर्ट्ज से 1 गीगाहर्ट्ज़ तक। | ||
* एमपीसी8541E - e500v1 कोर के साथ 8540 के समान, | * एमपीसी8541E - e500v1 कोर के साथ 8540 के समान, किन्तु PCI-X, RapidIO और सुरक्षा इंजन के बिना। | ||
* एमपीसी8548/47/45/43(E) -एकीकृत उपकरणों के सदस्य में ल e500v2 कोर के साथ PCI ्सप्रेस और RapidIO | * एमपीसी8548/47/45/43(E) -एकीकृत उपकरणों के सदस्य में ल e500v2 कोर के साथ PCI ्सप्रेस और RapidIO सम्मिलित हैं। प्रत्येक निचली संख्या में उसके उच्च संख्या वाले भाई-बहनों की तुलना में कम क्षमताएं होती हैं। | ||
* एमपीसी8544E - e500v2 कोर के साथ 8548 के समान, | * एमपीसी8544E - e500v2 कोर के साथ 8548 के समान, किन्तु लागत-बचत 90 एनएम प्रक्रिया में और वास्तविक फीचर सेट में कुछ अंतर के साथ निर्मित। | ||
* एमपीसी8555E - e500v1 कोर के साथ 8560 के समान, | * एमपीसी8555E - e500v1 कोर के साथ 8560 के समान, किन्तु PCI-X, RapidIO और सुरक्षा इंजन के बिना। | ||
* एमपीसी8560 - e500v1 कोर के साथ 8540 के समान, यह लॉन्च किया गया प्रथम PQ III डिवाइस था। इसमें e500v1 कोर के साथ | * एमपीसी8560 - e500v1 कोर के साथ 8540 के समान, यह लॉन्च किया गया प्रथम PQ III डिवाइस था। इसमें e500v1 कोर के साथ सीपीएम भी सम्मिलित है। | ||
* एमपीसी8568/68E/67/67E - | * एमपीसी8568/68E/67/67E - सीपीएम के अतिरिक्त e500v2 कोर के साथ क्विसीसी इंजन का उपयोग करता है, 8567 में परिधीय इकाइयों का कम सेट है। | ||
* एमपीसी8569E - 1.33 GHz की e500v2 कोर आवृत्ति, 45 एनएम निर्माण प्रक्रिया, उन्नत | * एमपीसी8569E - 1.33 GHz की e500v2 कोर आवृत्ति, 45 एनएम निर्माण प्रक्रिया, उन्नत क्विसीसी इंजन, बाह्य उपकरणों का समृद्ध सेट और कम बिजली की आवश्यकताएं। [http://www.freescale.com/files/32bit/doc/prod_brief/MPC8569EPB.pdf ?fpsp=1&WT_TYPE=Product%20Briefs&WT_VENDOR=Freescale&WT_FILE_FORMAT=pdf&WT_ASSET=Documentation] | ||
* एमपीसी8572E - 1.5 GHz तक की गति के साथ दोहरे e500v2 कोर का उपयोग करता है। [[फ़ायरवॉल (कंप्यूटिंग)]] और [[एंटीवायरस]] डिवाइस ([[ कास्परस्की लैब ]] से) जैसे उच्च अंत एप्लिकेशन-जागरूक नेटवर्किंग उपकरण में उपयोग किया जाता है। | * एमपीसी8572E - 1.5 GHz तक की गति के साथ दोहरे e500v2 कोर का उपयोग करता है। [[फ़ायरवॉल (कंप्यूटिंग)]] और [[एंटीवायरस]] डिवाइस ([[ कास्परस्की लैब ]] से) जैसे उच्च अंत एप्लिकेशन-जागरूक नेटवर्किंग उपकरण में उपयोग किया जाता है। | ||
== भविष्य == | == भविष्य == | ||
पॉवरक्विक होगा{{when|date=June 2019}} सिंगल कोर से लेकर मल्टी-कोर तक, 32 कोर तक के सभी पावरपीसी e500 आधारित प्रोसेसर की विशेषता वाले सॉफ्टवेयर-संगत [[QorIQ]] प्लेटफ़ॉर्म के पक्ष में विकास बंद करें। फ्रीस्केल होगा{{when|date=June 2019}} मौजूदा ग्राहकों के लिए निकट भविष्य में | पॉवरक्विक होगा{{when|date=June 2019}} सिंगल कोर से लेकर मल्टी-कोर तक, 32 कोर तक के सभी पावरपीसी e500 आधारित प्रोसेसर की विशेषता वाले सॉफ्टवेयर-संगत [[QorIQ]] प्लेटफ़ॉर्म के पक्ष में विकास बंद करें। फ्रीस्केल होगा{{when|date=June 2019}} मौजूदा ग्राहकों के लिए निकट भविष्य में पॉवरक्विसीसी प्रोसेसर का निर्माण जारी रखें, किन्तु वे ऐसा करेंगे{{when|date=June 2019}} QorIQ में संक्रमण को सुविधाजनक बनाने में मदद करें। | ||
== यह भी देखें == | == यह भी देखें == | ||
Line 67: | Line 67: | ||
* {{cite web|title=Freescale's Power Architecture portfolio|url=http://www.freescale.com/webapp/sps/site/homepage.jsp?code=PCPPCP|archive-url=https://web.archive.org/web/20120307131201/http://www.freescale.com/webapp/sps/site/homepage.jsp?code=PCPPCP|archive-date=March 7, 2012}} | * {{cite web|title=Freescale's Power Architecture portfolio|url=http://www.freescale.com/webapp/sps/site/homepage.jsp?code=PCPPCP|archive-url=https://web.archive.org/web/20120307131201/http://www.freescale.com/webapp/sps/site/homepage.jsp?code=PCPPCP|archive-date=March 7, 2012}} | ||
* {{cite web|title=Freescale Power Architecture White paper - From Somerset to SoC|url=http://www.freescale.com/files/32bit/doc/white_paper/PPCCORESWP.pdf|archive-url=https://web.archive.org/web/20130322070450/http://www.freescale.com/files/32bit/doc/white_paper/PPCCORESWP.pdf|archive-date=March 22, 2013}} | * {{cite web|title=Freescale Power Architecture White paper - From Somerset to SoC|url=http://www.freescale.com/files/32bit/doc/white_paper/PPCCORESWP.pdf|archive-url=https://web.archive.org/web/20130322070450/http://www.freescale.com/files/32bit/doc/white_paper/PPCCORESWP.pdf|archive-date=March 22, 2013}} | ||
* Halfhill, Tom R. (21 March 2005). "Freescale Quickens | * Halfhill, Tom R. (21 March 2005). "Freescale Quickens पॉवरक्विसीसी". ''[[Microprocessor Report]]''. | ||
== बाहरी संबंध == | == बाहरी संबंध == | ||
* [http://www.freescale.com/powerquicc Freescale's | * [http://www.freescale.com/powerquicc Freescale's पॉवरक्विसीसी site] | ||
{{NXP Semiconductors}} | {{NXP Semiconductors}} |
Revision as of 13:11, 13 August 2023
POWER, PowerPC, and Power ISA architectures |
---|
NXP (formerly Freescale and Motorola) |
IBM |
|
IBM/Nintendo |
Other |
Related links |
Cancelled in gray, historic in italic |
पॉवरक्विसीसी फ्रीस्केल सेमीकंडक्टर के कई पावरपीसी- और पावर आईएएस-आधारित माइक्रोकंट्रोलर का नाम है। वे एक या एक से अधिक पावरपीसी कोर और संचार प्रोसेसर मॉड्यूल (क्विसीसी) के आसपास बनाए गए हैं, जो इनपुट/आउटपुट, संचार, एटीएम, सुरक्षा त्वरण, कम्प्यूटर नेट्वर्किंग और यूएसबी जैसे कार्यों में विशेषज्ञता वाला भिन्न आरआईएससी कोर है। कई घटक एम्बेडेड अनुप्रयोगों के लिए तैयार किए गए सिस्टम-ऑन-अ-चिप डिज़ाइन हैं।
पॉवरक्विसीसी प्रोसेसर का उपयोग नेटवर्किंग, ऑटोमोटिव, औद्योगिक, भंडारण, मुद्रण और उपभोक्ता अनुप्रयोगों में किया जाता है। फ्रीस्केल अपने मोबाइलजीटी प्लेटफॉर्म के भाग के रूप में पॉवरक्विसीसी प्रोसेसर का उपयोग कर रहा है।
फ़्रीस्केल प्राचीन 68k प्रौद्योगिकी पर आधारित क्विसीसीs भी बनाती है।
प्रोसेसर की चार भिन्न-भिन्न श्रेणियां हैं, जो मुख्य रूप से प्रसंस्करण शक्ति पर आधारित हैं।
पावरक्विक I
एमपीसी8xx सदस्य मोटोरोला का प्रथम पावरपीसी आधारित एम्बेडेड प्रोसेसर था, जो नेटवर्क प्रोसेसर और सिस्टम-ऑन-ए-चिप डिवाइस के लिए उपयुक्त था। कोर पावरपीसी विनिर्देश का मूल कार्यान्वयन है। यह एकल विषय है, एमएमयू के साथ चार चरण पाइपलाइनयुक्त कोर और 133 मेगाहर्ट्ज तक की गति वाला शाखा भविष्यवाणी इकाई है। एमपीसी821 को 1995 में एमपीसी860 के साथ पूर्ण क्विसीसी इंजन के साथ प्रस्तुत किया गया था। 1997 में कम कैश और IO पोर्ट के साथ पतला संस्करण, एमपीसी850 आया है। क्विसीसी संचार प्रोसेसर मॉड्यूल (सीपीएम) सीपीयू से नेटवर्किंग कार्यों को ऑफलोड करता है, इस प्रकार इस सदस्य को पॉवरक्विसीसी के रूप में ब्रांड किया जाता है। सदस्य के सभी प्रोसेसर यूएसबी, सीरियल, पीसीएमसीआईए, एटीएम और ईथरनेट नियंत्रकों जैसी ऑन-चिप सुविधाओं और 1 KiB से 16 KiB तक की L1 कैश की मात्रा में भिन्न होते हैं।
एमपीसी8xx - सभी पॉवरक्विसीसी प्रोसेसर इस सामान्य नामकरण योजना को वर्णित करते हैं।
- एमपीसी821 - प्रथम एम्बेडेड पावरपीसी प्रोसेसर, एकीकृत सीपीएम के साथ, किन्तु कोई एफपीयू नहीं और 50 मेगाहर्ट्ज तक की गति में आया।
- एमपीसी860 - पूर्ण रूप से एकीकृत क्विसीसी इंजन वाला प्रथम पावरपीसी, 80 मेगाहर्ट्ज तक की गति के साथ
- एमपीसी850 -एकीकृत यूएसबी और ईथरनेट के साथ कम लागत वाला एमपीसी860। 50 मेगाहर्ट्ज तक की गति
पावरक्विक II
पॉवरक्विसीसी II को 1998 में प्रस्तुत किया गया था और यह पावरपीसी 603e .2F 603ev का प्रत्यक्ष वंशज है और कोर भी 603e या G2 नाम से जाना जाता है। प्रोसेसर में अभी भी 16/16 KiB निर्देश/डेटा L1 कैश है, और 450 मेगाहर्ट्ज तक आवृत्तियों तक पहुंच रहे हैं। इन संचार प्रोसेसरों का उपयोग वीओआईपी सिस्टम, टेलीकॉम स्विच, सेलुलर बेस स्टेशन और डिजिटल सब्सक्राइबर लाइन एक्सेस मल्टीप्लेक्सर जैसे अनुप्रयोगों में किया जाता है। अधिक शक्तिशाली पॉवरक्विसीसी II प्रो लाइन के पक्ष में प्रोसेसर के पॉवरक्विसीसी II सदस्य को चरणबद्ध उपाय से समाप्त कर दिया गया है। इस कोर के अग्रिम विकास की कोई योजना नहीं है।
एमपीसी82xx - सभी पॉवरक्विसीसी II प्रोसेसर इस सामान्य नामकरण योजना की भागीदारी करते हैं।
पावरक्विक II प्रो
2004 में प्रस्तुत किया गया, e300 कोर पर आधारित, उन्नत पावरपीसी 603eve कोर, 32/32 KiB निर्देश/डेटा L1 कैश के साथ है। पॉवरक्विसीसी II प्रो का उपयोग राउटर,स्विच, प्रिंटर, नेटवर्क से जुड़ा संग्रहण, वायरलेस एक्सेस पॉइंट और डिजिटल सब्सक्राइबर लाइन एक्सेस मल्टीप्लेक्सर के लिए नेटवर्क प्रोसेसिंग यूनिट के रूप में किया जाता है। पॉवरक्विसीसी II प्रो प्रोसेसर 677 मेगाहर्ट्ज तक पहुंचता है, और इसमें यूएसबी, पेरिफ़ेरल कंपोनेंट इंटरकनेक्ट, ईथरनेट और सुरक्षा उपकरणों जैसी कई एम्बेडेड प्रौद्योगिकीें सम्मिलित हो सकती हैं। वे मूल पॉवरक्विसीसी I और पॉवरक्विसीसी II श्रृंखला में उपयोग किए गए सीपीएम के अतिरिक्त नए क्विसीसी इंजन नेटवर्क ऑफलोड इंजन का भी उपयोग करते हैं। मेमोरी कंट्रोलर डीडीआर और डीडीआर2 एसडीआरएएम के लिए समर्थन प्रदान करता है।
एमपीसी83xx - सभी पॉवरक्विसीसी II प्रो प्रोसेसर इस सामान्य नामकरण योजना की भागीदारी करते हैं। अनुगामी ई प्रदर्शित करता है कि प्रोसेसर में अंतर्निहित एन्क्रिप्शन मॉड्यूल है। 834x नाम वाले सभी उपकरणों में क्विक इंजन का अभाव होता है, जबकि 836x जैसे नंबर वाले उपकरणों में क्विक इंजन होता है।
- with-ddr2-pci-1-gb-ईथरनेट-सुरक्षा-यूएसबी:एमपीसी8313E एमपीसी8313E
- with-ddr2-tdm-pci-pci-express-1-gb-ethernet-security-usb:एमपीसी8314E एमपीसी8314E
- with-ddr2-tdm-pci-pci-express-sata-1-gb-ethernet-security-usb:एमपीसी8315E एमपीसी8315E
- एमपीसी8321E - एमपीसी8xx सदस्य से आसान संक्रमण के लिए निम्न स्तर
- एमपीसी8343E - हत्यारा एनआईसी नेटवर्क कार्ड में उपयोग किया जाता है।
- एमपीसी8347ई
- एमपीसी8349ई
- एमपीसी8358ई
- एमपीसी8360ई
- एमपीसी8377ई
- एमपीसी8378ई
- एमपीसी8379ई
पावरक्विक III
पॉवरक्विसीसी III प्रोसेसर 32-बिट पावर ISA#पावर ISA v.2.03|पावर ISA v.2.03 कोर पर आधारित हैं, जिसे पावरपीसी e500 कहा जाता है, जिसे 2003 में प्रस्तुत किया गया था। इसमें दोहरी समस्या है, डबल परिशुद्धता FPUs के साथ सात चरण की पाइपलाइन, 32 /32 KiB डेटा और निर्देश L1 कैश, ाधिक गीगाबिट ईथरनेट, PCI और PCIe, RapidIO, डीडीआर/डीडीआर2 मेमोरी नियंत्रक, और सुरक्षा त्वरक। गति 533 मेगाहर्ट्ज से 1.5 गीगाहर्ट्ज तक होती है। ये प्रोसेसर एंटरप्राइज लेवल नेटवर्किंग और टेलीकॉम एप्लिकेशन, हाई एंड स्टोरेज, प्रिंटिंग और इमेजिंग को लक्षित करते हैं। कुछ प्रोसेसर नेटवर्क प्रोसेसिंग ऑफलोड को संभालने के लिए पुराने सीपीएम मॉड्यूल का उपयोग करते हैं, कुछ नए क्विसीसी इंजन (पॉवरक्विसीसी II Pro के समान) का उपयोग करते हैं, और कुछ में सीपीएम या क्विसीसी इंजन बिल्कुल नहीं होता है। फ़्रीस्केल का विपणन विभाग फिर भी 85xx श्रृंखला के सभी उपकरणों को पॉवरक्विसीसी III के रूप में ब्रांड करता है।
एमपीसी85xx - सभी पॉवरक्विसीसी III प्रोसेसर इस सामान्य नामकरण योजना को साझा करते हैं। अनुगामी ई प्रदर्शित करता है कि प्रोसेसर में अंतर्निहित एन्क्रिप्शन मॉड्यूल है।
- एमपीसी8536/35/33(E) - e500v2 कोर के साथ संचार प्रोसेसर।
- एमपीसी8540 - e500v1 कोर के साथ दुनिया का प्रथम रैपिडियो सक्षम होस्ट प्रोसेसर। इसमें दोहरे गीगाबिट ईथरनेट नियंत्रक सम्मिलित हैं, जो राउटर के लिए आदर्श हैं। गति 600 मेगाहर्ट्ज से 1 गीगाहर्ट्ज़ तक।
- एमपीसी8541E - e500v1 कोर के साथ 8540 के समान, किन्तु PCI-X, RapidIO और सुरक्षा इंजन के बिना।
- एमपीसी8548/47/45/43(E) -एकीकृत उपकरणों के सदस्य में ल e500v2 कोर के साथ PCI ्सप्रेस और RapidIO सम्मिलित हैं। प्रत्येक निचली संख्या में उसके उच्च संख्या वाले भाई-बहनों की तुलना में कम क्षमताएं होती हैं।
- एमपीसी8544E - e500v2 कोर के साथ 8548 के समान, किन्तु लागत-बचत 90 एनएम प्रक्रिया में और वास्तविक फीचर सेट में कुछ अंतर के साथ निर्मित।
- एमपीसी8555E - e500v1 कोर के साथ 8560 के समान, किन्तु PCI-X, RapidIO और सुरक्षा इंजन के बिना।
- एमपीसी8560 - e500v1 कोर के साथ 8540 के समान, यह लॉन्च किया गया प्रथम PQ III डिवाइस था। इसमें e500v1 कोर के साथ सीपीएम भी सम्मिलित है।
- एमपीसी8568/68E/67/67E - सीपीएम के अतिरिक्त e500v2 कोर के साथ क्विसीसी इंजन का उपयोग करता है, 8567 में परिधीय इकाइयों का कम सेट है।
- एमपीसी8569E - 1.33 GHz की e500v2 कोर आवृत्ति, 45 एनएम निर्माण प्रक्रिया, उन्नत क्विसीसी इंजन, बाह्य उपकरणों का समृद्ध सेट और कम बिजली की आवश्यकताएं। ?fpsp=1&WT_TYPE=Product%20Briefs&WT_VENDOR=Freescale&WT_FILE_FORMAT=pdf&WT_ASSET=Documentation
- एमपीसी8572E - 1.5 GHz तक की गति के साथ दोहरे e500v2 कोर का उपयोग करता है। फ़ायरवॉल (कंप्यूटिंग) और एंटीवायरस डिवाइस (कास्परस्की लैब से) जैसे उच्च अंत एप्लिकेशन-जागरूक नेटवर्किंग उपकरण में उपयोग किया जाता है।
भविष्य
पॉवरक्विक होगा[when?] सिंगल कोर से लेकर मल्टी-कोर तक, 32 कोर तक के सभी पावरपीसी e500 आधारित प्रोसेसर की विशेषता वाले सॉफ्टवेयर-संगत QorIQ प्लेटफ़ॉर्म के पक्ष में विकास बंद करें। फ्रीस्केल होगा[when?] मौजूदा ग्राहकों के लिए निकट भविष्य में पॉवरक्विसीसी प्रोसेसर का निर्माण जारी रखें, किन्तु वे ऐसा करेंगे[when?] QorIQ में संक्रमण को सुविधाजनक बनाने में मदद करें।
यह भी देखें
- पावरपीसी 600#पावरपीसी 603e .2F 603ev|पावरपीसी 603e/G2
- पावरपीसी ई300
- पावरपीसी ई500
- QorIQ
संदर्भ
- "Freescale's Power Architecture portfolio". Archived from the original on March 7, 2012.
- "Freescale Power Architecture White paper - From Somerset to SoC" (PDF). Archived from the original (PDF) on March 22, 2013.
- Halfhill, Tom R. (21 March 2005). "Freescale Quickens पॉवरक्विसीसी". Microprocessor Report.