प्रत्यक्ष युग्मित ट्रांजिस्टर तार्किक परिपथ: Difference between revisions

From Vigyanwiki
(Created page with "File:Leprechaun DCTL.PNG|thumb|लेप्रेचुन कंप्यूटर का डायरेक्ट-कपलर ट्रांजिस्टर लॉज...")
 
No edit summary
Line 1: Line 1:
[[File:Leprechaun DCTL.PNG|thumb|लेप्रेचुन कंप्यूटर का डायरेक्ट-कपलर ट्रांजिस्टर लॉजिक (DCTL) सर्किट]]डायरेक्ट-युग्मित [[अवरोध]] लॉजिक (DCTL) रेसिस्टर-[[ट्रांजिस्टर]] लॉजिक (RTL) के समान है, लेकिन इनपुट ट्रांजिस्टर बेस बिना किसी बेस रेसिस्टर्स के सीधे कलेक्टर आउटपुट से जुड़े होते हैं। नतीजतन, DCTL [[ दरवाज़ा ]]्स में कम घटक होते हैं, अधिक किफायती होते हैं, और RTL गेट्स की तुलना में एकीकृत सर्किट पर बनाना आसान होता है। दुर्भाग्य से, डीसीटीएल के पास बहुत छोटे सिग्नल स्तर हैं, ग्राउंड शोर के लिए अधिक संवेदनशीलता है, और मिलान ट्रांजिस्टर विशेषताओं की आवश्यकता है। ट्रांजिस्टर भी भारी मात्रा में चलते हैं; यह एक अच्छी विशेषता है कि यह आउटपुट ट्रांजिस्टर के संतृप्ति वोल्टेज को कम करता है, लेकिन यह बेस में उच्च संग्रहित चार्ज के कारण सर्किट को भी धीमा कर देता है।<ref>{{Harvnb|Roehr|1963|p=[https://babel.hathitrust.org/cgi/pt?id=mdp.39015015216107&view=page&seq=50 36]}}</ref> करंट हॉगिंग के कारण गेट [[ प्रशंसक बाहर ]] सीमित है: यदि ट्रांजिस्टर बेस-एमिटर वोल्टेज ({{math|''V''<sub>BE</sub>}}) अच्छी तरह से मेल नहीं खाते हैं, तो एक ट्रांजिस्टर का बेस-एमिटर जंक्शन इतने कम बेस-एमिटर वोल्टेज पर अधिकांश इनपुट ड्राइव करंट का संचालन कर सकता है कि अन्य इनपुट ट्रांजिस्टर चालू करने में विफल रहते हैं।<ref>{{harvnb|Roehr|1963|p=[https://babel.hathitrust.org/cgi/pt?id=mdp.39015015216107&view=page&seq=51 37]}}</ref>
[[File:Leprechaun DCTL.PNG|thumb|लेप्रेचुन कंप्यूटर का प्रत्यक्ष-कपलर ट्रांजिस्टर तर्क (डीसीटीएल) सर्किट]]प्रत्यक्ष-युग्मित [[अवरोध]] तर्क (डीसीटीएल) अवरोध-[[ट्रांजिस्टर]] तर्क (आरटीएल) के समान है किंतु इनपुट ट्रांजिस्टर बेस बिना किसी बेस अवरोध्स के सीधे कलेक्टर आउटपुट से जुड़े होते हैं। परिणाम स्वरुप  डीसीटीएल [[ दरवाज़ा | गेट्स]] में कम घटक होते हैं अधिक किफायती होते हैं और आरटीएल गेट्स की तुलना में एकीकृत परिपथ पर बनाना आसान होता है। दुर्भाग्य से डीसीटीएल के पास बहुत छोटे संकेत  स्तर हैं, ग्राउंड ध्वनि के लिए अधिक संवेदनशीलता है, और मिलान ट्रांजिस्टर विशेषताओं की आवश्यकता है। ट्रांजिस्टर भी भारी मात्रा में चलते हैं; यह एक अच्छी विशेषता है कि यह आउटपुट ट्रांजिस्टर के संतृप्ति वोल्टेज को कम करता है, किंतु यह बेस में उच्च संग्रहित चार्ज के कारण परिपथ को भी धीमा कर देता है।<ref>{{Harvnb|Roehr|1963|p=[https://babel.hathitrust.org/cgi/pt?id=mdp.39015015216107&view=page&seq=50 36]}}</ref> करंट हॉगिंग के कारण गेट [[ प्रशंसक बाहर ]] सीमित है: यदि ट्रांजिस्टर बेस-एमिटर वोल्टेज ({{math|''V''<sub>BE</sub>}}) अच्छी तरह से मेल नहीं खाते हैं, तो एक ट्रांजिस्टर का बेस-एमिटर जंक्शन इतने कम बेस-एमिटर वोल्टेज पर अधिकांश इनपुट ड्राइव करंट का संचालन कर सकता है कि अन्य इनपुट ट्रांजिस्टर चालू करने में विफल रहते हैं।<ref>{{harvnb|Roehr|1963|p=[https://babel.hathitrust.org/cgi/pt?id=mdp.39015015216107&view=page&seq=51 37]}}</ref>
DCTL सबसे सरल संभव डिजिटल लॉजिक परिवार के करीब है, प्रति तार्किक तत्व सबसे कम संभव घटकों का उपयोग कर रहा है।<ref>{{citation |first=James B. |last=Angell |title=Proceedings of the May 6-8, 1958, western joint computer conference: Contrasts in computers on XX - IRE-ACM-AIEE '58 (Western) |chapter-url=http://www.computer.org/csdl/proceedings/afips/1958/5052/00/50520022.pdf |chapter=Direct-coupled logic circuitry |date=1958 |pages=22 |doi=10.1145/1457769.1457778 |s2cid=2003290 |quote=In general, only one class of transistor and one or two values of resistor are required for a complete logical system.|doi-access=free }}</ref>
डीसीटीएल सबसे सरल संभव डिजिटल तर्क वर्ग के समीप है प्रति तार्किक तत्व सबसे कम संभव घटकों का उपयोग कर रहा है।<ref>{{citation |first=James B. |last=Angell |title=Proceedings of the May 6-8, 1958, western joint computer conference: Contrasts in computers on XX - IRE-ACM-AIEE '58 (Western) |chapter-url=http://www.computer.org/csdl/proceedings/afips/1958/5052/00/50520022.pdf |chapter=Direct-coupled logic circuitry |date=1958 |pages=22 |doi=10.1145/1457769.1457778 |s2cid=2003290 |quote=In general, only one class of transistor and one or two values of resistor are required for a complete logical system.|doi-access=free }}</ref>
एक समान तर्क परिवार, प्रत्यक्ष-युग्मित ट्रांजिस्टर-ट्रांजिस्टर तर्क, एमिटर-युग्मित तर्क से तेज़ है।<ref>{{citation |first=D. E. |last=Fulkerson |title=Direct-coupled transistor-transistor logic: a new high-performance LSI gate family |journal=IEEE Journal of Solid-State Circuits |date=1975 |volume=10 |issue=2 |pages=110–117 |doi=10.1109/JSSC.1975.1050570|bibcode=1975IJSSC..10..110F }}</ref>
जे. टोर्केल वॉलमार्क|जॉन टी. वॉलमार्क और सैनफोर्ड एम. मार्कस ने [[जेएफईटी]] का उपयोग करते हुए प्रत्यक्ष-युग्मित ट्रांजिस्टर तर्क का वर्णन किया। इसे प्रत्यक्ष-युग्मित एकध्रुवीय ट्रांजिस्टर लॉजिक (DCUTL) कहा गया। उन्होंने पूरक मेमोरी सर्किट सहित JFETs का उपयोग करके एकीकृत सर्किट के रूप में कार्यान्वित विभिन्न प्रकार के जटिल तर्क कार्यों को प्रकाशित किया।<ref>{{cite journal |first1=J.T. |last1=Wallmark |first2=S.M. |last2=Marcus |title=डायरेक्ट-युग्मित एकध्रुवीय ट्रांजिस्टर लॉजिक का उपयोग करने वाले एकीकृत उपकरण|year=1959 |volume=EC-8 |issue=2 |journal=IRE Transactions on Electronic Computers |pages=98–107 |doi=10.1109/TEC.1959.5219509}}</ref>


एक समान तर्क वर्ग, प्रत्यक्ष-युग्मित ट्रांजिस्टर-ट्रांजिस्टर तर्क एमिटर-युग्मित तर्क से तेज़ है।<ref>{{citation |first=D. E. |last=Fulkerson |title=Direct-coupled transistor-transistor logic: a new high-performance LSI gate family |journal=IEEE Journal of Solid-State Circuits |date=1975 |volume=10 |issue=2 |pages=110–117 |doi=10.1109/JSSC.1975.1050570|bibcode=1975IJSSC..10..110F }}</ref>


जे. टोर्केल वॉलमार्क जॉन टी. वॉलमार्क और सैनफोर्ड एम. मार्कस ने [[जेएफईटी]] का उपयोग करते हुए प्रत्यक्ष-युग्मित ट्रांजिस्टर तर्क का वर्णन किया। इसे प्रत्यक्ष-युग्मित एकध्रुवीय ट्रांजिस्टर तर्क (डीसीयूटीएल) कहा गया। उन्होंने पूरक मेमोरी परिपथ सहित जेएफईटी का उपयोग करके एकीकृत परिपथ के रूप में कार्यान्वित विभिन्न प्रकार के जटिल तर्क कार्यों को प्रकाशित किया।<ref>{{cite journal |first1=J.T. |last1=Wallmark |first2=S.M. |last2=Marcus |title=डायरेक्ट-युग्मित एकध्रुवीय ट्रांजिस्टर लॉजिक का उपयोग करने वाले एकीकृत उपकरण|year=1959 |volume=EC-8 |issue=2 |journal=IRE Transactions on Electronic Computers |pages=98–107 |doi=10.1109/TEC.1959.5219509}}</ref>
'''<br />किया। इसे प्रत्यक्ष-युग्मित एकध्रुवीय ट्रांजिस्टर तर्क (डीसीयूटीएल) कहा गया। उन्होंने पूरक मेमोरी परिपथ सहित जेएफईटी का उपयोग करके एकीकृत परिपथ के रूप'''
==संदर्भ==
==संदर्भ==
{{Reflist}}
{{Reflist}}

Revision as of 08:53, 10 June 2023

लेप्रेचुन कंप्यूटर का प्रत्यक्ष-कपलर ट्रांजिस्टर तर्क (डीसीटीएल) सर्किट

प्रत्यक्ष-युग्मित अवरोध तर्क (डीसीटीएल) अवरोध-ट्रांजिस्टर तर्क (आरटीएल) के समान है किंतु इनपुट ट्रांजिस्टर बेस बिना किसी बेस अवरोध्स के सीधे कलेक्टर आउटपुट से जुड़े होते हैं। परिणाम स्वरुप डीसीटीएल गेट्स में कम घटक होते हैं अधिक किफायती होते हैं और आरटीएल गेट्स की तुलना में एकीकृत परिपथ पर बनाना आसान होता है। दुर्भाग्य से डीसीटीएल के पास बहुत छोटे संकेत स्तर हैं, ग्राउंड ध्वनि के लिए अधिक संवेदनशीलता है, और मिलान ट्रांजिस्टर विशेषताओं की आवश्यकता है। ट्रांजिस्टर भी भारी मात्रा में चलते हैं; यह एक अच्छी विशेषता है कि यह आउटपुट ट्रांजिस्टर के संतृप्ति वोल्टेज को कम करता है, किंतु यह बेस में उच्च संग्रहित चार्ज के कारण परिपथ को भी धीमा कर देता है।[1] करंट हॉगिंग के कारण गेट प्रशंसक बाहर सीमित है: यदि ट्रांजिस्टर बेस-एमिटर वोल्टेज (VBE) अच्छी तरह से मेल नहीं खाते हैं, तो एक ट्रांजिस्टर का बेस-एमिटर जंक्शन इतने कम बेस-एमिटर वोल्टेज पर अधिकांश इनपुट ड्राइव करंट का संचालन कर सकता है कि अन्य इनपुट ट्रांजिस्टर चालू करने में विफल रहते हैं।[2]

डीसीटीएल सबसे सरल संभव डिजिटल तर्क वर्ग के समीप है प्रति तार्किक तत्व सबसे कम संभव घटकों का उपयोग कर रहा है।[3]

एक समान तर्क वर्ग, प्रत्यक्ष-युग्मित ट्रांजिस्टर-ट्रांजिस्टर तर्क एमिटर-युग्मित तर्क से तेज़ है।[4]

जे. टोर्केल वॉलमार्क जॉन टी. वॉलमार्क और सैनफोर्ड एम. मार्कस ने जेएफईटी का उपयोग करते हुए प्रत्यक्ष-युग्मित ट्रांजिस्टर तर्क का वर्णन किया। इसे प्रत्यक्ष-युग्मित एकध्रुवीय ट्रांजिस्टर तर्क (डीसीयूटीएल) कहा गया। उन्होंने पूरक मेमोरी परिपथ सहित जेएफईटी का उपयोग करके एकीकृत परिपथ के रूप में कार्यान्वित विभिन्न प्रकार के जटिल तर्क कार्यों को प्रकाशित किया।[5]


किया। इसे प्रत्यक्ष-युग्मित एकध्रुवीय ट्रांजिस्टर तर्क (डीसीयूटीएल) कहा गया। उन्होंने पूरक मेमोरी परिपथ सहित जेएफईटी का उपयोग करके एकीकृत परिपथ के रूप

संदर्भ

  1. Roehr 1963, p. 36
  2. Roehr 1963, p. 37
  3. Angell, James B. (1958), "Direct-coupled logic circuitry" (PDF), Proceedings of the May 6-8, 1958, western joint computer conference: Contrasts in computers on XX - IRE-ACM-AIEE '58 (Western), p. 22, doi:10.1145/1457769.1457778, S2CID 2003290, In general, only one class of transistor and one or two values of resistor are required for a complete logical system.
  4. Fulkerson, D. E. (1975), "Direct-coupled transistor-transistor logic: a new high-performance LSI gate family", IEEE Journal of Solid-State Circuits, 10 (2): 110–117, Bibcode:1975IJSSC..10..110F, doi:10.1109/JSSC.1975.1050570
  5. Wallmark, J.T.; Marcus, S.M. (1959). "डायरेक्ट-युग्मित एकध्रुवीय ट्रांजिस्टर लॉजिक का उपयोग करने वाले एकीकृत उपकरण". IRE Transactions on Electronic Computers. EC-8 (2): 98–107. doi:10.1109/TEC.1959.5219509.