आईबीएम z10: Difference between revisions
(Created page with "{{Short description|2008 64-bit mainframe microprocessor by IBM}} {{ref improve|date=September 2016}} {{Infobox CPU | name = z10 | produced-start...") |
No edit summary |
||
Line 1: | Line 1: | ||
{{Short description|2008 64-bit mainframe microprocessor by IBM}} | {{Short description|2008 64-bit mainframe microprocessor by IBM}} | ||
{{Infobox CPU | {{Infobox CPU | ||
| name = z10 | | name = z10 | ||
Line 21: | Line 20: | ||
}} | }} | ||
'''z10''' एक [[Index.php?title=सूक्ष्म संसाधित्र|सूक्ष्म संसाधित्र]] चिप है जिसे [[IBM|आईबीएम]] ने अपने आईबीएम प्रणाली z10 [[Index.php?title=बृहत् अभिकलित्र|बृहत् अभिकलित्र]] के लिए बनाया है, जो 26 फरवरी 2008 को जारी किया गया था।<ref>[http://www.ibm.com/systems/z/news/announcement/20080226_annc.html IBM System z: The Future Runs on the IBM System z10 Enterprise Class<!-- Bot generated title -->]</ref> विकास के दौरान इसे z6 कहा गया था।<ref>{{cite web | title=IBM z6 - The Next-Generation Mainframe Microprocessor | url=http://speleotrove.com/decimal/IBM-z6-mainframe-microprocessor-Webb.pdf | accessdate=2008-06-21}}</ref> | |||
== विवरण == | == विवरण == | ||
संसाधित्र [[Index.php?title=जटिल अनुदेश सेट अभिकलित्र|जटिल अनुदेश सेट अभिकलित्र]] z/संरचना को लागू करता है और इसमें चार [[Index.php?title=बहुक्रोड|बहुक्रोड]] हैं। प्रत्येक कोर में 64 किलो[[बाइट]] [[सीपीयू कैश|सीपीयू द्रुतिका]], 128 केबी एल1 आंकड़ा द्रुतिका और 3 [[मेगाबाइट]] सीपीयू द्रुतिका (आईबीएम द्वारा एल1.5 द्रुतिका कहा जाता है) होता है। अंत में, एक 24 एमबी साझा एल3 द्रुतिका है (आईबीएम द्वारा एल2 द्रुतिका के रूप में संदर्भित)। | |||
चिप का माप 21.7×20.0 मिमी है और इसमें आईबीएम के [[65 एनएम]] [[ | चिप का माप 21.7×20.0 मिमी है और इसमें आईबीएम के [[65 एनएम]] [[Index.php?title=ऊष्मा रोधी पर सिलिकॉन|ऊष्मा रोधी पर सिलिकॉन]] [[ अर्धचालक उपकरण निर्माण ]] (सीएमओएस 11एस) में निर्मित 993 मिलियन [[ट्रांजिस्टर]] शामिल हैं, जो 4.4 [[गीगा]]हर्ट्ज और उससे अधिक की गति का समर्थन करते हैं - [[आईबीएम सिस्टम z9|आईबीएम प्रणाली z9]] के रूप में घड़ी की गति से दोगुनी से भी अधिक - एक के साथ 15 [[FO4]] चक्र. | ||
प्रत्येक z10 चिप में दो 48 [[गीगाबाइट]]/सेकंड (48 बिलियन बाइट्स प्रति सेकंड) एसएमपी हब पोर्ट, चार 13 जीबी/एस मेमोरी पोर्ट, दो 17 जीबी/एस आई/ओ पोर्ट और 8765 संपर्क हैं। | प्रत्येक z10 चिप में दो 48 [[गीगाबाइट]]/सेकंड (48 बिलियन बाइट्स प्रति सेकंड) एसएमपी हब पोर्ट, चार 13 जीबी/एस मेमोरी पोर्ट, दो 17 जीबी/एस आई/ओ पोर्ट और 8765 संपर्क हैं। | ||
Z10 | Z10 संसाधित्र को [[Index.php?title=पावर6|पावर6]] संसाधित्र के साथ सह-विकसित किया गया था और यह पावर6 संसाधित्र के साथ कई अभिकल्पना विशेषताओं को साझा करता है, जैसे निर्माण प्रौद्योगिकी, तार्किक अभिकल्पना, [[निष्पादन इकाई]], चल बिन्दु इकाइयाँ, बस तकनीक (पावरपीसी_600#6XX_and_GX_buses) और [[ अनुदेश पाइपलाइन | अनुदेश संपंक्ति]] अभिकल्पना शैली, यानी उच्च आवृत्ति, कम विलंबता, गहरी (z10 में 14 चरण), संपंक्ति क्रम से है। | ||
हालाँकि, | हालाँकि, संसाधित्र अन्य मामलों में काफी भिन्न हैं, जैसे द्रुतिका पदानुक्रम और [[कैश सुसंगतता|द्रुतिका सुसंगतता]], [[Index.php?title=सममित बहु संसाधन|सममित बहु संसाधन]] सांस्थिति और संलेख, और चिप संगठन। अलग-अलग [[Index.php?title=निर्देश समुच्चयों|निर्देश समुच्चयों]] के परिणामस्वरूप बहुत अलग कोर होते हैं - 894 अद्वितीय z10 निर्देश हैं, जिनमें से 75% पूरी तरह से हार्डवेयर में लागू होते हैं। ज़ेड/संरचना एक जटिल निर्देश सेट अभिकलित्र संरचना है, जो 1960 के दशक के आईबीएम प्रणाली/360 संरचना के साथ संगत है। | ||
पिछले | पिछले आईबीएम प्रणाली z9 संसाधित्र से z/संरचना में अतिरिक्त शामिल हैं: | ||
* बेहतर | * बेहतर कूट दक्षता के लिए 50+ नए निर्देश | ||
* सॉफ्टवेयर/हार्डवेयर | * सॉफ्टवेयर/हार्डवेयर द्रुतिका अनुकूलन | ||
* 1 एमबी पेज फ्रेम के लिए समर्थन | * 1 एमबी पेज फ्रेम के लिए समर्थन | ||
* दशमलव | * दशमलव चल बिंदु पूरी तरह से हार्डवेयर में लागू किया गया। | ||
त्रुटि का पता लगाने और | त्रुटि का पता लगाने और पुर्नप्राप्ति पर जोर दिया जाता है, त्रुटि का पता लगाने और सुधार# त्रुटि-सुधार कूट (ईसीसी) एल2 और एल3 द्रुतिका और बफ़र्स पर, और अन्यत्र व्यापक समता जाँच के साथ; चिप पर सभी 20,000 से अधिक त्रुटि जांचकर्ताओं में संसाधित्र स्थिति को इस तरह से बफ़र किया जाता है कि लगभग सभी हार्डवेयर त्रुटियों के लिए सटीक कोर पुनः प्रयास की अनुमति मिलती है। | ||
== | == संग्रहण नियंत्रण == | ||
भले ही z10 | भले ही z10 संसाधित्र में सममित बहुप्रक्रमण (एसएमपी) के लिए ऑन-डाई सुविधाएं हैं,एसएमपी हब चिप या स्टोरेज कंट्रोल (एससी) नामक एक समर्पित साथी चिप है जो 24 एमबी ऑफ-डाई एल3 द्रुतिका जोड़ता है और इसे 48 जीबी/एस पर अन्य ज़ेड10 प्रोसेसर और हब चिप्स के साथ संचार करने देता है। हब चिप में 1.6 बिलियन ट्रांजिस्टर होते हैं और 7984 परस्पर के साथ 20.8×21.4 मिमी मापते हैं। अभिकल्पना प्रत्येक संसाधित्र को संभावित कुल 48 एमबी साझा एल3 द्रुतिका के लिए दो हब चिप्स में द्रुतिका साझा करने की अनुमति देता है। | ||
== मल्टी-चिप मॉड्यूल == | == मल्टी-चिप मॉड्यूल == | ||
[[Image:MultiChipModule.JPG|thumb|right|z10 EC मल्टीचिप मॉड्यूल]] | [[Image:MultiChipModule.JPG|thumb|right|z10 EC मल्टीचिप मॉड्यूल]]प्रणाली z10 उद्यम वर्ग (EC) पर z10 संसाधित्र और संग्रहण नियंत्रण (SC) चिप्स [[Index.php?title=बहुचिप माड्यूल|बहुचिप माड्यूल]] (MCMs) पर लगे होते हैं। प्रत्येक z10 EC प्रणाली में अधिकतम चार एमसीएम हो सकते हैं। एक एमसीएम में पांच z10 संसाधित्र और दो एससी चिप्स होते हैं, कुल मिलाकर प्रति एमसीएम सात चिप्स होते हैं। अतिरेक, विनिर्माण मुद्दों और अन्य परिचालन सुविधाओं के कारण, सभी कोर ग्राहक के लिए उपलब्ध नहीं हैं। प्रणाली z10 EC मॉडल E12, E26, E40 और E56, एमसीएम में 17 उपलब्ध कोर (क्रमशः एक, दो, तीन और चार एमसीएम) हैं, और मॉडल E64 में 17 कोर के साथ एक एमसीएम और 20 कोर के साथ तीन उपलब्ध हैं। | ||
== यह भी देखें == | == यह भी देखें == | ||
*[[आईबीएम जेड]] | *[[आईबीएम जेड]] | ||
* जेड/ओएस | * जेड/ओएस | ||
* | *पावर6 | ||
== संदर्भ == | == संदर्भ == | ||
Line 59: | Line 58: | ||
==बाहरी संबंध== | ==बाहरी संबंध== | ||
* [https://web.archive.org/web/20160303193104/http://www.johnmwillis.com/other/is-ibms-new-z10-mainframe-a-big-deal/ Is | * [https://web.archive.org/web/20160303193104/http://www.johnmwillis.com/other/is-ibms-new-z10-mainframe-a-big-deal/ Is आईबीएम's New Z10 a Big Deal?] | ||
* [http://www.redbooks.ibm.com/redpieces/abstracts/sg247515.html Redbook Draft: | * [http://www.redbooks.ibm.com/redpieces/abstracts/sg247515.html Redbook Draft: आईबीएम System z10 Enterprise Class Technical Introduction] | ||
* [http://www.ibm.com/common/ssi/fcgi-bin/ssialias?infotype=PM&subtype=SP&appname=STG_ZS_USEN&htmlfid=ZSD03005USEN&attachment=ZSD03005USEN.PDF | * [http://www.ibm.com/common/ssi/fcgi-bin/ssialias?infotype=PM&subtype=SP&appname=STG_ZS_USEN&htmlfid=ZSD03005USEN&attachment=ZSD03005USEN.PDF आईबीएम System z10 Enterprise Class – Datasheet] | ||
* [https://web.archive.org/web/20080829163517/http://www.itjungle.com/big/big103007-printer01.html | * [https://web.archive.org/web/20080829163517/http://www.itjungle.com/big/big103007-printer01.html आईबीएम Readies Quad-Core z6 Chip for Mainframe Iron – IT Jungle] | ||
* [http://www.research.ibm.com/journal/rd53-1.html | * [http://www.research.ibm.com/journal/rd53-1.html आईबीएम Journal Of Research And Development Issue On System Z10] | ||
{{DEFAULTSORT:Ibm Z10 (Microprocessor)}}[[Category: आईबीएम माइक्रोप्रोसेसर|z10]] [[Category: आईबीएम मेनफ्रेम टेक्नोलॉजी|z10]] | {{DEFAULTSORT:Ibm Z10 (Microprocessor)}}[[Category: आईबीएम माइक्रोप्रोसेसर|z10]] [[Category: आईबीएम मेनफ्रेम टेक्नोलॉजी|z10]] |
Revision as of 16:13, 19 July 2023
General information | |
---|---|
Launched | 2008 |
Designed by | IBM |
Performance | |
Max. CPU clock rate | 4.4 GHz |
Cache | |
L1 cache | 64 KB instruction 128 KB data per core |
L2 cache | 3 MB shared |
L3 cache | 24 MB shared |
Architecture and classification | |
Technology node | 65 nm |
Instruction set | z/Architecture |
Physical specifications | |
Cores |
|
History | |
Predecessor | z9 |
Successor | z196 |
z10 एक सूक्ष्म संसाधित्र चिप है जिसे आईबीएम ने अपने आईबीएम प्रणाली z10 बृहत् अभिकलित्र के लिए बनाया है, जो 26 फरवरी 2008 को जारी किया गया था।[1] विकास के दौरान इसे z6 कहा गया था।[2]
विवरण
संसाधित्र जटिल अनुदेश सेट अभिकलित्र z/संरचना को लागू करता है और इसमें चार बहुक्रोड हैं। प्रत्येक कोर में 64 किलोबाइट सीपीयू द्रुतिका, 128 केबी एल1 आंकड़ा द्रुतिका और 3 मेगाबाइट सीपीयू द्रुतिका (आईबीएम द्वारा एल1.5 द्रुतिका कहा जाता है) होता है। अंत में, एक 24 एमबी साझा एल3 द्रुतिका है (आईबीएम द्वारा एल2 द्रुतिका के रूप में संदर्भित)।
चिप का माप 21.7×20.0 मिमी है और इसमें आईबीएम के 65 एनएम ऊष्मा रोधी पर सिलिकॉन अर्धचालक उपकरण निर्माण (सीएमओएस 11एस) में निर्मित 993 मिलियन ट्रांजिस्टर शामिल हैं, जो 4.4 गीगाहर्ट्ज और उससे अधिक की गति का समर्थन करते हैं - आईबीएम प्रणाली z9 के रूप में घड़ी की गति से दोगुनी से भी अधिक - एक के साथ 15 FO4 चक्र.
प्रत्येक z10 चिप में दो 48 गीगाबाइट/सेकंड (48 बिलियन बाइट्स प्रति सेकंड) एसएमपी हब पोर्ट, चार 13 जीबी/एस मेमोरी पोर्ट, दो 17 जीबी/एस आई/ओ पोर्ट और 8765 संपर्क हैं।
Z10 संसाधित्र को पावर6 संसाधित्र के साथ सह-विकसित किया गया था और यह पावर6 संसाधित्र के साथ कई अभिकल्पना विशेषताओं को साझा करता है, जैसे निर्माण प्रौद्योगिकी, तार्किक अभिकल्पना, निष्पादन इकाई, चल बिन्दु इकाइयाँ, बस तकनीक (पावरपीसी_600#6XX_and_GX_buses) और अनुदेश संपंक्ति अभिकल्पना शैली, यानी उच्च आवृत्ति, कम विलंबता, गहरी (z10 में 14 चरण), संपंक्ति क्रम से है।
हालाँकि, संसाधित्र अन्य मामलों में काफी भिन्न हैं, जैसे द्रुतिका पदानुक्रम और द्रुतिका सुसंगतता, सममित बहु संसाधन सांस्थिति और संलेख, और चिप संगठन। अलग-अलग निर्देश समुच्चयों के परिणामस्वरूप बहुत अलग कोर होते हैं - 894 अद्वितीय z10 निर्देश हैं, जिनमें से 75% पूरी तरह से हार्डवेयर में लागू होते हैं। ज़ेड/संरचना एक जटिल निर्देश सेट अभिकलित्र संरचना है, जो 1960 के दशक के आईबीएम प्रणाली/360 संरचना के साथ संगत है।
पिछले आईबीएम प्रणाली z9 संसाधित्र से z/संरचना में अतिरिक्त शामिल हैं:
- बेहतर कूट दक्षता के लिए 50+ नए निर्देश
- सॉफ्टवेयर/हार्डवेयर द्रुतिका अनुकूलन
- 1 एमबी पेज फ्रेम के लिए समर्थन
- दशमलव चल बिंदु पूरी तरह से हार्डवेयर में लागू किया गया।
त्रुटि का पता लगाने और पुर्नप्राप्ति पर जोर दिया जाता है, त्रुटि का पता लगाने और सुधार# त्रुटि-सुधार कूट (ईसीसी) एल2 और एल3 द्रुतिका और बफ़र्स पर, और अन्यत्र व्यापक समता जाँच के साथ; चिप पर सभी 20,000 से अधिक त्रुटि जांचकर्ताओं में संसाधित्र स्थिति को इस तरह से बफ़र किया जाता है कि लगभग सभी हार्डवेयर त्रुटियों के लिए सटीक कोर पुनः प्रयास की अनुमति मिलती है।
संग्रहण नियंत्रण
भले ही z10 संसाधित्र में सममित बहुप्रक्रमण (एसएमपी) के लिए ऑन-डाई सुविधाएं हैं,एसएमपी हब चिप या स्टोरेज कंट्रोल (एससी) नामक एक समर्पित साथी चिप है जो 24 एमबी ऑफ-डाई एल3 द्रुतिका जोड़ता है और इसे 48 जीबी/एस पर अन्य ज़ेड10 प्रोसेसर और हब चिप्स के साथ संचार करने देता है। हब चिप में 1.6 बिलियन ट्रांजिस्टर होते हैं और 7984 परस्पर के साथ 20.8×21.4 मिमी मापते हैं। अभिकल्पना प्रत्येक संसाधित्र को संभावित कुल 48 एमबी साझा एल3 द्रुतिका के लिए दो हब चिप्स में द्रुतिका साझा करने की अनुमति देता है।
मल्टी-चिप मॉड्यूल
प्रणाली z10 उद्यम वर्ग (EC) पर z10 संसाधित्र और संग्रहण नियंत्रण (SC) चिप्स बहुचिप माड्यूल (MCMs) पर लगे होते हैं। प्रत्येक z10 EC प्रणाली में अधिकतम चार एमसीएम हो सकते हैं। एक एमसीएम में पांच z10 संसाधित्र और दो एससी चिप्स होते हैं, कुल मिलाकर प्रति एमसीएम सात चिप्स होते हैं। अतिरेक, विनिर्माण मुद्दों और अन्य परिचालन सुविधाओं के कारण, सभी कोर ग्राहक के लिए उपलब्ध नहीं हैं। प्रणाली z10 EC मॉडल E12, E26, E40 और E56, एमसीएम में 17 उपलब्ध कोर (क्रमशः एक, दो, तीन और चार एमसीएम) हैं, और मॉडल E64 में 17 कोर के साथ एक एमसीएम और 20 कोर के साथ तीन उपलब्ध हैं।
यह भी देखें
- आईबीएम जेड
- जेड/ओएस
- पावर6
संदर्भ
- ↑ IBM System z: The Future Runs on the IBM System z10 Enterprise Class
- ↑ "IBM z6 - The Next-Generation Mainframe Microprocessor" (PDF). Retrieved 2008-06-21.