माइक्रोविआ: Difference between revisions
(Created page with "{{short description|Interconnect between layers in HDI substrates and PCBs}} {{Cleanup bare URLs|date=September 2022}} उन्नत पैकेजों के उच्...") |
No edit summary |
||
Line 1: | Line 1: | ||
{{short description|Interconnect between layers in HDI substrates and PCBs}} | {{short description|Interconnect between layers in HDI substrates and PCBs}}उन्नत पैकेजों के उच्च इनपुट/आउटपुट (I/O) घनत्व को समायोजित करने के लिए माइक्रोविआ का उपयोग उच्च घनत्व परपस्पर संबद्ध (एचडीआई) सब्सट्रेट्स और [[मुद्रित सर्किट बोर्ड|प्रिंटेड सर्किट बोर्ड]] (पीसीबी) में परतों के बीच आपस में किया जाता है। पोर्टेबिलिटी और वायरलेस संचार द्वारा संचालित, इलेक्ट्रॉनिक्स उद्योग बढ़ी हुई कार्यक्षमता के साथ प्रभावी, हल्के और विश्वसनीय उत्पाद तैयार करने का प्रयास करता है। इलेक्ट्रॉनिक घटक स्तर पर, यह छोटे फ़ुटप्रिंट क्षेत्रों (जैसे फ्लिप-चिप पैकेज, चिप-स्केल पैकेज और डायरेक्ट चिप अटैचमेंट) के साथ बढ़े हुए I/O वाले घटकों में परिवर्तित हो जाता है और प्रिंटेड सर्किट बोर्ड और पैकेज सब्सट्रेट स्तर पर, उच्च घनत्व आपस में (एचडीआई) (उदाहरण के लिए महीन रेखाएं और स्थान, और छोटे वियास) उपयोग होता है।<ref>{{Cite web |date=2017-05-23 |title=मुद्रित सर्किट डिजाइन में माइक्रोवियास के बारे में आपको जो कुछ जानने की आवश्यकता है|url=https://resources.altium.com/p/everything-you-need-know-about-microvias-printed-circuit-design |access-date=2022-09-29 |website=Altium |language=en}}</ref> | ||
उन्नत पैकेजों के उच्च इनपुट/आउटपुट ( | |||
==अवलोकन== | ==अवलोकन== | ||
आईपीसी मानकों ने 2013 में माइक्रोविआ की परिभाषा को संशोधित किया, जिसमें छेद की गहराई से व्यास का पहलू अनुपात 1: 1 या उससे कम था, और छेद की गहराई 0.25 मिमी से अधिक नहीं होनी चाहिए। पहले, माइक्रोविया 0.15 मिमी व्यास से कम या उसके बराबर कोई भी छेद होता था <ref>https://blog.ipc.org/2014/01/10/new-microvia-definition-seeing-broader-usage/</ref> | आईपीसी मानकों ने 2013 में माइक्रोविआ की परिभाषा को संशोधित किया, जिसमें छेद की गहराई से व्यास का पहलू अनुपात 1: 1 या उससे कम था, और छेद की गहराई 0.25 मिमी से अधिक नहीं होनी चाहिए। पहले, माइक्रोविया 0.15 मिमी व्यास से कम या उसके बराबर कोई भी छेद होता था <ref>https://blog.ipc.org/2014/01/10/new-microvia-definition-seeing-broader-usage/</ref> | ||
Line 11: | Line 6: | ||
# एक अलग प्रसंस्करण चरण के रूप में तांबे के अलावा गैर-प्रवाहकीय या प्रवाहकीय सामग्री से भरा हुआ | # एक अलग प्रसंस्करण चरण के रूप में तांबे के अलावा गैर-प्रवाहकीय या प्रवाहकीय सामग्री से भरा हुआ | ||
# इलेक्ट्रोप्लेटेड तांबे के साथ प्लेटेड बंद | # इलेक्ट्रोप्लेटेड तांबे के साथ प्लेटेड बंद | ||
# स्क्रीन को तांबे के पेस्ट से बंद करके | # स्क्रीन को तांबे के पेस्ट से बंद करके प्रिंटेड किया गया | ||
दबे हुए माइक्रोविया को भरने की आवश्यकता होती है, जबकि बाहरी परतों पर अंधे माइक्रोविया को आमतौर पर भरने की कोई आवश्यकता नहीं होती है।<ref>IPC-6016, “Qualification and Performance Specification for High-density Interconnect (HDI) Structures,” May 1999</ref> एक स्टैक्ड माइक्रोविया आमतौर पर कई एचडीआई परतों के बीच विद्युत अंतर्संबंध बनाने और माइक्रोविया के बाहरी स्तर (स्तरों) के लिए या सबसे बाहरी तांबे पैड पर लगे एक घटक के लिए संरचनात्मक समर्थन प्रदान करने के लिए इलेक्ट्रोप्लेटेड तांबे से भरा होता है।<ref>{{Cite web |title=Microvia HDI PCB :All The Guidance You Need To Make The Right Choice |url=https://www.hemeixinpcb.com/rigid-pcb/microvia-hdi-pcbs.html |access-date=2022-09-29 |website=www.hemeixinpcb.com}}</ref><ref>{{Cite web |last=Forbus |first=Jeff |title=PCB Vias: Understanding the Design of Microvias |url=https://blog.epectec.com/pcb-vias-understanding-the-design-of-microvias |access-date=2022-09-29 |website=blog.epectec.com |language=en-us}}</ref> | दबे हुए माइक्रोविया को भरने की आवश्यकता होती है, जबकि बाहरी परतों पर अंधे माइक्रोविया को आमतौर पर भरने की कोई आवश्यकता नहीं होती है।<ref>IPC-6016, “Qualification and Performance Specification for High-density Interconnect (HDI) Structures,” May 1999</ref> एक स्टैक्ड माइक्रोविया आमतौर पर कई एचडीआई परतों के बीच विद्युत अंतर्संबंध बनाने और माइक्रोविया के बाहरी स्तर (स्तरों) के लिए या सबसे बाहरी तांबे पैड पर लगे एक घटक के लिए संरचनात्मक समर्थन प्रदान करने के लिए इलेक्ट्रोप्लेटेड तांबे से भरा होता है।<ref>{{Cite web |title=Microvia HDI PCB :All The Guidance You Need To Make The Right Choice |url=https://www.hemeixinpcb.com/rigid-pcb/microvia-hdi-pcbs.html |access-date=2022-09-29 |website=www.hemeixinpcb.com}}</ref><ref>{{Cite web |last=Forbus |first=Jeff |title=PCB Vias: Understanding the Design of Microvias |url=https://blog.epectec.com/pcb-vias-understanding-the-design-of-microvias |access-date=2022-09-29 |website=blog.epectec.com |language=en-us}}</ref> |
Revision as of 07:39, 10 August 2023
उन्नत पैकेजों के उच्च इनपुट/आउटपुट (I/O) घनत्व को समायोजित करने के लिए माइक्रोविआ का उपयोग उच्च घनत्व परपस्पर संबद्ध (एचडीआई) सब्सट्रेट्स और प्रिंटेड सर्किट बोर्ड (पीसीबी) में परतों के बीच आपस में किया जाता है। पोर्टेबिलिटी और वायरलेस संचार द्वारा संचालित, इलेक्ट्रॉनिक्स उद्योग बढ़ी हुई कार्यक्षमता के साथ प्रभावी, हल्के और विश्वसनीय उत्पाद तैयार करने का प्रयास करता है। इलेक्ट्रॉनिक घटक स्तर पर, यह छोटे फ़ुटप्रिंट क्षेत्रों (जैसे फ्लिप-चिप पैकेज, चिप-स्केल पैकेज और डायरेक्ट चिप अटैचमेंट) के साथ बढ़े हुए I/O वाले घटकों में परिवर्तित हो जाता है और प्रिंटेड सर्किट बोर्ड और पैकेज सब्सट्रेट स्तर पर, उच्च घनत्व आपस में (एचडीआई) (उदाहरण के लिए महीन रेखाएं और स्थान, और छोटे वियास) उपयोग होता है।[1]
अवलोकन
आईपीसी मानकों ने 2013 में माइक्रोविआ की परिभाषा को संशोधित किया, जिसमें छेद की गहराई से व्यास का पहलू अनुपात 1: 1 या उससे कम था, और छेद की गहराई 0.25 मिमी से अधिक नहीं होनी चाहिए। पहले, माइक्रोविया 0.15 मिमी व्यास से कम या उसके बराबर कोई भी छेद होता था [2] स्मार्टफोन और हाथ से पकड़े जाने वाले इलेक्ट्रॉनिक उपकरणों के आगमन के साथ, माइक्रोविया एकल-स्तर से स्टैक्ड माइक्रोविया में विकसित हुए हैं जो कई एचडीआई परतों को पार करते हैं। एचडीआई बोर्ड बनाने के लिए अनुक्रमिक बिल्ड-अप (एसबीयू) तकनीक का उपयोग किया जाता है। एचडीआई परतें आमतौर पर पारंपरिक रूप से निर्मित दो तरफा कोर बोर्ड या मल्टीलेयर पीसीबी से बनाई जाती हैं। एचडीआई परतें पारंपरिक पीसीबी के दोनों किनारों पर माइक्रोवियास के साथ एक-एक करके बनाई जाती हैं। एसबीयू प्रक्रिया में कई चरण होते हैं: परत फाड़ना, गठन के माध्यम से, धातुकरण के माध्यम से, और भरने के माध्यम से। प्रत्येक चरण के लिए सामग्री और/या प्रौद्योगिकियों के कई विकल्प हैं।[3] माइक्रोविआ को विभिन्न सामग्रियों और प्रक्रियाओं से भरा जा सकता है:[4] # अनुक्रमिक लेमिनेशन प्रक्रिया चरण के दौरान एपॉक्सी राल (बी-स्टेज) से भरा हुआ
- एक अलग प्रसंस्करण चरण के रूप में तांबे के अलावा गैर-प्रवाहकीय या प्रवाहकीय सामग्री से भरा हुआ
- इलेक्ट्रोप्लेटेड तांबे के साथ प्लेटेड बंद
- स्क्रीन को तांबे के पेस्ट से बंद करके प्रिंटेड किया गया
दबे हुए माइक्रोविया को भरने की आवश्यकता होती है, जबकि बाहरी परतों पर अंधे माइक्रोविया को आमतौर पर भरने की कोई आवश्यकता नहीं होती है।[5] एक स्टैक्ड माइक्रोविया आमतौर पर कई एचडीआई परतों के बीच विद्युत अंतर्संबंध बनाने और माइक्रोविया के बाहरी स्तर (स्तरों) के लिए या सबसे बाहरी तांबे पैड पर लगे एक घटक के लिए संरचनात्मक समर्थन प्रदान करने के लिए इलेक्ट्रोप्लेटेड तांबे से भरा होता है।[6][7]
माइक्रोविया विश्वसनीयता
एचडीआई संरचना की विश्वसनीयता पीसीबी उद्योग में इसके सफल व्यापक कार्यान्वयन के लिए प्रमुख बाधाओं में से एक है। माइक्रोवियास की अच्छी थर्मो-मैकेनिकल विश्वसनीयता एचडीआई विश्वसनीयता का एक अनिवार्य हिस्सा है। कई शोधकर्ताओं और पेशेवरों ने एचडीआई पीसीबी में माइक्रोविया की विश्वसनीयता का अध्ययन किया है। माइक्रोविया की विश्वसनीयता कई कारकों पर निर्भर करती है जैसे माइक्रोविया ज्यामिति पैरामीटर, ढांकता हुआ सामग्री गुण और प्रसंस्करण पैरामीटर।
माइक्रोविया विश्वसनीयता अनुसंधान ने एकल-स्तरीय अनफिल्ड माइक्रोविया की विश्वसनीयता के प्रयोगात्मक मूल्यांकन पर ध्यान केंद्रित किया है, साथ ही एकल-स्तरीय माइक्रोविया में तनाव/तनाव वितरण और माइक्रोविया थकान जीवन आकलन पर परिमित तत्व विश्लेषण पर ध्यान केंद्रित किया है।[8] अनुसंधान से पहचानी गई माइक्रोविया विफलताओं में इंटरफेशियल पृथक्करण (माइक्रोविया के आधार और लक्ष्य पैड के बीच अलगाव), बैरल दरारें, कोने/घुटने की दरारें, और लक्ष्य पैड दरारें (जिन्हें माइक्रोविया पुल आउट भी कहा जाता है) शामिल हैं। ये विफलताएं माइक्रोविया संरचना में धातुकरण और धातु के आस-पास ढांकता हुआ सामग्री के बीच, पीसीबी मोटाई दिशा में थर्मल विस्तार (सीटीई) बेमेल के गुणांक के कारण होने वाले थर्मोमैकेनिकल तनाव के परिणामस्वरूप होती हैं। निम्नलिखित पैराग्राफ कुछ माइक्रोविया विश्वसनीयता अनुसंधान पर प्रकाश डालता है।
ओगुनजिमी एट अल.[9] माइक्रोविया के थकान जीवन पर विनिर्माण और डिजाइन प्रक्रिया चर के प्रभाव को देखा, जिसमें ट्रेस (कंडक्टर) की मोटाई, ट्रेस के चारों ओर ढांकता हुआ परत या माइक्रोविया में, ज्यामिति के माध्यम से, दीवार के कोण के माध्यम से, कंडक्टर के लचीलापन गुणांक शामिल हैं। सामग्री, और तनाव एकाग्रता कारक। परिमित तत्व मॉडल विभिन्न ज्यामिति के साथ बनाए गए थे, और विभिन्न प्रक्रिया चर के महत्व को निर्धारित करने के लिए एनोवा विधि का उपयोग किया गया था। एनोवा परिणामों से पता चला कि तनाव एकाग्रता कारक सबसे महत्वपूर्ण चर था, इसके बाद लचीलापन कारक, धातुकरण मोटाई और दीवार कोण के माध्यम से आया। प्रभु एट अल.[10] त्वरित तापमान चक्रण और थर्मल शॉक के प्रभाव को निर्धारित करने के लिए एचडीआई माइक्रोविया संरचना पर एक परिमित तत्व विश्लेषण (एफईए) आयोजित किया गया। लियू एट अल.[11] रामकृष्ण एट अल.[12] माइक्रोविया विश्वसनीयता पर ढांकता हुआ सामग्री गुणों और माइक्रोविया ज्यामिति मापदंडों, जैसे माइक्रोविया व्यास, दीवार कोण और चढ़ाना मोटाई के प्रभाव का अध्ययन करने के लिए क्रमशः तरल-से-तरल और हवा से हवा थर्मल शॉक परीक्षण आयोजित किया गया। एंड्रयूज एट अल.[13] आईएसटी (इंटरकनेक्ट स्ट्रेस टेस्ट) का उपयोग करके एकल-स्तरीय माइक्रोविया विश्वसनीयता की जांच की गई, और सीसा रहित सोल्डर के रिफ्लो चक्रों के प्रभाव पर विचार किया गया। वांग और लाई [14] परिमित तत्व मॉडलिंग का उपयोग करके माइक्रोविया की संभावित विफलता साइटों की जांच की गई। उन्होंने पाया कि भरे हुए माइक्रोविया में बिना भरे माइक्रोविया की तुलना में कम तनाव होता है। चोई और दासगुप्ता ने अपने काम में माइक्रोविया गैर-विनाशकारी निरीक्षण पद्धति की शुरुआत की।[15] हालाँकि अधिकांश माइक्रोविया विश्वसनीयता अनुसंधान एकल-स्तरीय माइक्रोविया, बिर्च पर केंद्रित है [4]आईएसटी परीक्षण का उपयोग करके बहु-स्तरीय स्टैक्ड और स्टैगर्ड माइक्रोविआ का परीक्षण किया गया। परीक्षण डेटा पर वेइबुल विश्लेषण से पता चला कि एकल- और 2-स्तरीय स्टैक्ड माइक्रोविया 3- और 4-स्तरीय माइक्रोविया की तुलना में अधिक समय तक चलते हैं (उदाहरण के लिए 2-स्तरीय स्टैक्ड माइक्रोविया 4-स्तरीय स्टैक्ड माइक्रोविया की तुलना में विफलता के लगभग 20 गुना अधिक चक्र का अनुभव करते हैं)।
माइक्रोविया वॉयडिंग
उच्च घनत्व इंटरकनेक्ट बोर्ड विकास के लिए एक चुनौती, विश्वसनीय माइक्रोविया का निर्माण करना है, विशेष रूप से स्टैक्ड माइक्रोविया के लिए, जिसके परिणामस्वरूप तांबा चढ़ाना प्रक्रिया में अधूरा भराव, डिंपल या रिक्तियां नहीं होती हैं।[16] के लेखक [16]प्रायोगिक परीक्षण और परिमित तत्व विश्लेषण दोनों का उपयोग करके रिक्तियों और अन्य दोषों के संदर्भ में माइक्रोविया के जोखिम की जांच कर रहे हैं। उन्होंने पाया कि अधूरा तांबा भरने से माइक्रोविया में तनाव का स्तर बढ़ जाता है और इसलिए माइक्रोविया की थकान कम हो जाती है।
जहां तक रिक्तियों का सवाल है, अलग-अलग शून्यता की स्थिति, जैसे कि अलग-अलग शून्य आकार, आकार और स्थान के परिणामस्वरूप माइक्रोविया विश्वसनीयता पर अलग-अलग प्रभाव पड़ते हैं। गोलाकार आकार की छोटी-छोटी रिक्तियाँ माइक्रोविया थकावट के जीवन को हल्के ढंग से बढ़ा देती हैं, लेकिन अत्यधिक शून्यता की स्थितियाँ माइक्रोविया की अवधि को बहुत कम कर देती हैं।
संदर्भ
- ↑ "मुद्रित सर्किट डिजाइन में माइक्रोवियास के बारे में आपको जो कुछ जानने की आवश्यकता है". Altium (in English). 2017-05-23. Retrieved 2022-09-29.
- ↑ https://blog.ipc.org/2014/01/10/new-microvia-definition-seeing-broader-usage/
- ↑ Happy Holden et al., The HDI Handbook, 1st Edition. Available from: http://www.hdihandbook.com/
- ↑ 4.0 4.1 B. Birch, “Reliability Testing for Microvias in Printed Wire Boards”, Circuit World, Vol. 35, No. 4, pp. 3 – 17, 2009
- ↑ IPC-6016, “Qualification and Performance Specification for High-density Interconnect (HDI) Structures,” May 1999
- ↑ "Microvia HDI PCB :All The Guidance You Need To Make The Right Choice". www.hemeixinpcb.com. Retrieved 2022-09-29.
- ↑ Forbus, Jeff. "PCB Vias: Understanding the Design of Microvias". blog.epectec.com (in English). Retrieved 2022-09-29.
- ↑ Roozbeh, Bakhshi. "थर्मोमैकेनिकल तनाव के तहत उच्च घनत्व इंटरकनेक्ट मुद्रित सर्किट बोर्डों में माइक्रोविया के क्षरण पर शून्यता के प्रभाव". Research Gate. Retrieved 2022-09-29.
- ↑ A. O. Ogunjimi, S. Macgregor, and M. G. Pech, “The effect of manufacturing and design process variabilities on the fatigue file of the high density interconnect vias,” Journal of Electronics Manufacturing, Vol. 5, No. 2, Jule 1995, pp. 111-119
- ↑ A. S. Prabhu, D. B. Barker, M. G. Pecht, J. W. Evans, W. Grieg, E. S. Bernard, and E. Smith, “A Thermo-Mechanical Fatigue Analysis of High Density Interconnect Vias,” Advances in Electronic Packaging, Vol. 10, No. 1, 1995
- ↑ F. Liu, J. Lu, V. Sundaram, D. Sutter, G. White and D. F. Baldwin, and Rao R, “Reliability Assessment of Microvias in HDI Printed Circuit Board”, IEEE Transactions on Components and Packaging Technologies, Vol. 25, No. 2, June 2000, pp. 254-259
- ↑ G. Ramakrishna, F. Liu, and S. K. Sitaramana, “Experimental and Numerical Investigation of Microvia Reliability”, The Eighth Intersociety Conference on Thermal and Thermomechanical Phenomena in Electronic Systems, 2002, pp. 932 – 939
- ↑ [14] P. Andrews, G. Parry, P. Reid, “Concerns in the Lead Free Assembly Environment”, 2005
- ↑ T. Wang and Y. Lai, “Stress Analysis for Fracture Potential of Blind Via in a Build-up Substrate,” Circuit World, Vol. 32, No. 2, 2006, pp: 39-44
- ↑ C. Choi and A. Dasgupta, Microvia Non-Destructive Inspection Method, Proceedings of ASME International Mechanical Engineering Congress and Exposition, Vol. 5, 2009, pp. 15-22, doi:10.1115/IMECE2009-11779.
- ↑ 16.0 16.1 Y. Ning, M. H. Azarian, and M. Pecht, Simulation of the Influence of Manufacturing Quality on Thermomechanical Stress of Microvias, IPC APEX 2014 Technical Conference, March 25–27, 2014