R3000: Difference between revisions
No edit summary |
No edit summary |
||
Line 18: | Line 18: | ||
| fpr = | | fpr = | ||
}} | }} | ||
R3000 एमआईपीएस (MIPS) कंप्यूटर सिस्टम्स द्वारा विकसित एक 32-बिट [[RISC|आरआईएससी]] [[माइक्रोप्रोसेसर]] [[चिपसेट]] है जिसने एमआईपीएस [[ निर्देश सेट वास्तुकला |इंस्ट्रक्शन सेट आर्किटेक्चर]] (आईएसए) को लागू किया है। जून 1988 में पेश किया गया, यह दूसरा एमआईपीएस कार्यान्वयन था, जो [[R2000 (माइक्रोप्रोसेसर)]] के बाद प्रमुख एमआईपीएस माइक्रोप्रोसेसर के रूप में सफल हुआ था। यह 20, 25 और 33.33 मेगाहर्ट्ज पर संचालित होता था। | '''R3000''' एमआईपीएस (MIPS) कंप्यूटर सिस्टम्स द्वारा विकसित एक 32-बिट [[RISC|आरआईएससी]] [[माइक्रोप्रोसेसर]] [[चिपसेट]] है जिसने एमआईपीएस [[ निर्देश सेट वास्तुकला |इंस्ट्रक्शन सेट आर्किटेक्चर]] (आईएसए) को लागू किया है। जून 1988 में पेश किया गया, यह दूसरा एमआईपीएस कार्यान्वयन था, जो [[R2000 (माइक्रोप्रोसेसर)]] के बाद प्रमुख एमआईपीएस माइक्रोप्रोसेसर के रूप में सफल हुआ था। यह 20, 25 और 33.33 मेगाहर्ट्ज पर संचालित होता था। | ||
एमआईपीएस1 निर्देश सेट समकालीन [[80x86]] और [[680x0]] आर्किटेक्चर की तुलना में छोटा है, केवल अधिक सामान्यतः उपयोग किए जाने वाले संचालन को एन्कोडिंग और कुछ [[एड्रेसिंग मोड]] का समर्थन करता है। इसकी निश्चित निर्देश लंबाई और केवल तीन अलग-अलग प्रकार के निर्देश प्रारूपों के साथ, यह सरलीकृत [[निर्देश डिकोडिंग|इंस्ट्रक्शन डिकोडिंग]] और प्रसंस्करण है। इसने 5-चरण [[निर्देश पाइपलाइन|इंस्ट्रक्शन पाइपलाइन]] को नियोजित किया, जो प्रति चक्र एक निर्देश के नज़दीक पहुंचने की दर पर निष्पादन को सक्षम करता है, जो अपने समय के लिए असामान्य है। | एमआईपीएस1 निर्देश सेट समकालीन [[80x86]] और [[680x0]] आर्किटेक्चर की तुलना में छोटा है, केवल अधिक सामान्यतः उपयोग किए जाने वाले संचालन को एन्कोडिंग और कुछ [[एड्रेसिंग मोड]] का समर्थन करता है। इसकी निश्चित निर्देश लंबाई और केवल तीन अलग-अलग प्रकार के निर्देश प्रारूपों के साथ, यह सरलीकृत [[निर्देश डिकोडिंग|इंस्ट्रक्शन डिकोडिंग]] और प्रसंस्करण है। इसने 5-चरण [[निर्देश पाइपलाइन|इंस्ट्रक्शन पाइपलाइन]] को नियोजित किया, जो प्रति चक्र एक निर्देश के नज़दीक पहुंचने की दर पर निष्पादन को सक्षम करता है, जो अपने समय के लिए असामान्य है। | ||
Line 106: | Line 106: | ||
[[Category:Machine Translated Page]] | [[Category:Machine Translated Page]] | ||
[[Category:Pages with script errors]] | [[Category:Pages with script errors]] | ||
[[Category:Short description with empty Wikidata description]] | |||
[[Category:Templates Vigyan Ready]] | [[Category:Templates Vigyan Ready]] | ||
[[Category:Templates that add a tracking category]] | [[Category:Templates that add a tracking category]] |
Latest revision as of 15:43, 29 August 2023
Designer | MIPS Computer Systems |
---|---|
Bits | 32-bit |
Design | RISC |
R3000 एमआईपीएस (MIPS) कंप्यूटर सिस्टम्स द्वारा विकसित एक 32-बिट आरआईएससी माइक्रोप्रोसेसर चिपसेट है जिसने एमआईपीएस इंस्ट्रक्शन सेट आर्किटेक्चर (आईएसए) को लागू किया है। जून 1988 में पेश किया गया, यह दूसरा एमआईपीएस कार्यान्वयन था, जो R2000 (माइक्रोप्रोसेसर) के बाद प्रमुख एमआईपीएस माइक्रोप्रोसेसर के रूप में सफल हुआ था। यह 20, 25 और 33.33 मेगाहर्ट्ज पर संचालित होता था।
एमआईपीएस1 निर्देश सेट समकालीन 80x86 और 680x0 आर्किटेक्चर की तुलना में छोटा है, केवल अधिक सामान्यतः उपयोग किए जाने वाले संचालन को एन्कोडिंग और कुछ एड्रेसिंग मोड का समर्थन करता है। इसकी निश्चित निर्देश लंबाई और केवल तीन अलग-अलग प्रकार के निर्देश प्रारूपों के साथ, यह सरलीकृत इंस्ट्रक्शन डिकोडिंग और प्रसंस्करण है। इसने 5-चरण इंस्ट्रक्शन पाइपलाइन को नियोजित किया, जो प्रति चक्र एक निर्देश के नज़दीक पहुंचने की दर पर निष्पादन को सक्षम करता है, जो अपने समय के लिए असामान्य है।
यह एमआईपीएसपीढ़ी चार सह-प्रोसेसरों तक का समर्थन करती है। सीपीयू कोर के अलावा, R3000 माइक्रोप्रोसेसर में एक कंट्रोल प्रोसेसर (सीपी) सम्मिलित है, जिसमें एक अनुवाद लुकसाइड बफर और एक मेमोरी मैनेजमेंट यूनिट सम्मिलित है।[1] सीपी एकसह प्रोसेसर के रूप में काम करता है। सीपी के अलावा, R3000 एक बाहरी R3010 न्यूमेरिक कोप्रोसेसर को भी सपोर्ट कर सकता है,[2] दो अन्य बाहरी कोप्रोसेसरों के साथ थे।
R3000 सीपीयू में लेवल 1 सीपीयू कैश सम्मिलित नहीं है। इसके बजाय, इसका ऑन-चिप कैश कंट्रोलर 256 KB तक के बाहरी डेटा और निर्देश कैश को ऑपरेट करता है। यह एक ही क्लॉक साइकिल के दौरान दोनों कैश को एक्सेस कर सकता है।
R3000 को काफी सफलता मिली और कई कंपनियों ने अपने कार्य केंद्र और सर्वर में इसका उपयोग किया गया था। उपयोगकर्ताओं में सम्मिलित हैं:
- अरडेंट कंप्यूटर
- अटारी कोजग (आर्केड सिस्टम के लिए एक संशोधित अटारी कजग)
- डिजिटल उपकरण निगम (डीईसी) उनके डीईसीस्टेशन वर्कस्टेशन और मल्टीप्रोसेसर डीईसीसिस्टम सर्वर के लिए प्लेस्टेशन हैl
- इवांस एंड सदरलैंड को उनके विजन (ईएसवी) सीरीज वर्कस्टेशन के लिए प्लेस्टेशन हैl
- एमआईपीएस कंप्यूटर सिस्टम उनके एमआईपीएस आरआईएससी/ओएस यूनिक्स वर्कस्टेशन और सर्वर के लिए है।
- उनके आरआईएससी ईडब्ल्यूएस4800 वर्कस्टेशन और यूपी4800 सर्वर के लिए एनईसी है।
- प्राइम कंप्यूटर
- पिरामिड प्रौद्योगिकी
- सिएको एप्सन
- उनके व्यवसाय-संबंधी आईआरआईएस, व्यक्तिगत आईआरआईएस और एसजीआई इंडिगो वर्कस्टेशन, और मल्टीप्रोसेसर पावर सीरीज विज़ुअलाइज़ेशन सिस्टम के लिए सिलिकॉन ग्राफिक्स
- सोनी उनके प्लेस्टेशन (कंसोल) और प्ले स्टेशन 2 के लिए (एससीपीएच-10000 से एससीपीएच-700XX - I/O सीपीयू के रूप में उपयोग के लिए 37.5 मेगाहर्ट्ज़ पर और प्लेस्टेशन गेम के साथ संगतता के लिए 33.8 मेगाहर्ट्ज़ पर) वीडियो गेम कंसोल, और सोनी न्यूज़ वर्कस्टेशन साथ ही बेमानी सिस्टम 573 एनालॉग आर्केड यूनिट, जो R3000A पर चलता है।
- टंडेम कंप्यूटर उनके नॉनस्टॉप साइक्लोन/आर और सीएलएक्स/आर फॉल्ट-टॉलरेंट सर्वर के लिए हैl
- व्हाइटचैपल वर्कस्टेशन उनके हाईटेक-20 वर्कस्टेशन के लिए हैl
- न्यू होराइजन्स जांच [3][4][5]
R3000 को एक एम्बेडेड माइक्रोप्रोसेसर के रूप में भी उपयोग किया गया था। जब प्रौद्योगिकी में प्रगति ने इसे उच्च-प्रदर्शन प्रणालियों के लिए अप्रचलित कर दिया, तो इसे निम्न-लागत वाले डिजाइनों में निरंतर उपयोग मिला था। एलएसआई लॉजिक जैसी कंपनियों ने विशेष रूप से अंतः स्थापित प्रणाली के लिए R3000 के डेरिवेटिव विकसित किए थे।
R3000, बड़े अनुवाद लुकसाइड बफर (टीएलबी) और बाहरी कैश के लिए तेज़ बस सहित साधारण सुधारों के साथ R2000 का एक और विकास था। R3000 डाई में 115,000 ट्रांजिस्टर थे और इसकी माप लगभग 75,000 वर्ग इंच का हजारवां हिस्सा (48 mm2).[6] एमआईपीएसएक कल्पित अर्धचालक कंपनी थी, इसलिए R3000 को एमआईपीएस भागीदारों द्वारा निर्मित किया गया था जिसमेंएकीकृत उपकरण प्रौद्योगिकी (आईडीटी), एलएसआई लॉजिक, एनईसी कॉर्पोरेशन, परफॉरमेंस अर्धचालक और अन्य सम्मिलित थे। इसे 1.2 माइक्रोन पूरक धातु-ऑक्साइड-अर्धचालक (सीएमओएस) प्रक्रिया में बनाया गया था[1]एल्यूमीनियम इंटरकनेक्ट के दो स्तरों के साथ थे।
गैर-एम्बेडेड अनुप्रयोगों के लिए R3000 के डेरिवेटिव में सम्मिलित हैं:
- R3000A - एमआईपीएसद्वारा 1989 में पेश किया गया एक और विकास था। यह 40 मेगाहर्ट्ज तक की घड़ी की आवृत्ति पर संचालित होता है।
- पीआर3400 - प्रदर्शन अर्धचालक द्वारा विकसित, मई 1991 में पेश किया गया, वह भी 40 मेगाहर्ट्ज तक का था। इसने प्रदर्शन अर्धचालक पीआर3000A और पीआर3010A को एक ही डाई पर एकीकृत किया था।
एम्बेडेड अनुप्रयोगों के लिए R3000 के डेरिवेटिव में सम्मिलित हैं:
- पीआर31700 - फ़िलिप्स अर्धचालक का 75 मेगाहर्ट्ज़ माइक्रोकंट्रोलर। 350 एनएम प्रक्रिया में निर्मित, 208-पिन एलक्यूएफपी में वितरित, यह 3.3 वोल्ट पर संचालित होता है और केवल 350 मेगावाट का प्रसार करता है।
- आरआईएससींट्रोलर - आईडीटी से लो-एंड माइक्रोकंट्रोलर्स का समूह हैं। मॉडल में R3041, R3051, R3052, R3071 और R3081 सम्मिलित हैं।
- टीएक्स3900 - तोशिबा का माइक्रोकंट्रोलर है।
- मांगूस-V - अंतरिक्ष यान पर उपयोग के लिए एक विकिरण-कठोर और विस्तारित 10–15 मेगाहर्ट्ज सीपीयू, यह नासा के न्यू होराइजंस अंतरिक्ष जांच जैसे अनुप्रयोगों में आज भी उपयोग में है।
संदर्भ
- ↑ 1.0 1.1 Jurij Šilc; Borut Robič; Theo Ungerer (1999). Processor Architecture: From Dataflow to Superscalar and Beyond. Springer-Verlag Berlin Heidelberg. p. 38. ISBN 978-3-540-64798-0.
- ↑ Rowen, Chris; Johnson, Mark; Ries, Paul (June 1988). "The MIPS R3010 Floating-Point Coprocessor". IEEE Micro. The Institute of Electrical and Electronics Engineers. 8 (3): 53–62. doi:10.1109/40.540. ISSN 0272-1732. S2CID 12859181. Retrieved 24 April 2022.
- ↑ Sharma, Aashish (21 July 2015). "The Original PlayStation CPU is Powering New Horizons". Fossbytes.
- ↑ Tomson, Iain (14 January 2015). "PlayStation-processor-powered plutonium probe prepares Pluto pics". The Register.
- ↑ Dockrill, Peter (17 July 2015). "NASA's New Horizon Probe Made It to Pluto With a PlayStation CPU For a Brain". Science Alert.
- ↑ Michael Slater, ed. (1992). A Guide to RISC microprocessors. Academic Press, Inc. p. 129. ISBN 978-0-12-649140-1.
अग्रिम पठन
- Rowen, Chris; Johnson, Mark; Ries, Paul (June 1988). "The MIPS R3010 Floating-Point Coprocessor". IEEE Micro. 8 (3): 53–62. doi:10.1109/40.540. S2CID 12859181.