मेमोरी लेटेंसी

From Vigyanwiki
Revision as of 11:45, 11 June 2023 by Indicwiki (talk | contribs) (5 revisions imported from alpha:मेमोरी_लेटेंसी)
30-पिन सिम मॉड्यूल पर 70 ns विलंबता के साथ 1 मेगाबिट डायनेमिक रैंडम-एक्सेस मेमोरी। आधुनिक डीडीआर4 डीआईएमएम में 15ns से कम विलंबता होती है।[1]

मेमोरी विलंबता बाइट या शब्द के लिए मेमोरी में अनुरोध प्रारंभ करने के मध्य का समय (विलंबता (इंजीनियरिंग)) है जब तक कि इसे केंद्रीय प्रसंस्करण इकाई द्वारा पुनर्प्राप्त नहीं किया जाता है। यदि डेटा प्रोसेसर के कैश में नहीं है, तो उन्हें प्राप्त करने में अधिक समय लगता है, क्योंकि प्रोसेसर को बाहरी कंप्यूटर मेमोरी सेल के साथ संचार करना होगा। विलंबता इसलिए मेमोरी की गति का मौलिक उपाय है: विलंबता जितनी कम होगी, पढ़ने की क्रिया उतनी ही तीव्र होगी।

विलंबता को मेमोरी बैंडविड्थ के साथ भ्रमित नहीं होना चाहिए, जो मेमोरी के थ्रूपुट को मापता है। विलंबता को घड़ी चक्रों में या नैनोसेकंड में मापे गए समय में व्यक्त किया जा सकता है। समय के साथ, घड़ी चक्रों में व्यक्त मेमोरी विलंबता अधिक स्थिर रही है, किंतु समय के साथ उनमें सुधार हुआ है।[1]


यह भी देखें

संदर्भ

  1. 1.0 1.1 Crucial Technology, "Speed vs. Latency: Why CAS latency isn't an accurate measure of memory performance" [1]


बाहरी संबंध