धारिता-विद्युत-दाब प्रोफाइलन

From Vigyanwiki
Revision as of 11:36, 11 June 2023 by alpha>Indicwiki (Created page with "कैपेसिटेंस-वोल्टेज प्रोफाइलिंग (या सी-वी प्रोफाइलिंग, कभी-कभी सी...")
(diff) ← Older revision | Latest revision (diff) | Newer revision → (diff)

कैपेसिटेंस-वोल्टेज प्रोफाइलिंग (या सी-वी प्रोफाइलिंग, कभी-कभी सीवी प्रोफाइलिंग) अर्धचालक सामग्री और उपकरणों को चिह्नित करने की एक तकनीक है। लागू वोल्टेज विविध है, और समाई को मापा जाता है और वोल्टेज के कार्य के रूप में प्लॉट किया जाता है। यह तकनीक धातु -सेमीकंडक्टर जंक्शन (शोट्की बाधा) या पी-एन जंक्शन का उपयोग करती है[1] या एक एमओएसएफईटी एक कमी क्षेत्र बनाने के लिए, एक ऐसा क्षेत्र जो इलेक्ट्रॉनों और इलेक्ट्रॉन छेद का संचालन करने के लिए खाली है, लेकिन इसमें आयनित दाताओं और वाहक पीढ़ी और पुनर्संयोजन # पीढ़ी और पुनर्संयोजन प्रक्रियाएं या जाल शामिल हो सकते हैं। इसके आयनित आवेशों के साथ अवक्षय क्षेत्र एक संधारित्र की तरह व्यवहार करता है। जंक्शन पर लगाए गए वोल्टेज को बदलकर घटती चौड़ाई को बदलना संभव है। लागू वोल्टेज पर कमी की चौड़ाई की निर्भरता सेमीकंडक्टर की आंतरिक विशेषताओं, जैसे इसकी डोपिंग प्रोफ़ाइल और वाहक पीढ़ी और पुनर्संयोजन # पीढ़ी और पुनर्संयोजन प्रक्रिया घनत्व के बारे में जानकारी प्रदान करती है।[2], Cite error: Closing </ref> missing for <ref> tag), या एक गहरे-स्तर के क्षणिक स्पेक्ट्रोस्कोपी | बड़े-सिग्नल क्षणिक वोल्टेज का उपयोग करना।[3]


आवेदन

कई शोधकर्ता विशेष रूप से MOSCAP और MOSFET संरचनाओं में सेमीकंडक्टर मापदंडों को निर्धारित करने के लिए कैपेसिटेंस-वोल्टेज (C-V) परीक्षण का उपयोग करते हैं। हालांकि, सी-वी माप का व्यापक रूप से अन्य प्रकार के अर्धचालक उपकरणों और प्रौद्योगिकियों को चित्रित करने के लिए भी उपयोग किया जाता है, जिसमें द्विध्रुवी जंक्शन ट्रांजिस्टर, जेएफईटी, III-V मिश्रित उपकरण, फोटोवोल्टिक सेल, एमईएमएस उपकरण, कार्बनिक पतली-फिल्म ट्रांजिस्टर (टीएफटी) डिस्प्ले, फोटोडिओड शामिल हैं। और कार्बन नैनोट्यूब (सीएनटी)।

इन मापों की मौलिक प्रकृति उन्हें अनुसंधान कार्यों और विषयों की एक विस्तृत श्रृंखला के लिए लागू करती है। उदाहरण के लिए, शोधकर्ता उन्हें नई प्रक्रियाओं, सामग्रियों, उपकरणों और सर्किटों का मूल्यांकन करने के लिए विश्वविद्यालय और सेमीकंडक्टर निर्माताओं की प्रयोगशालाओं में उपयोग करते हैं। ये माप उत्पाद और उपज बढ़ाने वाले इंजीनियरों के लिए बेहद मूल्यवान हैं जो प्रक्रियाओं और डिवाइस के प्रदर्शन में सुधार के लिए जिम्मेदार हैं। विश्वसनीयता इंजीनियर इन मापों का उपयोग उन सामग्रियों के आपूर्तिकर्ताओं को योग्य बनाने के लिए भी करते हैं जिनका वे उपयोग करते हैं, प्रक्रिया मापदंडों की निगरानी करने के लिए, और विफलता तंत्र का विश्लेषण करने के लिए।

सेमीकंडक्टर डिवाइस और सामग्री पैरामीटर की एक भीड़ सी-वी माप से उचित पद्धति, उपकरण और सॉफ्टवेयर के साथ प्राप्त की जा सकती है। यह जानकारी अर्धचालक उत्पादन श्रृंखला में उपयोग की जाती है, और औसत डोपिंग एकाग्रता, डोपिंग प्रोफाइल और वाहक जीवन काल जैसे पैरामीटर सहित एपिटैक्सियल रूप से विकसित क्रिस्टल का मूल्यांकन करने के साथ शुरू होता है।

सी-वी माप ऑक्साइड की मोटाई, ऑक्साइड चार्ज, मोबाइल आयनों से संदूषण और वेफर प्रक्रियाओं में इंटरफ़ेस ट्रैप घनत्व प्रकट कर सकते हैं। विभिन्न ऑक्साइड मोटाई के साथ बल्क MOSFET के लिए android पर उत्पन्न A C-V प्रोफ़ाइल। ध्यान दें कि लाल वक्र कम आवृत्ति को इंगित करता है जबकि नीला वक्र उच्च आवृत्ति C-V प्रोफ़ाइल को दिखाता है। विभिन्न ऑक्साइड मोटाई के साथ दहलीज वोल्टेज में बदलाव पर विशेष ध्यान दें।

लिथोग्राफी, नक़्क़ाशी, सफाई, ढांकता हुआ और पॉलीसिलिकॉन जमाव, और धातुकरण सहित अन्य प्रक्रिया चरणों के प्रदर्शन के बाद ये माप महत्वपूर्ण बने हुए हैं। एक बार उपकरणों के पूरी तरह से गढ़े जाने के बाद, सी-वी प्रोफाइलिंग का उपयोग अक्सर थ्रेशोल्ड वोल्टेज और अन्य मापदंडों को विश्वसनीयता और बुनियादी उपकरण परीक्षण के दौरान और मॉडल डिवाइस के प्रदर्शन के लिए किया जाता है।

इलेक्ट्रॉनिक इंस्ट्रूमेंटेशन के कैपेसिटेंस-वोल्टेज मीटर का उपयोग करके सी-वी मापन किया जाता है। प्राप्त सी-वी ग्राफ द्वारा अर्धचालक उपकरणों के डोपिंग प्रोफाइल का विश्लेषण करने के लिए उनका उपयोग किया जाता है।

विभिन्न ऑक्साइड मोटाई वाले बल्क MOSFET के लिए C-V प्रोफ़ाइल।

सी-वी धातु-ऑक्साइड-अर्धचालक संरचना की विशेषताएं

गेट ऑक्साइड के माध्यम से चैनल (अर्धचालक) में संभावित अवरोध की ऊंचाई को नियंत्रित करते हुए एक धातु-ऑक्साइड-सेमीकंडक्टर संरचना MOSFET का महत्वपूर्ण हिस्सा है।

एक एन-चैनल एमओएसएफईटी के संचालन को तीन क्षेत्रों में विभाजित किया जा सकता है, जो नीचे दिखाया गया है और सही आंकड़े के अनुरूप है।

कमी

जब धातु पर एक छोटा सकारात्मक पूर्वाग्रह वोल्टेज लगाया जाता है, तो संयोजी बंध एज फर्मी स्तर से दूर चला जाता है, और शरीर से छेद गेट से दूर चला जाता है, जिसके परिणामस्वरूप कम वाहक घनत्व होता है, इसलिए समाई कम होती है (द दाईं ओर आकृति के बीच में घाटी)।

उलटा

सेमीकंडक्टर सतह के पास अभी भी बड़े गेट बायस पर कंडक्शन बैंड एज को फर्मी स्तर के करीब लाया जाता है, सेमीकंडक्टर और ऑक्साइड के बीच इंटरफेस में उलटा परत या एन-चैनल में इलेक्ट्रॉनों के साथ सतह को पॉप्युलेट करता है। इसका परिणाम कैपेसिटेंस में वृद्धि के रूप में होता है, जैसा कि सही चित्र के दाहिने हिस्से में दिखाया गया है।

संचय

जब एक नकारात्मक गेट-सोर्स वोल्टेज (पॉजिटिव सोर्स-गेट) लगाया जाता है, तो यह एन क्षेत्र की सतह पर एक पी-चैनल बनाता है, जो एन-चैनल मामले के अनुरूप होता है, लेकिन आवेशों और वोल्टेज के विपरीत ध्रुवों के साथ। छेद के घनत्व में वृद्धि समाई में वृद्धि से मेल खाती है, जिसे दाएं चित्र के बाएं भाग में दिखाया गया है।

यह भी देखें

संदर्भ

  1. J. Hilibrand and R.D. Gold, "Determination of the Impurity Distribution in Junction Diodes From Capacitance-Voltage Measurements", RCA Review, vol. 21, p. 245, June 1960
  2. Alain C. Diebold, ed. (2001). Handbook of Silicon Semiconductor Metrology. CRC Press. pp. 59–60. ISBN 0-8247-0506-8.
  3. Sheng S. Li and Sorin Cristoloveanu (1995). Electrical Characterization of Silicon-On-Insulator Materials and Devices. Springer. Chapter 6, p. 163. ISBN 0-7923-9548-4.


बाहरी संबंध