मेमोरी टाइप रेंज रजिस्टर

From Vigyanwiki
Revision as of 23:22, 24 July 2023 by alpha>Indicwiki (Created page with "{{Refimprove|date=October 2009}} मेमोरी टाइप रेंज रजिस्टर (एमटीआरआर) प्रोसेसर पूरक क्ष...")
(diff) ← Older revision | Latest revision (diff) | Newer revision → (diff)

मेमोरी टाइप रेंज रजिस्टर (एमटीआरआर) प्रोसेसर पूरक क्षमता नियंत्रण रजिस्टरों का एक सेट है जो सिस्टम सॉफ्ट्वेयर को यह नियंत्रित करता है कि CPU द्वारा कंप्यूटर भंडारण रेंज तक पहुंच कैसे सीपीयू कैश है। यह प्रोग्रामयोग्य मॉडल-विशिष्ट रजिस्टरों (एमएसआर) के एक सेट का उपयोग करता है जो अधिकांश आधुनिक सीपीयू द्वारा प्रदान किए गए विशेष रजिस्टर हैं। मेमोरी रेंज तक संभावित पहुंच मोड अनकैश्ड, इससे लिखो, राइट-कॉम्बिनेशन, राइट-प्रोटेक्ट और वापस लिखना हो सकते हैं। राइट-बैक मोड में, सीपीयू के सीपीयू कैश में लिखा जाता है और कैश को गंदे के रूप में चिह्नित किया जाता है, ताकि इसकी सामग्री बाद में मेमोरी में लिखी जा सके।

राइट-कॉम्बिनेशन कंप्यूटर बस राइट ट्रांसफर को चित्रोपमा पत्रक मेमोरी जैसे सिस्टम संसाधनों पर अधिक कुशल लिखने की अनुमति देने के लिए बस पर बर्स्ट मोड (कंप्यूटिंग) से पहले एक बड़े ट्रांसफर में संयोजित करने की अनुमति देता है। यह अक्सर सामान्य मेमोरी के सरल अनुक्रमिक पढ़ने/लिखने के शब्दार्थ को खोने की कीमत पर, छवि लेखन संचालन की गति को कई गुना बढ़ा देता है। अतिरिक्त बिट्स जो कुछ कंप्यूटर आर्किटेक्चर पर प्रदान किए जाते हैं, जैसे कि AMD64, प्रणाली की याददाश्त (शैडो ROM) में केवल पढ़ने के लिये मेमोरी सामग्री की छायांकन और मेमोरी-मैप किए गए I/O के कॉन्फ़िगरेशन की अनुमति देते हैं।

x86-पीसी प्रोसेसर में एमटीआरआर

प्रारंभिक x86 आर्किटेक्चर सिस्टम में, विशेष रूप से जहां सीपीयू कैश सीपीयू पैकेज के बाहर अलग चिप्स द्वारा प्रदान किया गया था, इस फ़ंक्शन को चिपसेट द्वारा नियंत्रित किया गया था और BIOS सेटिंग्स के माध्यम से कॉन्फ़िगर किया गया था।

जब सीपीयू कैश को सीपीयू के अंदर ले जाया गया, तो सीपीयू ने निश्चित-रेंज एमटीआरआर लागू किया, जो उस समय पीसी-बीआईओएस द्वारा प्रदान की गई मेमोरी के अनुकूल होने के लिए मेमोरी की पहली मेगाबाइट को कवर करता था। इनका उपयोग वीजीए एक्सेस और सिस्टम के वास्तविक मोड में होने पर की गई अन्य सभी मेमोरी-एक्सेस के लिए आवश्यक कैश नीति को नियंत्रित करने के लिए किया जाता है। 1 एमबी से ऊपर, सीपीयू कई वैरिएबल-रेंज एमटीआरआर प्रदान करते हैं, जिन्हें स्वतंत्र रूप से रखा जा सकता है और ओवरलैप भी किया जा सकता है। इन वेरिएबल-रेंज एमटीआरआर का उपयोग ग्राफिक्स मेमोरी और पेरिफ़ेरल कंपोनेंट इंटरकनेक्ट डिवाइस द्वारा उपयोग की जाने वाली अन्य मेमोरी रेंज की कैशिंग नीति को सेट करने के लिए किया जा सकता है।

प्रोसेसर के इंटेल पी6 (माइक्रोआर्किटेक्चर) परिवार (पेंटियम प्रो, पेंटियम II और बाद के संस्करण) से शुरू करके, मेमोरी रेंज तक प्रोसेसर की पहुंच को नियंत्रित करने के लिए एमटीआरआर का उपयोग किया जा सकता है।[1] साइरिक्स 6x86, 6x86MX और [[साइरस III]] प्रोसेसर में पता रेंज रजिस्टर (एआरआर) हैं जो एमटीआरआर के समान कार्यक्षमता प्रदान करते हैं।

AMD K6-2 (स्टेपिंग 8 और ऊपर) और K6-III प्रोसेसर में दो MTRR हैं। एएमडी Athlon परिवार 8 इंटेल-शैली एमटीआरआर प्रदान करता है।

सेंटौर टेक्नोलॉजी सी6 विनचिप में 8 एमसीआर हैं, जो लेखन-संयोजन की अनुमति देते हैं।

वीआईए टेक्नोलॉजीज साइरिक्स III और वीआईए सी3 सीपीयू 8 इंटेल-शैली एमटीआरआर प्रदान करते हैं।

एडवांस्ड माइक्रो डिवाइसेस # एथलॉन 64, ओपर्टन और फेनोम सीपीयू का मेमोरी इंटरफ़ेस विस्तारित फिक्स्ड-रेंज एमटीआरआर टाइप-फील्ड एनकोडिंग का समर्थन करता है जो किसी को यह निर्दिष्ट करने की अनुमति देता है कि डायरेक्ट कनेक्ट आर्किटेक्चर के माध्यम से रैंडम एक्सेस मेमोरी तक पहुंच करके या मेमोरी-मैप्ड I/O निष्पादित करके कुछ एड्रेस रेंज तक पहुंच निष्पादित की जाती है या नहीं। यह, उदाहरण के लिए, ROM सामग्री को RAM में कॉपी करके रैंडम-एक्सेस मेमोरी#शैडो RAM को कार्यान्वित करने की अनुमति देता है।

उत्तराधिकारी

नए x86 सीपीयू एक अधिक उन्नत तकनीक का समर्थन करते हैं, जिसे पृष्ठ विशेषता तालिका (पीएटी) कहा जाता है, जो आधुनिक मेमोरी आकार से निपटने के लिए सीमित संख्या में कम-ग्रैन्युलैरिटी रजिस्टरों के बजाय, इन मोड की प्रति-पेज सेटिंग की अनुमति देता है, जो लैपटॉप पर भी 64 गीगा परिवर्तन तक हो सकता है, और डेस्कटॉप सिस्टम पर यह मात्रा कई गुना अधिक हो सकती है।

एमटीआरआर कैसे काम करते हैं इसका विवरण सीपीयू विक्रेताओं के प्रोसेसर मैनुअल में वर्णित है।

यह भी देखें

संदर्भ

  1. "The Linux Gamers' HOWTO". The Linux Gamers' HOWTO. tldp.org. Retrieved 2009-10-03.


बाहरी संबंध