सीएचएमओएस

From Vigyanwiki
Revision as of 12:46, 8 August 2023 by alpha>Indicwiki (Created page with "{{cleanup-reorganize|date=March 2015}} File:Intel D87C51-3183.jpg|thumb|इंटेल D87C51. इंटेल की CHMOS III-E तकनीक पर निर्मि...")
(diff) ← Older revision | Latest revision (diff) | Newer revision → (diff)
MCS-51 नियंत्रक परिवार का एक सदस्य

सीएचएमओएस इंटेल सीएमओएस प्रक्रियाओं की श्रृंखला में से एक को संदर्भित करता है जो उनके डिप्लेशन-लोड एनएमओएस लॉजिक # एचएमओएस प्रक्रिया प्रक्रिया (एच का मतलब उच्च-घनत्व) से विकसित हुआ है। इसे पहली बार 1981 में विकसित किया गया था।[1]

CHMOS का उपयोग Intel 80C51BH में किया गया था, जो उनके मानक MCS-51 माइक्रोकंट्रोलर का एक नया संस्करण है।[2] चिप का उपयोग Intel 8086 के बाद के संस्करणों और 80C88 में भी किया गया था, जो Intel 8088 का पूरी तरह से स्थिर संस्करण थे। Intel 80386 को 1.5 µm प्रक्रिया|1.5 µm CHMOS III और बाद में 1.0 µm CHMOS IV में बनाया गया था।

सीएचएमओएस III में 1.5 माइक्रोन फोटोलिथोग्राफ़ी , पी-वेल प्रोसेसिंग, एन-वेल प्रोसेसिंग और धातु की दो परतों का उपयोग किया गया।[3][4] CHMOS III-E का उपयोग 12.5 मेगाहर्ट्ज इंटेल 80C186 माइक्रोप्रोसेसर के लिए किया जाता है।[5] CHMOS IV (H का मतलब हाई स्पीड है) में 1.0 µm लिथोग्राफी का उपयोग किया जाता है। Intel 80486 के कई संस्करण 1.0 µm CHMOS IV में बनाए गए थे।

CHMOS V में 0.8 µm लिथोग्राफी और 3 धातु परतों का उपयोग किया गया था, और इसका उपयोग 80386, 80486 और Intel i860 के बाद के संस्करणों में किया गया था।

यह भी देखें

  • डिप्लेशन-लोड एनएमओएस लॉजिक#आगे का विकास

संदर्भ

  1. Gnomes, Lee; "Behind The Scenes: The Making Of The 386", Intel Corporation, Special 32-Bit Issue Solutions, November/December 1985, page 19
  2. Intel CHMOS Microcontroller Design Kit
  3. A double layer metal CHMOS III technology
  4. Rant, Jon; "CHMOS: Matching Process to Product", Intel Corporation, Solutions, January/February 1986, Page 17
  5. Ormsby, John, Editor, "New Product Focus: Components: It's Under Control With The 80C186", Intel Corporation, Microcomputer Solutions, November/December 1987, page 13