आरएल परिपथ
Linear analog electronic filters |
---|
अवरोधक परिपथ (आरएल परिपथ), या आरएल फ़िल्टर या आरएल नेटवर्क, इलेक्ट्रीक परिपथ है जो वोल्टेज स्रोत या वर्तमान स्रोत द्वारा संचालित प्रतिरोधों और प्रेरकों से बना है।[1] प्रथम क्रम आरएल परिपथ प्रतिरोधी और प्रेरक से बना होता है या तो वोल्टेज स्रोत द्वारा संचालित श्रृंखला में या वर्तमान स्रोत द्वारा समानांतर में संचालित होता है। यह सबसे सरल एनालॉग फ़िल्टर अनंत आवेग प्रतिक्रिया इलेक्ट्रॉनिक फ़िल्टर में से है।
परिचय
मौलिक निष्क्रियता (इंजीनियरिंग) रैखिक परिपथ तत्व अवरोधक (आर), संधारित्र (सी) और प्रारंभ करनेवाला (एल) हैं। इन परिपथ तत्वों को चार अलग -अलग विधियों से विद्युत परिपथ बनाने के लिए जोड़ा जा सकता है: आरसी परिपथ, आरएल परिपथ, एलसी परिपथ और आरएलसी परिपथ, संक्षिप्तीकरण के साथ यह दर्शाता है कि कौन से घटकों का उपयोग किया जाता है। ये परिपथ महत्वपूर्ण प्रकार के व्यवहार को प्रदर्शित करते हैं जो एनालॉग इलेक्ट्रॉनिक्स के लिए मौलिक हैं। विशेष रूप से, वे इलेक्ट्रॉनिक फ़िल्टर निष्क्रिय फिल्टर के रूप में कार्य करने में सक्षम हैं।
व्यवहार में, चूंकि, संधारित्र (और आरसी परिपथ) सामान्यतः प्रेरकों के लिए पसंद किए जाते हैं क्योंकि वे अधिक आसानी से निर्मित हो सकते हैं और विशेष रूप से घटकों के उच्च मानों के लिए शारीरिक रूप से छोटे होते हैं।
आरसी और आरएल दोनों परिपथ एकल-पोल फिल्टर बनाते हैं। यह इस बात पर निर्भर करता है कि क्या प्रतिक्रियाशील तत्व (सी या एल) लोड के साथ श्रृंखला में है, या लोड के साथ समानांतर यह तय करेगा कि फ़िल्टर कम-पास या उच्च-पास है या नहीं।
अधिकांश आरएल परिपथ का उपयोग आरएफ एम्पलीफायरों के लिए डीसी पावर आपूर्ति के रूप में किया जाता है, जहां प्रारंभकर्ता का उपयोग डीसी पूर्वाग्रह वर्तमान को पास करने और आरएफ को बिजली की आपूर्ति में वापस आने के लिए किया जाता है।
जटिल प्रतिबाधा
जटिल प्रतिबाधा ZL (ओम में) इंडक्शन के साथ प्रारंभ करनेवाला का L (हेनरी (इकाई) में) में है
जटिल आवृत्ति s जटिल संख्या है,
जहाँ पर
- j काल्पनिक इकाई का प्रतिनिधित्व करता है: j2 = −1,
- σ घातीय क्षय स्थिर है (प्रति सेकंड रेडियन में), और
- ω कोणीय आवृत्ति (प्रति सेकंड रेडियन में) है।
ईजेनफलन
जटिल संख्या - किसी भी रैखिक समय-अपरिवर्तनीय (LTI) प्रणाली के जटिल-मूल्यवान ईजेनफलन निम्नलिखित रूपों के हैं:
यूलर के सूत्र से, इन ईजेनफलन के वास्तविक-भाग में तेजी से साइनसोइड्स हैं:
साइनसोइडल स्थिर स्थिति
साइनसोइडल स्थिर स्थिति विशेष स्थिति है जिसमें इनपुट वोल्टेज में शुद्ध साइनसॉइड होता है (बिना किसी घातीय क्षय के साथ)।
परिणामस्वरूप,
और का मूल्यांकन s हो जाता है
श्रृंखला परिपथ
के रूप में देखकर, हम देखते हैं कि प्रेरक के पार वोल्टेज है:
और अवरोधक के पार वोल्टेज है:
वर्तमान
परिपथ में वर्तमान प्रत्येक स्थान समान है क्योंकि परिपथ श्रृंखला में है:
स्थानांतरण प्रकार्य
प्रारंभ करनेवाला वोल्टेज के लिए स्थानांतरण फलन है
इस प्रकार, प्रतिरोधी वोल्टेज में स्थानांतरण फलन है
ट्रांसफर फलन, करंट के लिए, है
डंडे और शून्य
स्थानांतरण कार्यों में एकल पोल (जटिल विश्लेषण) स्थित है
इसके अतिरिक्त, प्रारंभ करनेवाला के लिए स्थानांतरण फलन में मूल (गणित) पर स्थित शून्य (जटिल विश्लेषण) होता है।
लाभ और चरण कोण
दो घटकों में लाभ उपरोक्त अभिव्यक्तियों के परिमाण को ले जाकर पाया जाता है:
और
और चरण (लहरें) हैं:
और
फासोर नोटेशन
इन अभिव्यक्तियों को एक साथ आउटपुट का प्रतिनिधित्व करने वाले चरणक के लिए सामान्य अभिव्यक्ति में प्रतिस्थापित किया जा सकता है:[2]
आवेग प्रतिक्रिया
प्रत्येक वोल्टेज के लिए आवेग प्रतिक्रिया संबंधित हस्तांतरण फलन का व्युत्क्रम लाप्लास रूपांतरण है। यह इनपुट वोल्टेज के लिए परिपथ की प्रतिक्रिया का प्रतिनिधित्व करता है जिसमें आवेग या डिराक डेल्टा फलन सम्मिलित है।
प्रारंभ करनेवाला वोल्टेज के लिए आवेग प्रतिक्रिया है
जहाँ पर u(t) हेविसाइड चरण फलन है और τ = L/R समय स्थिर है।
इस प्रकार, प्रतिरोधी वोल्टेज के लिए आवेग प्रतिक्रिया है
शून्य-इनपुट प्रतिक्रिया
शून्य-इनपुट प्रतिक्रिया (ZIR), जिसे प्राकृतिक प्रतिक्रिया भी कहा जाता है, आरएल परिपथ का परिपथ के व्यवहार का वर्णन करता है जब यह निरंतर वोल्टेज और धाराओं तक पहुंच गया है और किसी भी शक्ति स्रोत से डिस्कनेक्ट किया गया है। इसे शून्य-इनपुट प्रतिक्रिया कहा जाता है क्योंकि इसके लिए कोई इनपुट की आवश्यकता नहीं होती है।
आरएल परिपथ का ZIR है:
आवृत्ति डोमेन विचार
ये आवृत्ति डोमेन अभिव्यक्ति हैं। उनका विश्लेषण दिखाएगा कि परिपथ (या फिल्टर) को कौन से आवृत्तियां पास करती हैं और अस्वीकार करती हैं। यह विश्लेषण इस बात पर विचार करता है कि इन लाभों का क्या होता है क्योंकि आवृत्ति बहुत बड़ी और बहुत छोटी हो जाती है।
जैसा ω → ∞:
जैसा ω → 0:
इससे पता चलता है कि, यदि आउटपुट को प्रारंभ करनेवाला के पार ले जाया जाता है, तो उच्च आवृत्तियों को पारित किया जाता है और कम आवृत्तियों को देखा जाता है (अस्वीकार कर दिया जाता है)। इस प्रकार, परिपथ उच्च पास फिल्टर के रूप में व्यवहार करता है। यदि, चूंकि, आउटपुट को प्रतिरोधी के पार ले जाया जाता है, तो उच्च आवृत्तियों को अस्वीकार कर दिया जाता है और कम आवृत्तियों को पारित किया जाता है। इस कॉन्फ़िगरेशन में, परिपथ लो पास फिल्टर के रूप में व्यवहार करता है। आरसी परिपथ में प्रतिरोधी आउटपुट के व्यवहार के साथ इसकी तुलना करें, जहां रिवर्स स्थिति है।
फ़िल्टर पास करने वाली आवृत्तियों की सीमा को इसका बैंडविड्थ (सिग्नल प्रोसेसिंग) कहा जाता है। जिस बिंदु पर फ़िल्टर सिग्नल को अपनी अनफिल्टर्ड पावर के आधे भाग में ले जाता है, उसे उसकी कटऑफ आवृत्ति कहा जाता है। इसके लिए आवश्यक है कि परिपथ का लाभ कम हो जाए
उपरोक्त समीकरण का समाधान करने पर प्राप्त होता है
यह आवृत्ति है कि फ़िल्टर अपनी मूल शक्ति को आधे तक ले जाएगा।
स्पष्ट रूप से, चरण भी आवृत्ति पर निर्भर करते हैं, चूंकि यह प्रभाव सामान्यतः लाभ भिन्नता की तुलना में कम रोचक है।
जैसा ω → 0:
जैसा ω → ∞:
तो डीसी (0 हर्ट्ज) पर, प्रतिरोधी वोल्टेज सिग्नल वोल्टेज के साथ चरण में होता है, जबकि प्रारंभ करनेवाला वोल्टेज इसे 90 ° तक ले जाता है। जैसे-जैसे आवृत्ति बढ़ती है, प्रतिरोधी वोल्टेज सिग्नल के सापेक्ष 90 ° अंतराल होता है और प्रारंभ करनेवाला वोल्टेज सिग्नल के साथ इन-चरण में आता है।
समय डोमेन विचार
- यह खंड e, ई (संख्या), प्राकृतिक लघुगणक स्थिरांक के ज्ञान पर निर्भर करता है।
समय डोमेन व्यवहार को प्राप्त करने का सबसे सीधी प्रणाली ऊपर दिए गए VL और VR के भावों के लाप्लास रूपांतरण का उपयोग करना है। यह प्रभावी रूप से jω → s को रूपांतरित करता है। हेविसाइड चरण फलन मानते हुए (अर्थात्, Vin = 0 इससे पहले t = 0 और फिर Vin = V उसके बाद):
आंशिक अंश विस्तार और व्युत्क्रम लाप्लास परिवर्तन उत्पाद:
इस प्रकार, प्रारंभ करनेवाला में वोल्टेज समय बीतने के साथ 0 की ओर झुक जाता है, जबकि अवरोधक के पार वोल्टेज V की ओर जाता है, जैसा कि आंकड़ों में दिखाया गया है। यह सहज ज्ञान युक्त बिंदु को ध्यान में रखते हुए है कि प्रारंभ करनेवाला के पास केवल वोल्टेज होगा जब तक कि परिपथ में वर्तमान बदल रहा है - जैसे-जैसे परिपथ अपनी स्थिर-स्थिति तक पहुंचता है, आगे कोई वर्तमान परिवर्तन नहीं होता है और अंत में कोई प्रारंभ करनेवाला वोल्टेज नहीं होता है।
इन समीकरणों से पता चलता है कि श्रृंखला आरएल परिपथ में समय स्थिर होता है, सामान्यतः जिसे τ = L/R द्वारा निरूपित किया जाता है वह समय होने के कारण यह घटक के पार वोल्टेज को या तो गिरने के लिए (प्रारंभ करनेवाला के पार) या वृद्धि (प्रतिरोधक के पार) के अन्दर 1/e इसके अंतिम मान का होता है। अर्थात्, τ वह समय जब VL को V(1/e) तक पहुँचने में और VR तक पहुंचने के लिए V(1 − 1/e)।
परिवर्तन की दर आंशिक 1 − 1/e प्रति τ है। इस प्रकार, t = Nτ से t = (N + 1)τ तक जाने पर, वोल्टेज अपने स्तर से t = Nτ पर लगभग 63% रास्ते से अपने अंतिम मान की ओर बढ़ गया होगा। तो प्रारंभ करनेवाला में वोल्टेज τ के बाद 37% तक गिर गया होगा, और लगभग 5τ के बाद अनिवार्य रूप से शून्य (0.7%) हो जाएगा। किरचॉफ के वोल्टेज कानून का तात्पर्य है कि प्रतिरोधी के पार वोल्टेज उसी दर से बढ़ेगा। जब वोल्टेज स्रोत को फिर शॉर्ट परिपथ से बदल दिया जाता है, तो प्रतिरोधक के पार वोल्टेज V से 0 की और t के साथ घातीय रूप से गिर जाता है। रोकनेवाला τ के बाद लगभग 37% तक डिस्चार्ज हो जाएगा , और लगभग 5τ के बाद अनिवार्य रूप से पूरे प्रकार से डिस्चार्ज (0.7%) हो जाएगा। ध्यान दें कि परिपथ में धारा, I, वैसा ही व्यवहार करती है जैसा ओम के नियम के अनुसार प्रतिरोध में वोल्टेज करता है।
परिपथ के उठने या गिरने के समय में देरी इस स्थिति में है, जो पीछे की ओर से है।) परिपथ के समय-निरंतर की तुलना में बहुत तेजी से बढ़ने या गिरने से। चूंकि सभी तारों में कुछ इंडक्शन होता है। आत्म-इंडक्शन और प्रतिरोध, सभी परिपथों में समय स्थिर होता है। परिणामस्वरूप, जब बिजली की आपूर्ति चालू हो जाती है, तो वर्तमान तुरंत अपने स्थिर-अवस्था मान V/R तक नहीं पहुंचता है। इसके अतिरिक्त वृद्धि को पूरा करने में कई समय-आस्तिक लगते हैं। यदि ऐसा नहीं होता, और करंट को तुरंत स्थिर अवस्था में पहुंचना होता तो चुंबकीय क्षेत्र में तेज बदलाव से बहुत शक्तिशाली आगमनात्मक विद्युत क्षेत्र उत्पन्न होते - इससे परिपथ में हवा का टूटना होता और इलेक्ट्रिक आर्किंग संभवत: नुकसानदेह घटक होती है (और उपयोगकर्ता)।
ये परिणाम परिपथ का वर्णन करने वाले अंतर समीकरण को समाधान करके भी प्राप्त हो सकते हैं:
पहला समीकरण एकीकृत कारक का उपयोग करके समाधान किया जाता है और वर्तमान को प्राप्त करता है जिसे VL देने के लिए विभेदित किया जाना चाहिए ;दूसरा समीकरण सीधा है। समाधान बिल्कुल वैसा ही हैं जैसा कि लाप्लास ट्रांसफॉर्म के माध्यम से प्राप्त होता है।
शार्ट परिपथ समीकरण
शॉर्ट परिपथ मूल्यांकन के लिए, आरएल परिपथ पर विचार किया जाता है। अधिक सामान्य समीकरण है:
प्रारंभिक शर्त के साथ:
जिसे लाप्लास ट्रांसफॉर्म द्वारा हल किया जा सकता है:
इस प्रकार:
तब एंटीट्रांसफॉर्म रिटर्न:
यदि स्रोत वोल्टेज हेविसाइड स्टेप फलन (DC) है:
रिटर्न:
यदि स्रोत वोल्टेज साइनसोइडल फलन (एसी) है:
रिटर्न:
समानांतर परिपथ
जब अवरोधक और प्रारंभ करनेवाला दोनों समानांतर कनेक्शन में जुड़े होते हैं और वोल्टेज स्रोत के माध्यम से आपूर्ति की जाती है, तो इसे आरएल समानांतर परिपथ के रूप में जाना जाता है।[2] समानांतर आरएल परिपथ सामान्यतःश्रृंखला परिपथ की तुलना में कम ब्याज का होता है जब तक कि वर्तमान स्रोत द्वारा खिलाया जाता है। यह अधिक सीमा तक है क्योंकि आउटपुट वोल्टेज (Vout) इनपुट वोल्टेज (Vin) के बराबर है; परिणामस्वरूप, यह परिपथ वोल्टेज इनपुट सिग्नल के लिए फ़िल्टर के रूप में कार्य नहीं करता है।
जटिल प्रतिबाधा के साथ:
इससे पता चलता है कि प्रारंभ करनेवाला 90 ° से प्रतिरोधी (और स्रोत) वर्तमान को पीछे छोड़ देता है।
समानांतर परिपथ को कई एम्पलीफायर परिपथ के आउटपुट पर देखा जाता है, और उच्च आवृत्तियों पर कैपेसिटिव लोडिंग प्रभावों से एम्पलीफायर को अलग करने के लिए उपयोग किया जाता है।कैपेसिटेंस द्वारा प्रस्तुत किए गए चरण शिफ्ट के कारण, कुछ एम्पलीफायर बहुत उच्च आवृत्तियों पर अस्थिर हो जाते हैं, और दोलन करते हैं। यह ध्वनि की गुणवत्ता और घटक जीवन को विशेष रूप से ट्रांजिस्टर को प्रभावित करता है।
यह भी देखें
- एलसी परिपथ
- आरसी परिपथ
- आरएलसी परिपथ
- विद्युत नेटवर्क
- इलेक्ट्रॉनिक्स विषयों की सूची
संदर्भ
- ↑ "RL Circuit: Formula, Equitation & Diagram | Linquip" (in English). 2021-08-24. Retrieved 2022-03-16.
- ↑ 2.0 2.1 "RL Circuit : Working, Phasor Diagram, Impedance & Its Uses". ElProCus - Electronic Projects for Engineering Students (in English). 2021-04-06. Retrieved 2022-03-16.