प्लानर प्रक्रिया: Difference between revisions

From Vigyanwiki
No edit summary
 
(3 intermediate revisions by 3 users not shown)
Line 1: Line 1:
[[File:74LS244 F 8314 annotated sm.jpg|thumb|right|फेयरचाइल्ड चिप का एनोटेट डाई फोटो]]
[[File:74LS244 F 8314 annotated sm.jpg|thumb|right|फेयरचाइल्ड चिप का एनोटेट डाई फोटो]]
{{Short description|Process used to make microchips}}
{{Short description|Process used to make microchips}}
प्लेनर प्रक्रिया एक [[ अर्धचालक उपकरण निर्माण ]] है जिसका उपयोग [[सेमीकंडक्टर उद्योग|अर्धचालक]] [[सेमीकंडक्टर उद्योग|उद्योग]] में एक [[ट्रांजिस्टर]] के अलग-अलग घटकों के निर्माण के लिए किया जाता है, और बदले में, उन ट्रांजिस्टर को एक साथ जोड़ता है। यह प्राथमिक प्रक्रिया है जिसके द्वारा [[सिलिकॉन]] [[ एकीकृत परिपथ |एकीकृत परिपथ]] चिप्स बनाए जाते हैं। प्रक्रिया [[सतह निष्क्रियता]] और  [[थर्मल ऑक्सीकरण|ऊष्म ऑक्सीकरण]] विधियों का उपयोग करती है।
'''प्लानर प्रक्रिया''' एक [[ अर्धचालक उपकरण निर्माण ]] है जिसका उपयोग [[सेमीकंडक्टर उद्योग|अर्धचालक]] [[सेमीकंडक्टर उद्योग|उद्योग]] में एक [[ट्रांजिस्टर]] के अलग-अलग घटकों के निर्माण के लिए किया जाता है, और बदले में, उन ट्रांजिस्टर को एक साथ जोड़ता है। यह प्राथमिक प्रक्रिया है जिसके द्वारा [[सिलिकॉन]] [[ एकीकृत परिपथ |एकीकृत परिपथ]] चिप्स बनाए जाते हैं। प्रक्रिया [[सतह निष्क्रियता]] और  [[थर्मल ऑक्सीकरण|ऊष्म ऑक्सीकरण]] विधियों का उपयोग करती है।


1959 में [[फेयरचाइल्ड सेमीकंडक्टर]] में प्लानर प्रक्रिया विकसित की गई थी।
1959 में [[फेयरचाइल्ड सेमीकंडक्टर]] में प्लानर प्रक्रिया विकसित की गई थी।
Line 36: Line 36:
*{{cite web |title=The history of the integrated circuit |publisher=Nobelprize.org |year=2003 |url=https://www.nobelprize.org/educational/physics/integrated_circuit/history/index.html |accessdate=2012-06-03}} An overview of the steps in fabrication of an integrated circuit from the Nobel Prize website. This is a section of the work [https://www.nobelprize.org/educational/physics/integrated_circuit/index.html Techville: The integrated circuit].  
*{{cite web |title=The history of the integrated circuit |publisher=Nobelprize.org |year=2003 |url=https://www.nobelprize.org/educational/physics/integrated_circuit/history/index.html |accessdate=2012-06-03}} An overview of the steps in fabrication of an integrated circuit from the Nobel Prize website. This is a section of the work [https://www.nobelprize.org/educational/physics/integrated_circuit/index.html Techville: The integrated circuit].  


{{DEFAULTSORT:Planar Process}}[[Category: सेमीकंडक्टर डिवाइस का निर्माण]] [[Category: स्विस आविष्कार]] [[Category: विमान (ज्यामिति)]]
{{DEFAULTSORT:Planar Process}}


 
[[Category:Created On 24/05/2023|Planar Process]]
 
[[Category:Lua-based templates|Planar Process]]
[[Category: Machine Translated Page]]
[[Category:Machine Translated Page|Planar Process]]
[[Category:Created On 24/05/2023]]
[[Category:Pages with script errors|Planar Process]]
[[Category:Vigyan Ready]]
[[Category:Short description with empty Wikidata description|Planar Process]]
[[Category:Templates Vigyan Ready|Planar Process]]
[[Category:Templates that add a tracking category|Planar Process]]
[[Category:Templates that generate short descriptions|Planar Process]]
[[Category:Templates using TemplateData|Planar Process]]
[[Category:विमान (ज्यामिति)|Planar Process]]
[[Category:सेमीकंडक्टर डिवाइस का निर्माण|Planar Process]]
[[Category:स्विस आविष्कार|Planar Process]]

Latest revision as of 15:33, 29 August 2023

फेयरचाइल्ड चिप का एनोटेट डाई फोटो

प्लानर प्रक्रिया एक अर्धचालक उपकरण निर्माण है जिसका उपयोग अर्धचालक उद्योग में एक ट्रांजिस्टर के अलग-अलग घटकों के निर्माण के लिए किया जाता है, और बदले में, उन ट्रांजिस्टर को एक साथ जोड़ता है। यह प्राथमिक प्रक्रिया है जिसके द्वारा सिलिकॉन एकीकृत परिपथ चिप्स बनाए जाते हैं। प्रक्रिया सतह निष्क्रियता और ऊष्म ऑक्सीकरण विधियों का उपयोग करती है।

1959 में फेयरचाइल्ड सेमीकंडक्टर में प्लानर प्रक्रिया विकसित की गई थी।

सिंहावलोकन

मुख्य अवधारणा अपने द्वि-आयामी प्रक्षेपण (एक विमान) में एक परिपथ को देखने के लिए है, इस प्रकार फोटोग्राफिक प्रसंस्करण अवधारणाओं जैसे फिल्म नकारात्मक के उपयोग को प्रकाश के संपर्क में आने वाले रसायनों के प्रक्षेपण को छिपाने की अनुमति देता है। यह सिलिकॉन ऑक्साइड (इन्सुलेटर्स) या डॉप्ड क्षेत्रों (कंडक्टर) बनाने के लिए एक सब्सट्रेट (सिलिकॉन) पर एक्सपोजर की एक श्रृंखला के उपयोग की अनुमति देता है। धातुकरण के उपयोग के साथ, और p-n जंक्शन अलगाव और सतह निष्क्रियता की अवधारणाओं के साथ, एक मोनोक्रिस्टलाइन सिलिकॉन बाउल से एक एकल सिलिकॉन क्रिस्टल स्लाइस (एक वेफर) पर परिपथ बनाना संभव है।

इस प्रक्रिया में सिलिकॉन डाइऑक्साइड की बुनियादी प्रक्रियाएं सम्मिलित हैं (SiO2) ऑक्सीकरण, SiO2 नक़्क़ाशी और गर्मी प्रसार। अंतिम चरणों में ऑक्सीकरण के साथ पूरे वेफर पर SiO2 का परत सम्मिलित है, ट्रांजिस्टर के संपर्क के माध्यम से नक़्क़ाशी करना, और ऑक्साइड के ऊपर एक आवरण धातु की परत जमा करना, इस प्रकार ट्रांजिस्टर को मैन्युअल रूप से एक साथ तार किए बिना जोड़ना।

इतिहास

विकास

1958 की इलेक्ट्रोकेमिकल सोसायटी की बैठक में, मोहम्मद ओटाला ने अपने 1957 के बीटीएल मेमो के आधार पर ऊष्म ऑक्सीकरण द्वारा पीएन जंक्शनों की सतह के पारित होने के बारे में एक पेपर प्रस्तुत किया।[1] स्विस इंजीनियर जीन होर्नी (गद्दार आठ में से एक) ने 1958 की उसी बैठक में भाग लिया, और अटाला की प्रस्तुति से चकित थे। अटाला के उपकरण के बारे में सोचते समय होर्नी एक सुबह प्लानर के विचार के साथ आया।[1]सिलिकॉन डाइऑक्साइड की सिलिकॉन सतह पर निष्क्रिय प्रभाव का लाभ उठाते हुए, होर्नी ने ट्रांजिस्टर बनाने का प्रस्ताव दिया जो सिलिकॉन डाइऑक्साइड की एक परत द्वारा संरक्षित थे।[1]इसने ऊष्म ऑक्साइड द्वारा अटाला सिलिकॉन ट्रांजिस्टर पैसिवेशन तकनीक का पहला सफल उत्पाद कार्यान्वयन किया।[2]

फेयरचाइल्ड सेमीकंडक्टर में अपने काम के दौरान जीन होर्नी ने पहली बार 1959 में प्लानर प्रक्रिया का पेटेंट कराया था।[3][4]

धातुकरण के उपयोग के साथ (एकीकृत परिपथ में सम्मिलित होने के लिए), और p-n जंक्शन अलगाव (कर्ट लेहोवेक से) की अवधारणा, फेयरचाइल्ड के शोधकर्ता एक एकल सिलिकॉन क्रिस्टल स्लाइस (एक वेफर) पर परिपथ बनाने में सक्षम थे। एक मोनोक्रिस्टलाइन सिलिकॉन बाउल (क्रिस्टल)

1959 में, रॉबर्ट नोयस ने एक एकीकृत परिपथ (आईसी) की अपनी अवधारणा के साथ होर्नी के काम पर निर्माण किया, जिसने ट्रांजिस्टर, संधारित्र, या प्रतिरोधों जैसे विभिन्न घटकों को जोड़ने के लिए होर्नी की मूल संरचना के शीर्ष पर धातु की एक परत जोड़ी। सिलिकॉन का एक ही टुकड़ा। प्लानर प्रक्रिया ने एक एकीकृत परिपथ को लागू करने का एक प्रबल तरीका प्रदान किया जो कि एकीकृत परिपथ की पिछली अवधारणाओं से बेहतर था।[5] नॉयस का आविष्कार पहली मोनोलिथिक आईसी चिप थी।[6][7]

प्लानर प्रक्रिया के प्रारंभिक संस्करणों में पारा वाष्प लैंप से निकट-पराबैंगनी प्रकाश का उपयोग करके एक फोटोलिथोग्राफी प्रक्रिया का उपयोग किया गया था। 2011 तक, छोटी विशेषताएं सामान्यतः 193 nm "गहरी'' UV लिथोग्राफी के साथ बनाई जाती हैं।[8] 2022 तक, एएसएमएल होल्डिंग एनएक्सई प्लेटफॉर्म 13.5 एनएम ईयूवी प्रकाश का उपयोग करता है, जो टिन-आधारित प्लाज्मा स्रोत द्वारा उत्पन्न होता है।

यह भी देखें

  • सेमीकंडक्टर डिवाइस निर्माण

संदर्भ

  1. 1.0 1.1 1.2 Lojek, Bo (2007). सेमीकंडक्टर इंजीनियरिंग का इतिहास. Springer Science & Business Media. p. 120. ISBN 9783540342588.
  2. Sah, Chih-Tang (October 1988). "एमओएस ट्रांजिस्टर का विकास-गर्भाधान से वीएलएसआई तक" (PDF). Proceedings of the IEEE. 76 (10): 1280–1326 (1291). Bibcode:1988IEEEP..76.1280S. doi:10.1109/5.16328. ISSN 0018-9219.
  3. US 3025589  Hoerni, J. A.: "Method of Manufacturing Semiconductor Devices” filed May 1, 1959
  4. US 3064167  Hoerni, J. A.: "Semiconductor device" filed May 15, 1960
  5. Bassett, Ross Knox (2007). To the Digital Age: Research Labs, Start-up Companies, and the Rise of MOS Technology. Johns Hopkins University Press. p. 46. ISBN 9780801886393.
  6. "1959: Practical Monolithic Integrated Circuit Concept Patented". Computer History Museum. Retrieved 13 August 2019.
  7. "एकीकृत सर्किट". NASA. Retrieved 13 August 2019.
  8. Shannon Hill. "UV Lithography: Taking Extreme Measures". National Institute of Standards and Technology (NIST).


बाहरी संबंध