JEDEC मेमोरी मानक: Difference between revisions
No edit summary |
No edit summary |
||
Line 36: | Line 36: | ||
जेईडीईसी डीडीआर3 एसडीआरएएम स्टैण्डर्ड जेईएसडी-79-3 एफ बाइनरी मेमोरी क्षमता को निर्दिष्ट करने के लिए एमबी और जीबी का उपयोग करता है।<ref>{{Cite web|url=http://www.jedec.org/standards-documents/docs/jesd-79-3d|title = DDR3 SDRAM STANDARD | JESD79-3F|publisher=JEDEC|date=Jul 2012|access-date=2022-08-21}}</ref> इस स्टैण्डर्ड का उद्देश्य x4, x8 और x16 डीडीआर-3 एसडीआरएएम उपकरणों के लिए जेईडीईसी अनुरूप 512 एमबी से 8 जीबी तक आवश्यकताओं के न्यूनतम सेट को परिभाषित करना है। | जेईडीईसी डीडीआर3 एसडीआरएएम स्टैण्डर्ड जेईएसडी-79-3 एफ बाइनरी मेमोरी क्षमता को निर्दिष्ट करने के लिए एमबी और जीबी का उपयोग करता है।<ref>{{Cite web|url=http://www.jedec.org/standards-documents/docs/jesd-79-3d|title = DDR3 SDRAM STANDARD | JESD79-3F|publisher=JEDEC|date=Jul 2012|access-date=2022-08-21}}</ref> इस स्टैण्डर्ड का उद्देश्य x4, x8 और x16 डीडीआर-3 एसडीआरएएम उपकरणों के लिए जेईडीईसी अनुरूप 512 एमबी से 8 जीबी तक आवश्यकताओं के न्यूनतम सेट को परिभाषित करना है। | ||
== | ==जेईएसडी 21-सी== | ||
स्टैण्डर्ड | स्टैण्डर्ड जेईएसडी 21-सी सॉलिड स्टेट मेमोरी का कॉन्फ़िगरेशन जेईडीईसी जेसी-41 द्वारा किया जाता है। इस संस्था में माइक्रोप्रोसेसर, मेमोरी आईसी, मेमोरी मॉड्यूल और अन्य कॉम्पोनेन्ट के निर्माताओं के साथ-साथ वीडियो कार्ड और पर्सनल कंप्यूटर निर्माताओं जैसे कॉम्पोनेन्ट इंटीग्रेटर के सदस्य सम्मिलित हैं। स्टैण्डर्ड 21 को निरंतर अपडेट को समायोजित करने के लिए लूज़-लीफ बाइंडर सिस्टम को प्रारम्भ किया गया है। | ||
आधुनिक मेमोरी मॉड्यूल के दस्तावेज़ीकरण | आधुनिक मेमोरी मॉड्यूल के दस्तावेज़ीकरण जैसे मेमोरी आईसी के लिए स्टैण्डर्ड जेईएसडी<ref> | ||
{{citation | {{citation | ||
|author=JEDEC | |author=JEDEC | ||
|url=http://www.jedec.org/download/search/JESD79E.pdf |title=Double Data Rate (DDR) SDRAM Specification | |url=http://www.jedec.org/download/search/JESD79E.pdf |title=Double Data Rate (DDR) SDRAM Specification | ||
|url-status=dead |archive-url=https://web.archive.org/web/20061002004407/http://www.jedec.org/download/search/JESD79E.pdf |archive-date=2006-10-02 |access-date=2013-08-08}}</ref> और मॉड्यूल के | |url-status=dead |archive-url=https://web.archive.org/web/20061002004407/http://www.jedec.org/download/search/JESD79E.pdf |archive-date=2006-10-02 |access-date=2013-08-08}}</ref> और मॉड्यूल के रेफेरेंस डिज़ाइन के लिए एक सौ से अधिक पेजों की आवश्यकता होती है जो सामान्यतः स्टैण्डर्ड मॉड्यूल की भौतिक और विद्युत विशेषताओं को निर्दिष्ट करते हैं<ref> | ||
{{citation | {{citation | ||
|author=JEDEC | |author=JEDEC | ||
Line 50: | Line 50: | ||
|year=2007 | |year=2007 | ||
|access-date=2009-04-05 | |access-date=2009-04-05 | ||
}}</ref> | }}</ref> और सिस्टम में संचालित मेमोरी मॉड्यूल के कंप्यूटर सिमुलेशन के लिए डेटा सम्मिलित करते हैं।<ref>{{citation | ||
|author=JEDEC | |author=JEDEC | ||
|url=http://www.jedec.org/download/search/3_07_01R5.pdf |title=Bit Wide TTL SRAM | |url=http://www.jedec.org/download/search/3_07_01R5.pdf |title=Bit Wide TTL SRAM | ||
Line 56: | Line 56: | ||
}}</ref> | }}</ref> | ||
डीडीआर-2 एसडीआरएएम प्रकार के मेमोरी मॉड्यूल लैपटॉप, डेस्कटॉप और सर्वर कंप्यूटर के लिए क्षमताओं और एक्सेस गति के विस्तृत चयन में उपलब्ध हैं। स्टैण्डर्ड अंतिम | '''डीडीआर-2 एसडीआरएएम प्रकार के मेमोरी मॉड्यूल लैपटॉप, डेस्कटॉप और सर्वर कंप्यूटर के लिए क्षमताओं और एक्सेस गति के विस्तृत चयन में उपलब्ध हैं। स्टैण्डर्ड अंतिम उपयोगकर्ता विणपन के लिए मेमोरी मॉड्यूल लेबल प्रारूप निर्दिष्ट करते हैं।<ref> | ||
{{citation | {{citation | ||
|author=JEDEC | |author=JEDEC | ||
|url=http://www.jedec.org/download/search/N06-NM5.pdf |title=Preliminary publication of JEDEC Semiconductor Memory Standard | |url=http://www.jedec.org/download/search/N06-NM5.pdf |title=Preliminary publication of JEDEC Semiconductor Memory Standard | ||
|url-status=dead |archive-url=https://web.archive.org/web/20070926225548/http://www.jedec.org/download/search/N06-NM5.pdf |archive-date=2007-09-26 |access-date=2013-08-08 | |url-status=dead |archive-url=https://web.archive.org/web/20070926225548/http://www.jedec.org/download/search/N06-NM5.pdf |archive-date=2007-09-26 |access-date=2013-08-08 | ||
}}</ref> | }}</ref> उदाह'''रण के लिए 1 जीबी 2Rx4 PC2-3200P-333-11-D2 एक 1 जीबी डीडीआर-2 पंजीकृत डीआईएमएम है, जिसमें एड्रेस/कमांड फ़ंक्शन होता है जो [[CAS विलंबता|सीएएस लेटेंसी]] = 3, tRCD = 3, tRP = PC2-3200 के लिए x4 एसडीआरएएमएस के 2 रैंक का उपयोग करता है। 3 जेईडीईसी एसपीडी संशोधन 1.1 का उपयोग करते हुए, कच्चे कार्ड संदर्भ डिजाइन फ़ाइल डी संशोधन 2 का उपयोग असेंबली के लिए किया जाता है। | ||
==यह भी देखें== | ==यह भी देखें== | ||
*[[आईईसी 60027]] | *[[आईईसी 60027]] |
Revision as of 21:02, 8 October 2023
जेईडीईसी मेमोरी स्टैण्डर्ड सेमीकंडक्टर मेमोरी सर्किट और समान स्टोरेज डिवाइस के लिए ज्वाइंट इलेक्ट्रॉन डिवाइस इंजीनियरिंग काउंसिल (जेईडीईसी) सॉलिड स्टेट टेक्नोलॉजी एसोसिएशन एक सेमीकंडक्टर इंजीनियरिंग स्टैण्डर्ड संघ द्वारा घोषित संस्था है।
जेईडीईसी स्टैण्डर्ड 100B.01 सेमीकंडक्टर उद्योग में उपयोग में आने वाले सामान्य शब्दों, इकाइयों और अन्य परिभाषाओं को निर्दिष्ट करता है। जेईएससी-21सी 256 बिट स्टेटिक रैंडम एक्सेस मेमोरी से डीडीआर-4 एसडीआरएएम मॉड्यूल तक सेमीकंडक्टर मेमोरी को निर्दिष्ट करता है।
जेईडीईसी स्टैण्डर्ड उद्देश्य
ज्वाइंट इलेक्ट्रॉन डिवाइस इंजीनियरिंग काउंसिल अपने मानकीकरण प्रयोगों को इस प्रकार दर्शाती है:[1]
जेईडीईसी मेमोरी स्टैण्डर्ड और प्रकाशनों को निर्माताओं और विक्रेताओं के बीच गलत अवधारणा को दूर करने के उत्पादों की विनिमेयता और उसमे सुधार की सुविधा प्रदान करने या जेईडीईसी सदस्यों के अतिरिक्त अन्य लोगों द्वारा उपयोग के लिए उपयुक्त उत्पाद को कम समय के साथ चुनने या उसे प्राप्त करने में विक्रेता की सहायता करने के माध्यम से सार्वजनिक लोगों की सेवा के लिए डिज़ाइन किया गया है। जेईडीईसी का उपयोग घरेलू या अंतरराष्ट्रीय स्तर पर किया जाना है।
जेईडीईसी स्टैण्डर्ड 100B.01
दिसंबर 2002 जेईडीईसी स्टैण्डर्ड 100B.01 माइक्रो कंप्यूटर, माइक्रोप्रोसेसर और मेमोरी इंटीग्रेटेड सर्किट के लिए नियम, परिभाषा और वर्ड संकेतों का एक समूह है। जेईडीईसी स्टैण्डर्ड का उद्देश्य सेमीकंडक्टर उद्योग में संकेत, एब्रेविएशन और परिभाषाओं के समान उपयोग को बढ़ावा देना है।[1]
इंफॉर्मेशन यूनिट
स्पेसिफिकेशन इंफॉर्मेशन की दो सामान्य यूनिट को परिभाषित करता है:[2]
- बिट (b) - बाइनरी संख्या सिस्टम में इंफॉर्मेशन की सबसे छोटी यूनिट है इसे अंक 0 और 1 द्वारा दर्शाया जाता है।
- बाइट (B) - एक बाइनरी कैरेक्टर स्ट्रिंग है जिसे सामान्यतः एक यूनिट के रूप में संचालित किया जाता है। यह सामान्यतः कंप्यूटर शब्द से छोटा होता है।
सेमीकंडक्टर स्टोरेज कैपेसिटी के लिए प्रीफिक्स यूनिट
स्पेसिफिकेशन में कई यूनिट को निर्दिष्ट करने के लिए सेमीकंडक्टर स्टोरेज कैपेसिटी को प्रीफिक्स यूनिट के रूप में सामान्यतः उपयोग किए जाने वाले किलो, मेगा और गीगा जैसे शब्द सम्मिलित हैं। स्पेसिफिकेशन मे निम्नानुसार तीन प्रीफिक्स यूनिट सम्मिलित हैं। इस टिप्पणी के साथ कि ये प्रीफिक्स केवल सामान्य उपयोग को प्रदर्शित करने के लिए दस्तावेज़ में सम्मिलित किए गए हैं।
- किलो (K): 1024 (210) के बराबर होता है।[3]
- मेगा (M): 1048576 (220 या K2, जहां K = 1024) के बराबर होता है।[4]
- गीगा (G): 1073741824 (230 या K3, जहां K = 1024) के बराबर होता है।[5]
यह आईईईई/एएसटीएम एसआई 10-1997 स्टैण्डर्ड को संदर्भित करता है जिसमें कहा गया है कि "यह अभ्यास प्रायः भ्रम उत्पन्न करता है और इसको डिप्रेसेट (अवमानित) किया जाता है"। दस्तावेज़ आगे आईईसी 60027-2 के संशोधन 2 में आईईसी बाइनरी प्रीफिक्स के विवरण को संदर्भित करता है। विद्युत प्रौद्योगिकी में उपयोग किए जाने वाले अक्षर प्रतीक बाइनरी प्रीफिक्स की एक वैकल्पिक संस्था के लिए[notes 1] और इसमें आईईसी प्रीफिक्स की एक तालिका भी सम्मिलित है नोट में. हालाँकि जेईडीईसी विनिर्देश सामान्य शब्दों और परिभाषाओं की सूची में आईईसी प्रीफिक्स को स्पष्ट रूप से सम्मिलित नहीं करता है।
दस्तावेज़ नोट करता है कि इन प्रीफिक्स का उपयोग बिट्स में मापी गई धारावाहिक संचार डेटा दरों के लिए उनके दशमलव अर्थ में किया जाता है।
जेईडीईसी शब्दकोष में बाइनरी उपसर्ग किबी (की), मेबी (एमआई), गिबी (जीआई), और टेबी (टीआई) की परिभाषा 2 की शक्तियों के रूप में और किलो, मेगा, गीगा और टेरा की 10 की शक्तियों के रूप में सम्मिलित है।[6] उदाहरण के लिए,
240 tebi Ti tera + binary: (210)4 = 1099511627776 tera: (103)4
जेईडीईसी डीडीआर3 एसडीआरएएम स्टैण्डर्ड जेईएसडी-79-3 एफ बाइनरी मेमोरी क्षमता को निर्दिष्ट करने के लिए एमबी और जीबी का उपयोग करता है।[7] इस स्टैण्डर्ड का उद्देश्य x4, x8 और x16 डीडीआर-3 एसडीआरएएम उपकरणों के लिए जेईडीईसी अनुरूप 512 एमबी से 8 जीबी तक आवश्यकताओं के न्यूनतम सेट को परिभाषित करना है।
जेईएसडी 21-सी
स्टैण्डर्ड जेईएसडी 21-सी सॉलिड स्टेट मेमोरी का कॉन्फ़िगरेशन जेईडीईसी जेसी-41 द्वारा किया जाता है। इस संस्था में माइक्रोप्रोसेसर, मेमोरी आईसी, मेमोरी मॉड्यूल और अन्य कॉम्पोनेन्ट के निर्माताओं के साथ-साथ वीडियो कार्ड और पर्सनल कंप्यूटर निर्माताओं जैसे कॉम्पोनेन्ट इंटीग्रेटर के सदस्य सम्मिलित हैं। स्टैण्डर्ड 21 को निरंतर अपडेट को समायोजित करने के लिए लूज़-लीफ बाइंडर सिस्टम को प्रारम्भ किया गया है।
आधुनिक मेमोरी मॉड्यूल के दस्तावेज़ीकरण जैसे मेमोरी आईसी के लिए स्टैण्डर्ड जेईएसडी[8] और मॉड्यूल के रेफेरेंस डिज़ाइन के लिए एक सौ से अधिक पेजों की आवश्यकता होती है जो सामान्यतः स्टैण्डर्ड मॉड्यूल की भौतिक और विद्युत विशेषताओं को निर्दिष्ट करते हैं[9] और सिस्टम में संचालित मेमोरी मॉड्यूल के कंप्यूटर सिमुलेशन के लिए डेटा सम्मिलित करते हैं।[10]
डीडीआर-2 एसडीआरएएम प्रकार के मेमोरी मॉड्यूल लैपटॉप, डेस्कटॉप और सर्वर कंप्यूटर के लिए क्षमताओं और एक्सेस गति के विस्तृत चयन में उपलब्ध हैं। स्टैण्डर्ड अंतिम उपयोगकर्ता विणपन के लिए मेमोरी मॉड्यूल लेबल प्रारूप निर्दिष्ट करते हैं।[11] उदाहरण के लिए 1 जीबी 2Rx4 PC2-3200P-333-11-D2 एक 1 जीबी डीडीआर-2 पंजीकृत डीआईएमएम है, जिसमें एड्रेस/कमांड फ़ंक्शन होता है जो सीएएस लेटेंसी = 3, tRCD = 3, tRP = PC2-3200 के लिए x4 एसडीआरएएमएस के 2 रैंक का उपयोग करता है। 3 जेईडीईसी एसपीडी संशोधन 1.1 का उपयोग करते हुए, कच्चे कार्ड संदर्भ डिजाइन फ़ाइल डी संशोधन 2 का उपयोग असेंबली के लिए किया जाता है।
यह भी देखें
- आईईसी 60027
- आईएसओ/आईईसी 80000
- बाइनरी प्रीफिक्स टाइमलाइन
टिप्पणियाँ
संदर्भ
- ↑ 1.0 1.1 JEDEC Solid State Technology Association (December 2002). "Terms, Definitions, and Letter Symbols for Microcomputers, Microprocessors, and Memory Integrated Circuits" (PDF). JESD 100B.01. p. 8. Retrieved 2009-04-05.
- ↑ Ref. ANSI X3.172.
- ↑ "JEDEC dictionary entry: kilo (K) (as a prefix to units of semiconductor storage capacity)".
- ↑ "JEDEC dictionary entry: mega (M) (as a prefix to units of semiconductor storage capacity)".
- ↑ "JEDEC dictionary entry: giga (G) (as a prefix to units of semiconductor storage capacity)".
- ↑ JEDEC dictionary entry
- ↑ "DDR3 SDRAM STANDARD | JESD79-3F". JEDEC. Jul 2012. Retrieved 2022-08-21.
- ↑ JEDEC, Double Data Rate (DDR) SDRAM Specification (PDF), archived from the original (PDF) on 2006-10-02, retrieved 2013-08-08
- ↑ JEDEC (2007), EP2-2100 DDR2 SDRAM 32b-SO-DIMM Reference Design Specification (PDF), retrieved 2009-04-05
- ↑ JEDEC, Bit Wide TTL SRAM (PDF), archived from the original (PDF) on 2003-04-20, retrieved 2013-08-08
- ↑ JEDEC, Preliminary publication of JEDEC Semiconductor Memory Standard (PDF), archived from the original (PDF) on 2007-09-26, retrieved 2013-08-08
बाहरी संबंध
Cite error: <ref>
tags exist for a group named "notes", but no corresponding <references group="notes"/>
tag was found