गतिशील तर्क (डिजिटल इलेक्ट्रॉनिक्स): Difference between revisions

From Vigyanwiki
No edit summary
No edit summary
Line 2: Line 2:
{{For|the subject in [[theoretical computer science]]|dynamic logic (modal logic)}}
{{For|the subject in [[theoretical computer science]]|dynamic logic (modal logic)}}


इंटीग्रेटेड सर्किट डिज़ाइन में, डायनेमिक लॉजिक (या कभी-कभी क्लॉक्ड लॉजिक) [[संयोजन तर्क|कॉम्बिनेशन लॉजिक]] सर्किट में एक डिज़ाइन पद्धति है, जो विशेष रूप से मेटल-ऑक्साइड-अर्धचालक (एमओएस) कार्यविधि में कार्यान्वित की जाती है। [[भटका हुआ समाई|स्ट्रे और गेट]] कैपेसिटेंस में सूचना के अस्थायी संचयन का उपयोग करके इसे तथाकथित [[स्थैतिक तर्क|स्टैटिक लॉजिक]] से भिन्न किया जाता है।<ref name="Wanhammar1999">{{cite book|author=Lars Wanhammar|title=डीएसपी एकीकृत सर्किट|url=https://books.google.com/books?id=O88sXLox7tAC&pg=PA37|year=1999|publisher=Academic Press|isbn=978-0-12-734530-7|page=37}}</ref> यह 1970 के दशक में लोकप्रिय था और वर्तमान में हाई-स्पीड [[डिजिटल इलेक्ट्रॉनिक्स]] विशेष रूप से केंद्रीय प्रसंस्करण इकाइयों (सीपीयू) के डिजाइन में पुनरुत्थान देखा गया है। डायनेमिक लॉजिक सर्किट सामान्यतः स्थिर समकक्षों की तुलना में तेज़ होते हैं और कम सतह क्षेत्र की आवश्यकता होती है, किन्तु इन्हें डिज़ाइन करना अधिक कठिन होता है। स्टैटिक लॉजिक की तुलना में डायनेमिक लॉजिक में वोल्टेज संक्रमण की औसत दर अधिक होती है,<ref name="MarshallNatarajan2002">{{cite book|author1=Andrew Marshall|author2=Sreedhar Natarajan|title=SOI design: analog, memory and digital techniques|url=https://books.google.com/books?id=EgXw8sjIX0oC&pg=PA125|year=2002|publisher=Springer|isbn=978-0-7923-7640-8|page=125}}</ref> किन्तु परिवर्तित होने वाले [[सीपीयू शक्ति अपव्यय|कैपेसिटिव लोड]] छोटे होते हैं<ref name=Raj/latha >{{cite book|author=A. Albert Raj, T. Latha|title=वीएलएसआई डिज़ाइन|date=21 October 2008|url=https://books.google.com/books?id=Fg3PBibITjAC&pg=PA167|publisher=PHI Learning Pvt. Ltd.|isbn=978-81-203-3431-1|page=167}}</ref> इसलिए विभिन्न ट्रेडऑफ़ के आधार पर डायनेमिक लॉजिक की कुल बिजली व्यय अधिक या कम हो सकती है। किसी विशेष लॉजिक वर्ग का उल्लेख करते समय, डायनेमिक विशेषण सामान्यतः डिज़ाइन पद्धति जैसे डायनेमिक [[सीएमओएस]]<ref>जैकबएनजी2007 >{{cite book|author1=Bruce Jacob|author2=Spencer Ng|author3=David Wang|title=मेमोरी सिस्टम: कैश, DRAM, डिस्क|url=https://books.google.com/books?id=G-D6KFwnVsgC&pg=PA270|year=2007|publisher=Morgan Kaufmann|isbn=978-0-12-379751-3|page=270}}</ref> या डायनेमिक एसओआई डिज़ाइन को भिन्न करने के लिए पर्याप्त होता है।<ref name="MarshallNatarajan2002"/>
इंटीग्रेटेड सर्किट डिज़ाइन में, डायनेमिक लॉजिक (या कभी-कभी क्लॉक्ड लॉजिक) [[संयोजन तर्क|कॉम्बिनेशन लॉजिक]] सर्किट में एक डिज़ाइन पद्धति है, जो विशेष रूप से मेटल-ऑक्साइड-अर्धचालक (एमओएस) कार्यविधि में कार्यान्वित की जाती है। [[भटका हुआ समाई|स्ट्रे और गेट]] कैपेसिटेंस में सूचना के अस्थायी संचयन का उपयोग करके इसे तथाकथित [[स्थैतिक तर्क|स्टैटिक लॉजिक]] से भिन्न किया जाता है।<ref name="Wanhammar1999">{{cite book|author=Lars Wanhammar|title=डीएसपी एकीकृत सर्किट|url=https://books.google.com/books?id=O88sXLox7tAC&pg=PA37|year=1999|publisher=Academic Press|isbn=978-0-12-734530-7|page=37}}</ref> यह 1970 के दशक में लोकप्रिय था और वर्तमान में हाई-स्पीड [[डिजिटल इलेक्ट्रॉनिक्स]] विशेष रूप से केंद्रीय प्रसंस्करण इकाइयों (सीपीयू) के डिजाइन में पुनरुत्थान देखा गया है। डायनेमिक लॉजिक सर्किट सामान्यतः स्टैटिक समकक्षों की तुलना में तेज़ होते हैं और कम सतह क्षेत्र की आवश्यकता होती है, किन्तु इन्हें डिज़ाइन करना अधिक कठिन होता है। स्टैटिक लॉजिक की तुलना में डायनेमिक लॉजिक में वोल्टेज संक्रमण की औसत दर अधिक होती है,<ref name="MarshallNatarajan2002">{{cite book|author1=Andrew Marshall|author2=Sreedhar Natarajan|title=SOI design: analog, memory and digital techniques|url=https://books.google.com/books?id=EgXw8sjIX0oC&pg=PA125|year=2002|publisher=Springer|isbn=978-0-7923-7640-8|page=125}}</ref> किन्तु परिवर्तित होने वाले [[सीपीयू शक्ति अपव्यय|कैपेसिटिव लोड]] छोटे होते हैं<ref name=Raj/latha >{{cite book|author=A. Albert Raj, T. Latha|title=वीएलएसआई डिज़ाइन|date=21 October 2008|url=https://books.google.com/books?id=Fg3PBibITjAC&pg=PA167|publisher=PHI Learning Pvt. Ltd.|isbn=978-81-203-3431-1|page=167}}</ref> इसलिए विभिन्न ट्रेडऑफ़ के आधार पर डायनेमिक लॉजिक की कुल बिजली व्यय अधिक या कम हो सकती है। किसी विशेष लॉजिक वर्ग का उल्लेख करते समय, डायनेमिक विशेषण सामान्यतः डिज़ाइन पद्धति जैसे डायनेमिक [[सीएमओएस]]<ref>जैकबएनजी2007 >{{cite book|author1=Bruce Jacob|author2=Spencer Ng|author3=David Wang|title=मेमोरी सिस्टम: कैश, DRAM, डिस्क|url=https://books.google.com/books?id=G-D6KFwnVsgC&pg=PA270|year=2007|publisher=Morgan Kaufmann|isbn=978-0-12-379751-3|page=270}}</ref> या डायनेमिक एसओआई डिज़ाइन को भिन्न करने के लिए पर्याप्त होता है।<ref name="MarshallNatarajan2002"/>


कैपेसिटेंस पर वोल्टेज के माध्यम से डायनेमिक स्थिति संचयन के उपयोग के अतिरिक्त, डायनेमिक लॉजिक को तथाकथित स्टैटिक लॉजिक से भिन्न किया जाता है क्योंकि डायनेमिक लॉजिक संयोजन लॉजिक के कार्यान्वयन में एक घड़ी संकेत का उपयोग करता है। [[ घड़ी का संकेत | क्लॉक सिग्नल]] का सामान्य उपयोग [[अनुक्रमिक तर्क|अनुक्रमिक लॉजिक]] सर्किट में संक्रमण को सिंक्रनाइज़ करना है। संयोजन लॉजिक के अधिकांश कार्यान्वयन के लिए, घड़ी संकेत की भी आवश्यकता नहीं होती है। कॉम्बिनेटरियल सर्किट को संदर्भित करने के लिए उपयोग की जाने वाली स्थिर/डायनेमिक शब्दावली मेमोरी उपकरणों को भिन्न करने के लिए उपयोग किए जाने वाले समान विशेषणों के उपयोग से संबंधित है, उदाहरण के लिए [[गतिशील रैम|डायनेमिक रैम]] से [[स्थिर रैम]], उस डायनेमिक रैम में कैपेसिटेंस पर वोल्टेज के रूप में स्थिति को डायनेमिक रूप से संग्रहीत किया जाता है, जिसे समय-समय पर रिफ्रेश किया जाना चाहिए। किन्तु उपयोग में भी अंतर हैं; डायनेमिक लॉजिक और स्टैटिक स्टोरेज वाले सिस्टम में घड़ी को उचित चरण में रोका जा सकता है।<ref name="Harris2001">{{cite book|author=David Harris|title=तिरछा-सहिष्णु सर्किट डिजाइन|url=https://books.google.com/books?id=Sg23rIYuIPEC&pg=PA38 |year=2001|publisher=Morgan Kaufmann|isbn=978-1-55860-636-4|page=38}}</ref>
कैपेसिटेंस पर वोल्टेज के माध्यम से डायनेमिक स्थिति संचयन के उपयोग के अतिरिक्त, डायनेमिक लॉजिक को तथाकथित स्टैटिक लॉजिक से भिन्न किया जाता है क्योंकि डायनेमिक लॉजिक कॉम्बिनेशनल लॉजिक के कार्यान्वयन में एक क्लॉक सिग्नल का उपयोग करता है। [[ घड़ी का संकेत | क्लॉक सिग्नल]] का सामान्य उपयोग [[अनुक्रमिक तर्क|अनुक्रमिक लॉजिक]] सर्किट में संक्रमण को सिंक्रनाइज़ करना है। कॉम्बिनेशनल लॉजिक के अधिकांश कार्यान्वयन के लिए, क्लॉक सिग्नल की भी आवश्यकता नहीं होती है। कॉम्बिनेटरियल सर्किट को संदर्भित करने के लिए उपयोग की जाने वाली स्टैटिक/डायनेमिक शब्दावली मेमोरी उपकरणों को भिन्न करने के लिए उपयोग किए जाने वाले समान विशेषणों के उपयोग से संबंधित है, उदाहरण के लिए [[गतिशील रैम|डायनेमिक रैम]] से [[स्थिर रैम|स्टैटिक रैम]], उस डायनेमिक रैम में कैपेसिटेंस पर वोल्टेज के रूप में स्थिति को डायनेमिक रूप से संग्रहीत किया जाता है, जिसे समय-समय पर रिफ्रेश किया जाना चाहिए। किन्तु उपयोग में भी अंतर हैं; डायनेमिक लॉजिक और स्टैटिक स्टोरेज वाले सिस्टम में क्लॉक को उचित चरण में रोका जा सकता है।<ref name="Harris2001">{{cite book|author=David Harris|title=तिरछा-सहिष्णु सर्किट डिजाइन|url=https://books.google.com/books?id=Sg23rIYuIPEC&pg=PA38 |year=2001|publisher=Morgan Kaufmann|isbn=978-1-55860-636-4|page=38}}</ref>




== स्थिर बनाम डायनेमिक लॉजिक ==
== स्टैटिक विरुद्ध डायनेमिक लॉजिक ==
स्थिर और डायनेमिक लॉजिक के बीच सबसे बड़ा अंतर यह है कि डायनेमिक लॉजिक में, संयोजन लॉजिक का मूल्यांकन करने के लिए घड़ी संकेत का उपयोग किया जाता है। अधिकांश प्रकार के लॉजिक डिज़ाइन में, जिसे स्टैटिक लॉजिक कहा जाता है, आउटपुट को उच्च या निम्न स्तर पर चलाने के लिए हमेशा कुछ तंत्र होता है। कई लोकप्रिय लॉजिक शैलियों में, जैसे कि [[ट्रांजिस्टर-ट्रांजिस्टर तर्क|ट्रांजिस्टर-ट्रांजिस्टर लॉजिक]] और पारंपरिक सीएमओएस, इस सिद्धांत को बयान के रूप में दोहराया जा सकता है कि आउटपुट और या तो आपूर्ति [[वोल्टेज]] या [[ग्राउंड (बिजली)]] के बीच हमेशा कम-प्रतिबाधा डीसी पथ होता है। . साइड नोट के रूप में, निश्चित रूप से, उच्च [[विद्युत प्रतिबाधा]] आउटपुट के मामले में इस परिभाषा में अपवाद है, जैसे कि [[त्रि-राज्य बफर]]; हालाँकि, इन मामलों में भी, सर्किट को बड़े सिस्टम के भीतर उपयोग करने का इरादा है जहां कुछ तंत्र आउटपुट चलाएंगे, और वे स्टैटिक लॉजिक से भिन्न नहीं हैं।
स्टैटिक और डायनेमिक लॉजिक के मध्य सबसे बड़ा अंतर यह है कि डायनेमिक लॉजिक में, कॉम्बिनेशनल लॉजिक का मूल्यांकन करने के लिए क्लॉक सिग्नल का उपयोग किया जाता है। स्टैटिक लॉजिक कहे जाने वाले अधिकांश प्रकार के लॉजिक डिज़ाइन में आउटपुट को उच्च या निम्न स्तर पर चलाने के लिए सदैव कुछ तंत्र होता है। [[ट्रांजिस्टर-ट्रांजिस्टर तर्क|ट्रांजिस्टर-ट्रांजिस्टर लॉजिक]] और पारंपरिक सीएमओएस जैसी कई लोकप्रिय तर्क शैलियों में इस सिद्धांत को एक कथन के रूप में दोहराया जा सकता है कि आउटपुट और आपूर्ति [[वोल्टेज]] या [[ग्राउंड (बिजली)]] के मध्य सदैव एक कम-प्रतिबाधा डीसी पथ होता है। एक साइड नोट के रूप में, [[त्रि-राज्य बफर|त्रि-स्टेट बफर]] जैसे उच्च [[विद्युत प्रतिबाधा]] आउटपुट के स्थितियों में इस परिभाषा में निश्चित रूप से एक अपवाद है; चूँकि, इन स्थितियों में भी सर्किट को एक बड़े सिस्टम के अन्दर उपयोग करने का उद्देश है जहां कुछ तंत्र आउटपुट चलाएंगे, और वे स्टैटिक लॉजिक से अलग नहीं हैं।


इसके विपरीत, डायनेमिक लॉजिक में, हमेशा आउटपुट को उच्च या निम्न चलाने वाला कोई तंत्र नहीं होता है। इस अवधारणा के सबसे सामान्य संस्करण में, घड़ी चक्र के भिन्न-भिन्न हिस्सों के दौरान आउटपुट उच्च या निम्न संचालित होता है। समय अंतराल के दौरान जब आउटपुट को सक्रिय रूप से संचालित नहीं किया जा रहा है, आवारा कैपेसिटेंस इसे संचालित स्तर की कुछ सहनशीलता सीमा के भीतर स्तर बनाए रखने का कारण बनता है।
इसके विपरीत, डायनेमिक लॉजिक में, सदैव आउटपुट को उच्च या निम्न चलाने वाला कोई तंत्र नहीं होता है। इस अवधारणा के सबसे सामान्य संस्करण में, क्लॉक चक्र के भिन्न-भिन्न भागों के समय आउटपुट उच्च या निम्न संचालित होता है। समय अंतराल के समय जब आउटपुट को सक्रिय रूप से संचालित नहीं किया जा रहा है, तब स्ट्रै कैपेसिटेंस इसे संचालित स्तर की कुछ सहनशीलता सीमा के अन्दर स्तर बनाए रखने का कारण बनता है।


डायनेमिक लॉजिक के लिए इतनी तेज़ न्यूनतम क्लॉक दर की आवश्यकता होती है कि प्रत्येक डायनेमिक गेट की आउटपुट स्थिति का उपयोग या रिफ्रेश किया जा सके, इससे पहले कि आउटपुट कैपेसिटेंस में चार्ज इतना लीक हो जाए कि क्लॉक चक्र के भाग के दौरान आउटपुट की डिजिटल स्थिति बदल जाए। आउटपुट सक्रिय रूप से संचालित नहीं हो रहा है.
डायनेमिक लॉजिक के लिए इतनी तेज़ न्यूनतम क्लॉक दर की आवश्यकता होती है कि प्रत्येक डायनेमिक गेट की आउटपुट स्थिति का उपयोग या रिफ्रेश किया जा सके, इससे पहले कि आउटपुट कैपेसिटेंस में चार्ज इतना लीक हो जाए कि क्लॉक चक्र के भाग के समय आउटपुट की डिजिटल स्थिति बदल जाए। आउटपुट सक्रिय रूप से संचालित नहीं हो रहा है.


स्टैटिक लॉजिक की कोई न्यूनतम घड़ी दर नहीं है - घड़ी को अनिश्चित काल तक रोका जा सकता है। हालांकि ऐसा लग सकता है कि लंबे समय तक कुछ भी नहीं करना विशेष रूप से उपयोगी नहीं है, इससे तीन फायदे होते हैं:
स्टैटिक लॉजिक की कोई न्यूनतम क्लॉक दर नहीं है - क्लॉक को अनिश्चित काल तक रोका जा सकता है। चूंकि ऐसा लग सकता है कि लंबे समय तक कुछ भी नहीं करना विशेष रूप से उपयोगी नहीं है, इससे तीन लाभ होते हैं:
* किसी भी समय किसी सिस्टम को रोकने में सक्षम होने से डिबगिंग और परीक्षण बहुत आसान हो जाता है, जिससे निर्देश चरण जैसी तकनीकें सक्षम हो जाती हैं।
* किसी भी समय किसी सिस्टम को रोकने में सक्षम होने से डिबगिंग और परीक्षण बहुत आसान हो जाता है, जिससे निर्देश चरण जैसी विधियाँ सक्षम हो जाती हैं।
* किसी सिस्टम को बेहद कम [[ घड़ी की दर ]] पर चलाने में सक्षम होने से [[कम-शक्ति वाले इलेक्ट्रॉनिक्स]] को दी गई बैटरी पर लंबे समय तक चलने की अनुमति मिलती है।
* किसी सिस्टम को अधिक कम [[ घड़ी की दर | क्लॉक की दर]] पर चलाने में सक्षम होने से [[कम-शक्ति वाले इलेक्ट्रॉनिक्स]] को दी गई बैटरी पर लंबे समय तक चलने की अनुमति मिलती है।
* पूर्णतः स्टैटिक प्रणाली तुरंत वहीं से शुरू हो सकती है जहां से इसे छोड़ा था; किसी व्यक्ति को सिस्टम के बूट होने या फिर से शुरू होने का इंतजार नहीं करना पड़ता है।<ref>
* पूर्णतः स्टैटिक प्रणाली तुरंत वहीं से प्रारंभ हो सकती है जहां से इसे छोड़ा था; किसी व्यक्ति को सिस्टम के बूट होने या फिर से प्रारंभ होने की प्रतीक्षा नहीं करना पड़ती है।<ref>
Richard Murray.
Richard Murray.
[https://heyrick.eu/software/pb2/hardware.html "PocketBook II hardware"].
[https://heyrick.eu/software/pb2/hardware.html "PocketBook II hardware"].
</ref>
</ref>
किसी भी समय किसी भी अवधि के लिए सिस्टम को रोकने में सक्षम होने का उपयोग सीपीयू को एसिंक्रोनस इवेंट में सिंक्रनाइज़ करने के लिए भी किया जा सकता है। जबकि ऐसा करने के लिए अन्य तंत्र हैं, जैसे इंटरप्ट, पोलिंग लूप, प्रोसेसर निष्क्रिय इनपुट पिन (उदाहरण के लिए, [[एमओएस टेक्नोलॉजी 6502]] पर आरडीवाई), या प्रोसेसर बस चक्र विस्तार तंत्र जैसे WAIT इनपुट, घड़ी को गेट करने के लिए हार्डवेयर का उपयोग करना स्टेटिक-कोर सीपीयू सरल है, अस्थायी रूप से अधिक सटीक है, कोई प्रोग्राम कोड मेमोरी का उपयोग नहीं करता है, और प्रतीक्षा करते समय सीपीयू में लगभग कोई शक्ति का उपयोग नहीं होता है। मूल डिज़ाइन में, प्रतीक्षा शुरू करने के लिए, सीपीयू बाइनरी लैच बिट सेट करने के लिए रजिस्टर को लिखेगा जो प्रोसेसर घड़ी के साथ ANDed या ORed होगा, जिससे प्रोसेसर रुक जाएगा। परिधीय उपकरण से सिग्नल इस कुंडी को रीसेट कर देगा, जिससे सीपीयू संचालन फिर से शुरू हो जाएगा। यह सुनिश्चित करने के लिए हार्डवेयर लॉजिक को आवश्यक रूप से लैच नियंत्रण इनपुट को गेट करना चाहिए कि लैच आउटपुट ट्रांज़िशन के कारण क्लॉक सिग्नल का स्तर तुरंत नहीं बदलता है और क्लॉक पल्स, या तो उच्च या निम्न, जो सामान्य से कम है, का कारण नहीं बनता है।
किसी भी समय किसी भी अवधि के लिए सिस्टम को रोकने में सक्षम होने का उपयोग सीपीयू को एसिंक्रोनस इवेंट में सिंक्रनाइज़ करने के लिए भी किया जा सकता है। जबकि ऐसा करने के लिए अन्य तंत्र हैं, जैसे इंटरप्ट, पोलिंग लूप, प्रोसेसर निष्क्रिय इनपुट पिन (उदाहरण के लिए, [[एमओएस टेक्नोलॉजी 6502]] पर आरडीवाई), या प्रोसेसर बस चक्र विस्तार तंत्र जैसे डब्लूएआईटी इनपुट, क्लॉक को गेट करने के लिए हार्डवेयर का उपयोग करना स्टेटिक-कोर सीपीयू सरल है, और अस्थायी रूप से अधिक त्रुटिहीन है, कोई प्रोग्राम कोड मेमोरी का उपयोग नहीं करता है, और प्रतीक्षा करते समय सीपीयू में लगभग कोई शक्ति का उपयोग नहीं होता है। मूल डिज़ाइन में, प्रतीक्षा प्रारंभ करने के लिए, सीपीयू बाइनरी लैच बिट सेट करने के लिए रजिस्टर को लिखेगा जो प्रोसेसर क्लॉक के साथ ANDed या ORed होगा, जिससे प्रोसेसर रुक जाएगा। परिधीय उपकरण से सिग्नल इस कुंडी को रीसेट कर देगा, जिससे सीपीयू संचालन फिर से प्रारंभ हो जाएगा। यह सुनिश्चित करने के लिए हार्डवेयर लॉजिक को आवश्यक रूप से लैच नियंत्रण इनपुट को गेट करना चाहिए कि लैच आउटपुट ट्रांज़िशन के कारण क्लॉक सिग्नल का स्तर तुरंत नहीं बदलता है और क्लॉक पल्स, या तो उच्च या निम्न, जो सामान्य से कम है, का कारण नहीं बनता है।


विशेष रूप से, हालांकि कई लोकप्रिय सीपीयू डायनेमिक लॉजिक का उपयोग करते हैं, केवल [[स्थैतिक कोर|स्टैटिक कोर]] - पूरी तरह से स्टैटिक प्रौद्योगिकी के साथ डिजाइन किए गए सीपीयू - अपने उच्च विकिरण सख्त होने के कारण अंतरिक्ष उपग्रहों में उपयोग करने योग्य हैं।<ref>{{cite web |last1=Gülzow |first1=Peter |title=कोई जोखिम नहीं, कोई मज़ा नहीं!|url=https://amsat-dl.org/yahue.html/ |website=AMSAT-DL |access-date=15 September 2021 |archive-url=https://web.archive.org/web/20130413133157/http://www.amsat-dl.org/yahue.html |archive-date=13 April 2013 |url-status=dead |translator-last=Moe |translator-first=Don}}</ref>{{Better source needed|reason=Citation discusses radiation hardness as pertaining to a specific project, but does not clearly or reliably make or support the claim that this makes fully-static logic families mandatory.|date=September 2021}}
विशेष रूप से, चूंकि कई लोकप्रिय सीपीयू डायनेमिक लॉजिक का उपयोग करते हैं, केवल [[स्थैतिक कोर|स्टैटिक कोर]] - पूरी तरह से स्टैटिक प्रौद्योगिकी के साथ डिजाइन किए गए सीपीयू - अपने उच्च विकिरण सख्त होने के कारण अंतरिक्ष उपग्रहों में उपयोग करने योग्य हैं।<ref>{{cite web |last1=Gülzow |first1=Peter |title=कोई जोखिम नहीं, कोई मज़ा नहीं!|url=https://amsat-dl.org/yahue.html/ |website=AMSAT-DL |access-date=15 September 2021 |archive-url=https://web.archive.org/web/20130413133157/http://www.amsat-dl.org/yahue.html |archive-date=13 April 2013 |url-status=dead |translator-last=Moe |translator-first=Don}}</ref>{{Better source needed|reason=Citation discusses radiation hardness as pertaining to a specific project, but does not clearly or reliably make or support the claim that this makes fully-static logic families mandatory.|date=September 2021}}


जब ठीक से डिज़ाइन किया जाता है, तो डायनेमिक लॉजिक स्टैटिक लॉजिक से दोगुना तेज़ हो सकता है। यह केवल MOSFET#सिंगल-टाइप का उपयोग करता है, जो ट्रांजिस्टर आकार अनुकूलन में सुधार करता है। स्टैटिक लॉजिक धीमा है क्योंकि इसमें [[ संधारित्र ]] [[इलेक्ट्रॉनिक लोड]] दोगुना है, उच्च [[ सीमा वोल्टेज ]] है, और लॉजिक के लिए धीमे पी ट्रांजिस्टर का उपयोग करता है। डायनेमिक लॉजिक के साथ काम करना कठिन हो सकता है, किन्तु बढ़ी हुई प्रसंस्करण गति की आवश्यकता होने पर यह एकमात्र विकल्प हो सकता है। आजकल अधिकांश इलेक्ट्रॉनिक्स 2 गीगाहर्ट्ज़ से अधिक पर चल रहे हैं {{When|date=February 2011}} को डायनेमिक लॉजिक की आवश्यकता होती है, हालांकि इंटेल जैसे कुछ निर्माताओं ने बिजली की व्यय को कम करने के लिए पूरी तरह से स्थिर लॉजिक का उपयोग करके चिप्स डिजाइन किए हैं।<ref name="anandtech">{{Cite web|url=http://www.anandtech.com/cpuchipsets/intel/showdoc.aspx?i=3448&p=9|title=The Dark Knight: Intel's Core i7}}</ref> ध्यान दें कि बिजली के उपयोग को कम करने से न केवल सीमित बिजली स्रोतों जैसे बैटरी या सौर सरणी (अंतरिक्ष यान में) के साथ चलने का समय बढ़ जाता है, बल्कि यह थर्मल डिजाइन आवश्यकताओं को भी कम कर देता है, आवश्यक हीटसिंक, पंखे आदि के आकार को कम कर देता है, जो कि टर्न से सिस्टम का वजन और लागत कम हो जाती है।
जब ठीक से डिज़ाइन किया जाता है, तो डायनेमिक लॉजिक स्टैटिक लॉजिक से दोगुना तेज़ हो सकता है। यह केवल तेज़ एन ट्रांजिस्टर का उपयोग करता है, जो ट्रांजिस्टर आकार अनुकूलन में सुधार करता है। स्टैटिक लॉजिक धीमा है क्योंकि इसमें [[ संधारित्र |संधारित्र]] [[इलेक्ट्रॉनिक लोड]] की [[ सीमा वोल्टेज |सीमा वोल्टेज]] दोगुना है, और लॉजिक के लिए धीमे p ट्रांजिस्टर का उपयोग करता है। डायनेमिक लॉजिक के साथ काम करना कठिन हो सकता है, किन्तु बढ़ी हुई प्रसंस्करण गति की आवश्यकता होने पर यह एकमात्र विकल्प हो सकता है। इन दिनों 2{{When|date=February 2011}} गीगाहर्ट्ज से अधिक पर चलने वाले अधिकांश इलेक्ट्रॉनिक्स को डायनेमिक लॉजिक की आवश्यकता होती है, चूंकि इंटेल जैसे कुछ निर्माताओं ने बिजली की व्यय को कम करने के लिए पूरी तरह से स्टैटिक लॉजिक का उपयोग करके चिप्स डिजाइन किए हैं।<ref name="anandtech">{{Cite web|url=http://www.anandtech.com/cpuchipsets/intel/showdoc.aspx?i=3448&p=9|title=The Dark Knight: Intel's Core i7}}</ref> ध्यान दें कि बिजली के उपयोग को कम करने से न केवल सीमित बिजली स्रोतों जैसे कि बैटरी या सौर सरणी (अंतरिक्ष यान में) के साथ चलने का समय बढ़ जाता है, किन्तु यह आवश्यक हीट सिंक प्रशंसकों आदि के आकार को कम करने के लिए थर्मल डिजाइन आवश्यकताओं को भी कम कर देता है, जिसके परिणामस्वरूप सिस्टम का वजन और लागत कम हो जाती है।


सामान्य तौर पर, डायनेमिक लॉजिक किसी भी समय स्विच करने वाले ट्रांजिस्टर की संख्या को काफी बढ़ा देता है, जिससे स्टैटिक सीएमओएस पर बिजली की व्यय बढ़ जाती है।<ref name="anandtech" />ऐसे कई कम-शक्ति वाले इलेक्ट्रॉनिक्स हैं जिन्हें डायनेमिक लॉजिक आधारित प्रणाली में लागू किया जा सकता है। इसके अतिरिक्त, प्रत्येक रेल मनमाने ढंग से बिट्स की संख्या बता सकती है, और बिजली बर्बाद करने वाली कोई गड़बड़ नहीं है। डायनेमिक लॉजिक में पावर-सेविंग क्लॉक गेटिंग और एसिंक्रोनस कार्यविधि बहुत अधिक स्वाभाविक हैं।
सामान्यतः, डायनेमिक लॉजिक किसी भी समय स्विच करने वाले ट्रांजिस्टर की संख्या को अधिक बढ़ा देता है, जिससे स्टैटिक सीएमओएस पर बिजली की व्यय बढ़ जाती है।<ref name="anandtech" /> ऐसे कई कम-शक्ति वाले इलेक्ट्रॉनिक्स हैं जिन्हें डायनेमिक लॉजिक आधारित प्रणाली में प्रायुक्त किया जा सकता है। इसके अतिरिक्त, प्रत्येक रेल स्वैच्छिक रूप से बिट्स की संख्या बता सकती है, और बिजली नष्ट करने वाली कोई गड़बड़ नहीं है। डायनेमिक लॉजिक में पावर-सेविंग क्लॉक गेटिंग और एसिंक्रोनस कार्यविधि बहुत अधिक स्वाभाविक हैं।


== स्टैटिक लॉजिक उदाहरण ==
== स्टैटिक लॉजिक उदाहरण ==
उदाहरण के तौर पर, CMOS NAND गेट के स्थिर लॉजिक कार्यान्वयन पर विचार करें:
उदाहरण के तौर पर, CMOS NAND गेट के स्टैटिक लॉजिक कार्यान्वयन पर विचार करें:


[[File:CMOS NAND.svg|center|150px]]यह सर्किट लॉजिक फ़ंक्शन को कार्यान्वित करता है
[[File:CMOS NAND.svg|center|150px]]यह सर्किट लॉजिक फ़ंक्शन को कार्यान्वित करता है
Line 39: Line 39:
अब उसी लॉजिक फ़ंक्शन के डायनेमिक लॉजिक कार्यान्वयन पर विचार करें:
अब उसी लॉजिक फ़ंक्शन के डायनेमिक लॉजिक कार्यान्वयन पर विचार करें:


[[File:Dlnand.svg|center|200px]]डायनेमिक लॉजिक सर्किट को दो चरणों की आवश्यकता होती है। पहला चरण, जब क्लॉक कम होती है, सेटअप चरण या प्रीचार्ज चरण कहा जाता है, और दूसरा चरण, जब क्लॉक अधिक होता है, मूल्यांकन चरण कहा जाता है। सेटअप चरण में, आउटपुट को बिना किसी शर्त के उच्च संचालित किया जाता है (इनपुट ए और बी के मूल्यों पर कोई फर्क नहीं पड़ता)। संधारित्र, जो इस गेट की भार धारिता का प्रतिनिधित्व करता है, आवेशित हो जाता है। चूँकि नीचे का ट्रांजिस्टर बंद है, इस चरण के दौरान आउटपुट को कम गति पर चलाना असंभव है।
[[File:Dlnand.svg|center|200px]]डायनेमिक लॉजिक सर्किट को दो चरणों की आवश्यकता होती है। पहला चरण, जब क्लॉक कम होती है, सेटअप चरण या प्रीचार्ज चरण कहा जाता है, और दूसरा चरण, जब क्लॉक अधिक होता है, मूल्यांकन चरण कहा जाता है। सेटअप चरण में, आउटपुट को बिना किसी शर्त के उच्च संचालित किया जाता है (इनपुट ए और बी के मूल्यों पर कोई फर्क नहीं पड़ता)। संधारित्र, जो इस गेट की भार धारिता का प्रतिनिधित्व करता है, आवेशित हो जाता है। चूँकि नीचे का ट्रांजिस्टर बंद है, इस चरण के समय आउटपुट को कम गति पर चलाना असंभव है।


मूल्यांकन चरण के दौरान, घड़ी ऊँची होती है। यदि ए और बी भी ऊंचे हैं, तो आउटपुट कम खींचा जाएगा। अन्यथा, आउटपुट उच्च रहता है (लोड कैपेसिटेंस के कारण)।
मूल्यांकन चरण के समय, क्लॉक ऊँची होती है। यदि ए और बी भी ऊंचे हैं, तो आउटपुट कम खींचा जाएगा। अन्यथा, आउटपुट उच्च रहता है (लोड कैपेसिटेंस के कारण)।


डायनेमिक लॉजिक में कुछ संभावित समस्याएँ हैं जो स्टैटिक लॉजिक में नहीं हैं। उदाहरण के लिए, यदि घड़ी की गति बहुत धीमी है, तो आउटपुट उपयोग के लिए बहुत जल्दी खराब हो जाएगा। इसके अतिरिक्त, आउटपुट प्रत्येक घड़ी चक्र के केवल भाग के लिए मान्य है, इसलिए इससे जुड़े डिवाइस को वैध होने पर इसे समकालिक रूप से नमूना करना होगा।
डायनेमिक लॉजिक में कुछ संभावित समस्याएँ हैं जो स्टैटिक लॉजिक में नहीं हैं। उदाहरण के लिए, यदि क्लॉक की गति बहुत धीमी है, तो आउटपुट उपयोग के लिए बहुत जल्दी खराब हो जाएगा। इसके अतिरिक्त, आउटपुट प्रत्येक क्लॉक चक्र के केवल भाग के लिए मान्य है, इसलिए इससे जुड़े डिवाइस को वैध होने पर इसे समकालिक रूप से नमूना करना होगा।


इसके अतिरिक्त, जब ए और बी दोनों उच्च होते हैं, ताकि आउटपुट कम हो, तो सर्किट प्रत्येक घड़ी चक्र के लिए वीडीडी से जमीन पर चार्ज के कैपेसिटर लोड को पहले चार्ज करके और फिर प्रत्येक घड़ी चक्र में कैपेसिटर को डिस्चार्ज करके पंप करेगा। यह सर्किट को (उच्च प्रतिबाधा से जुड़े आउटपुट के साथ) स्थिर संस्करण की तुलना में कम कुशल बनाता है (जो सैद्धांतिक रूप से आउटपुट के अतिरिक्त किसी भी धारा को प्रवाहित करने की अनुमति नहीं देनी चाहिए), और जब ए और बी इनपुट स्थिर होते हैं और दोनों उच्च होते हैं, डायनेमिक NAND गेट, जब तक यह सही ढंग से कार्य करता है, घड़ी दर के अनुपात में शक्ति का उपयोग करता है। भार धारिता को कम रखकर बिजली अपव्यय को कम किया जा सकता है। यह, बदले में, अधिकतम चक्र समय को कम कर देता है, जिसके लिए उच्च न्यूनतम घड़ी आवृत्ति की आवश्यकता होती है; उच्च आवृत्ति तब उल्लिखित संबंध द्वारा बिजली की व्यय को बढ़ाती है। इसलिए, घड़ी की गति और लोड कैपेसिटेंस के बीच संतुलन से प्राप्त निश्चित सीमा से नीचे निष्क्रिय बिजली की व्यय (जब दोनों इनपुट अधिक हों) को कम करना असंभव है।
इसके अतिरिक्त, जब ए और बी दोनों उच्च होते हैं, ताकि आउटपुट कम हो, तो सर्किट प्रत्येक क्लॉक चक्र के लिए वीडीडी से जमीन पर चार्ज के कैपेसिटर लोड को पहले चार्ज करके और फिर प्रत्येक क्लॉक चक्र में कैपेसिटर को डिस्चार्ज करके पंप करेगा। यह सर्किट को (उच्च प्रतिबाधा से जुड़े आउटपुट के साथ) स्टैटिक संस्करण की तुलना में कम कुशल बनाता है (जो सैद्धांतिक रूप से आउटपुट के अतिरिक्त किसी भी धारा को प्रवाहित करने की अनुमति नहीं देनी चाहिए), और जब ए और बी इनपुट स्टैटिक होते हैं और दोनों उच्च होते हैं, डायनेमिक NAND गेट, जब तक यह सही ढंग से कार्य करता है, क्लॉक दर के अनुपात में शक्ति का उपयोग करता है। भार धारिता को कम रखकर बिजली अपव्यय को कम किया जा सकता है। यह, बदले में, अधिकतम चक्र समय को कम कर देता है, जिसके लिए उच्च न्यूनतम क्लॉक आवृत्ति की आवश्यकता होती है; उच्च आवृत्ति तब उल्लिखित संबंध द्वारा बिजली की व्यय को बढ़ाती है। इसलिए, क्लॉक की गति और लोड कैपेसिटेंस के मध्य संतुलन से प्राप्त निश्चित सीमा से नीचे निष्क्रिय बिजली की व्यय (जब दोनों इनपुट अधिक हों) को कम करना असंभव है।


लोकप्रिय कार्यान्वयन [[डोमिनोज़ तर्क|डोमिनोज़ लॉजिक]] है।
लोकप्रिय कार्यान्वयन [[डोमिनोज़ तर्क|डोमिनोज़ लॉजिक]] है।

Revision as of 05:40, 9 August 2023

इंटीग्रेटेड सर्किट डिज़ाइन में, डायनेमिक लॉजिक (या कभी-कभी क्लॉक्ड लॉजिक) कॉम्बिनेशन लॉजिक सर्किट में एक डिज़ाइन पद्धति है, जो विशेष रूप से मेटल-ऑक्साइड-अर्धचालक (एमओएस) कार्यविधि में कार्यान्वित की जाती है। स्ट्रे और गेट कैपेसिटेंस में सूचना के अस्थायी संचयन का उपयोग करके इसे तथाकथित स्टैटिक लॉजिक से भिन्न किया जाता है।[1] यह 1970 के दशक में लोकप्रिय था और वर्तमान में हाई-स्पीड डिजिटल इलेक्ट्रॉनिक्स विशेष रूप से केंद्रीय प्रसंस्करण इकाइयों (सीपीयू) के डिजाइन में पुनरुत्थान देखा गया है। डायनेमिक लॉजिक सर्किट सामान्यतः स्टैटिक समकक्षों की तुलना में तेज़ होते हैं और कम सतह क्षेत्र की आवश्यकता होती है, किन्तु इन्हें डिज़ाइन करना अधिक कठिन होता है। स्टैटिक लॉजिक की तुलना में डायनेमिक लॉजिक में वोल्टेज संक्रमण की औसत दर अधिक होती है,[2] किन्तु परिवर्तित होने वाले कैपेसिटिव लोड छोटे होते हैं[3] इसलिए विभिन्न ट्रेडऑफ़ के आधार पर डायनेमिक लॉजिक की कुल बिजली व्यय अधिक या कम हो सकती है। किसी विशेष लॉजिक वर्ग का उल्लेख करते समय, डायनेमिक विशेषण सामान्यतः डिज़ाइन पद्धति जैसे डायनेमिक सीएमओएस[4] या डायनेमिक एसओआई डिज़ाइन को भिन्न करने के लिए पर्याप्त होता है।[2]

कैपेसिटेंस पर वोल्टेज के माध्यम से डायनेमिक स्थिति संचयन के उपयोग के अतिरिक्त, डायनेमिक लॉजिक को तथाकथित स्टैटिक लॉजिक से भिन्न किया जाता है क्योंकि डायनेमिक लॉजिक कॉम्बिनेशनल लॉजिक के कार्यान्वयन में एक क्लॉक सिग्नल का उपयोग करता है। क्लॉक सिग्नल का सामान्य उपयोग अनुक्रमिक लॉजिक सर्किट में संक्रमण को सिंक्रनाइज़ करना है। कॉम्बिनेशनल लॉजिक के अधिकांश कार्यान्वयन के लिए, क्लॉक सिग्नल की भी आवश्यकता नहीं होती है। कॉम्बिनेटरियल सर्किट को संदर्भित करने के लिए उपयोग की जाने वाली स्टैटिक/डायनेमिक शब्दावली मेमोरी उपकरणों को भिन्न करने के लिए उपयोग किए जाने वाले समान विशेषणों के उपयोग से संबंधित है, उदाहरण के लिए डायनेमिक रैम से स्टैटिक रैम, उस डायनेमिक रैम में कैपेसिटेंस पर वोल्टेज के रूप में स्थिति को डायनेमिक रूप से संग्रहीत किया जाता है, जिसे समय-समय पर रिफ्रेश किया जाना चाहिए। किन्तु उपयोग में भी अंतर हैं; डायनेमिक लॉजिक और स्टैटिक स्टोरेज वाले सिस्टम में क्लॉक को उचित चरण में रोका जा सकता है।[5]


स्टैटिक विरुद्ध डायनेमिक लॉजिक

स्टैटिक और डायनेमिक लॉजिक के मध्य सबसे बड़ा अंतर यह है कि डायनेमिक लॉजिक में, कॉम्बिनेशनल लॉजिक का मूल्यांकन करने के लिए क्लॉक सिग्नल का उपयोग किया जाता है। स्टैटिक लॉजिक कहे जाने वाले अधिकांश प्रकार के लॉजिक डिज़ाइन में आउटपुट को उच्च या निम्न स्तर पर चलाने के लिए सदैव कुछ तंत्र होता है। ट्रांजिस्टर-ट्रांजिस्टर लॉजिक और पारंपरिक सीएमओएस जैसी कई लोकप्रिय तर्क शैलियों में इस सिद्धांत को एक कथन के रूप में दोहराया जा सकता है कि आउटपुट और आपूर्ति वोल्टेज या ग्राउंड (बिजली) के मध्य सदैव एक कम-प्रतिबाधा डीसी पथ होता है। एक साइड नोट के रूप में, त्रि-स्टेट बफर जैसे उच्च विद्युत प्रतिबाधा आउटपुट के स्थितियों में इस परिभाषा में निश्चित रूप से एक अपवाद है; चूँकि, इन स्थितियों में भी सर्किट को एक बड़े सिस्टम के अन्दर उपयोग करने का उद्देश है जहां कुछ तंत्र आउटपुट चलाएंगे, और वे स्टैटिक लॉजिक से अलग नहीं हैं।

इसके विपरीत, डायनेमिक लॉजिक में, सदैव आउटपुट को उच्च या निम्न चलाने वाला कोई तंत्र नहीं होता है। इस अवधारणा के सबसे सामान्य संस्करण में, क्लॉक चक्र के भिन्न-भिन्न भागों के समय आउटपुट उच्च या निम्न संचालित होता है। समय अंतराल के समय जब आउटपुट को सक्रिय रूप से संचालित नहीं किया जा रहा है, तब स्ट्रै कैपेसिटेंस इसे संचालित स्तर की कुछ सहनशीलता सीमा के अन्दर स्तर बनाए रखने का कारण बनता है।

डायनेमिक लॉजिक के लिए इतनी तेज़ न्यूनतम क्लॉक दर की आवश्यकता होती है कि प्रत्येक डायनेमिक गेट की आउटपुट स्थिति का उपयोग या रिफ्रेश किया जा सके, इससे पहले कि आउटपुट कैपेसिटेंस में चार्ज इतना लीक हो जाए कि क्लॉक चक्र के भाग के समय आउटपुट की डिजिटल स्थिति बदल जाए। आउटपुट सक्रिय रूप से संचालित नहीं हो रहा है.

स्टैटिक लॉजिक की कोई न्यूनतम क्लॉक दर नहीं है - क्लॉक को अनिश्चित काल तक रोका जा सकता है। चूंकि ऐसा लग सकता है कि लंबे समय तक कुछ भी नहीं करना विशेष रूप से उपयोगी नहीं है, इससे तीन लाभ होते हैं:

  • किसी भी समय किसी सिस्टम को रोकने में सक्षम होने से डिबगिंग और परीक्षण बहुत आसान हो जाता है, जिससे निर्देश चरण जैसी विधियाँ सक्षम हो जाती हैं।
  • किसी सिस्टम को अधिक कम क्लॉक की दर पर चलाने में सक्षम होने से कम-शक्ति वाले इलेक्ट्रॉनिक्स को दी गई बैटरी पर लंबे समय तक चलने की अनुमति मिलती है।
  • पूर्णतः स्टैटिक प्रणाली तुरंत वहीं से प्रारंभ हो सकती है जहां से इसे छोड़ा था; किसी व्यक्ति को सिस्टम के बूट होने या फिर से प्रारंभ होने की प्रतीक्षा नहीं करना पड़ती है।[6]

किसी भी समय किसी भी अवधि के लिए सिस्टम को रोकने में सक्षम होने का उपयोग सीपीयू को एसिंक्रोनस इवेंट में सिंक्रनाइज़ करने के लिए भी किया जा सकता है। जबकि ऐसा करने के लिए अन्य तंत्र हैं, जैसे इंटरप्ट, पोलिंग लूप, प्रोसेसर निष्क्रिय इनपुट पिन (उदाहरण के लिए, एमओएस टेक्नोलॉजी 6502 पर आरडीवाई), या प्रोसेसर बस चक्र विस्तार तंत्र जैसे डब्लूएआईटी इनपुट, क्लॉक को गेट करने के लिए हार्डवेयर का उपयोग करना स्टेटिक-कोर सीपीयू सरल है, और अस्थायी रूप से अधिक त्रुटिहीन है, कोई प्रोग्राम कोड मेमोरी का उपयोग नहीं करता है, और प्रतीक्षा करते समय सीपीयू में लगभग कोई शक्ति का उपयोग नहीं होता है। मूल डिज़ाइन में, प्रतीक्षा प्रारंभ करने के लिए, सीपीयू बाइनरी लैच बिट सेट करने के लिए रजिस्टर को लिखेगा जो प्रोसेसर क्लॉक के साथ ANDed या ORed होगा, जिससे प्रोसेसर रुक जाएगा। परिधीय उपकरण से सिग्नल इस कुंडी को रीसेट कर देगा, जिससे सीपीयू संचालन फिर से प्रारंभ हो जाएगा। यह सुनिश्चित करने के लिए हार्डवेयर लॉजिक को आवश्यक रूप से लैच नियंत्रण इनपुट को गेट करना चाहिए कि लैच आउटपुट ट्रांज़िशन के कारण क्लॉक सिग्नल का स्तर तुरंत नहीं बदलता है और क्लॉक पल्स, या तो उच्च या निम्न, जो सामान्य से कम है, का कारण नहीं बनता है।

विशेष रूप से, चूंकि कई लोकप्रिय सीपीयू डायनेमिक लॉजिक का उपयोग करते हैं, केवल स्टैटिक कोर - पूरी तरह से स्टैटिक प्रौद्योगिकी के साथ डिजाइन किए गए सीपीयू - अपने उच्च विकिरण सख्त होने के कारण अंतरिक्ष उपग्रहों में उपयोग करने योग्य हैं।[7][better source needed]

जब ठीक से डिज़ाइन किया जाता है, तो डायनेमिक लॉजिक स्टैटिक लॉजिक से दोगुना तेज़ हो सकता है। यह केवल तेज़ एन ट्रांजिस्टर का उपयोग करता है, जो ट्रांजिस्टर आकार अनुकूलन में सुधार करता है। स्टैटिक लॉजिक धीमा है क्योंकि इसमें संधारित्र इलेक्ट्रॉनिक लोड की सीमा वोल्टेज दोगुना है, और लॉजिक के लिए धीमे p ट्रांजिस्टर का उपयोग करता है। डायनेमिक लॉजिक के साथ काम करना कठिन हो सकता है, किन्तु बढ़ी हुई प्रसंस्करण गति की आवश्यकता होने पर यह एकमात्र विकल्प हो सकता है। इन दिनों 2[when?] गीगाहर्ट्ज से अधिक पर चलने वाले अधिकांश इलेक्ट्रॉनिक्स को डायनेमिक लॉजिक की आवश्यकता होती है, चूंकि इंटेल जैसे कुछ निर्माताओं ने बिजली की व्यय को कम करने के लिए पूरी तरह से स्टैटिक लॉजिक का उपयोग करके चिप्स डिजाइन किए हैं।[8] ध्यान दें कि बिजली के उपयोग को कम करने से न केवल सीमित बिजली स्रोतों जैसे कि बैटरी या सौर सरणी (अंतरिक्ष यान में) के साथ चलने का समय बढ़ जाता है, किन्तु यह आवश्यक हीट सिंक प्रशंसकों आदि के आकार को कम करने के लिए थर्मल डिजाइन आवश्यकताओं को भी कम कर देता है, जिसके परिणामस्वरूप सिस्टम का वजन और लागत कम हो जाती है।

सामान्यतः, डायनेमिक लॉजिक किसी भी समय स्विच करने वाले ट्रांजिस्टर की संख्या को अधिक बढ़ा देता है, जिससे स्टैटिक सीएमओएस पर बिजली की व्यय बढ़ जाती है।[8] ऐसे कई कम-शक्ति वाले इलेक्ट्रॉनिक्स हैं जिन्हें डायनेमिक लॉजिक आधारित प्रणाली में प्रायुक्त किया जा सकता है। इसके अतिरिक्त, प्रत्येक रेल स्वैच्छिक रूप से बिट्स की संख्या बता सकती है, और बिजली नष्ट करने वाली कोई गड़बड़ नहीं है। डायनेमिक लॉजिक में पावर-सेविंग क्लॉक गेटिंग और एसिंक्रोनस कार्यविधि बहुत अधिक स्वाभाविक हैं।

स्टैटिक लॉजिक उदाहरण

उदाहरण के तौर पर, CMOS NAND गेट के स्टैटिक लॉजिक कार्यान्वयन पर विचार करें:

CMOS NAND.svg

यह सर्किट लॉजिक फ़ंक्शन को कार्यान्वित करता है

यदि ए और बी दोनों ऊंचे हैं, तो आउटपुट कम खींचा जाएगा। यदि A या B में से कोई भी कम है, तो आउटपुट उच्च खींचा जाएगा। हर समय, आउटपुट या तो कम या अधिक खींचा जाता है।

डायनेमिक लॉजिक उदाहरण

अब उसी लॉजिक फ़ंक्शन के डायनेमिक लॉजिक कार्यान्वयन पर विचार करें:

Dlnand.svg

डायनेमिक लॉजिक सर्किट को दो चरणों की आवश्यकता होती है। पहला चरण, जब क्लॉक कम होती है, सेटअप चरण या प्रीचार्ज चरण कहा जाता है, और दूसरा चरण, जब क्लॉक अधिक होता है, मूल्यांकन चरण कहा जाता है। सेटअप चरण में, आउटपुट को बिना किसी शर्त के उच्च संचालित किया जाता है (इनपुट ए और बी के मूल्यों पर कोई फर्क नहीं पड़ता)। संधारित्र, जो इस गेट की भार धारिता का प्रतिनिधित्व करता है, आवेशित हो जाता है। चूँकि नीचे का ट्रांजिस्टर बंद है, इस चरण के समय आउटपुट को कम गति पर चलाना असंभव है।

मूल्यांकन चरण के समय, क्लॉक ऊँची होती है। यदि ए और बी भी ऊंचे हैं, तो आउटपुट कम खींचा जाएगा। अन्यथा, आउटपुट उच्च रहता है (लोड कैपेसिटेंस के कारण)।

डायनेमिक लॉजिक में कुछ संभावित समस्याएँ हैं जो स्टैटिक लॉजिक में नहीं हैं। उदाहरण के लिए, यदि क्लॉक की गति बहुत धीमी है, तो आउटपुट उपयोग के लिए बहुत जल्दी खराब हो जाएगा। इसके अतिरिक्त, आउटपुट प्रत्येक क्लॉक चक्र के केवल भाग के लिए मान्य है, इसलिए इससे जुड़े डिवाइस को वैध होने पर इसे समकालिक रूप से नमूना करना होगा।

इसके अतिरिक्त, जब ए और बी दोनों उच्च होते हैं, ताकि आउटपुट कम हो, तो सर्किट प्रत्येक क्लॉक चक्र के लिए वीडीडी से जमीन पर चार्ज के कैपेसिटर लोड को पहले चार्ज करके और फिर प्रत्येक क्लॉक चक्र में कैपेसिटर को डिस्चार्ज करके पंप करेगा। यह सर्किट को (उच्च प्रतिबाधा से जुड़े आउटपुट के साथ) स्टैटिक संस्करण की तुलना में कम कुशल बनाता है (जो सैद्धांतिक रूप से आउटपुट के अतिरिक्त किसी भी धारा को प्रवाहित करने की अनुमति नहीं देनी चाहिए), और जब ए और बी इनपुट स्टैटिक होते हैं और दोनों उच्च होते हैं, डायनेमिक NAND गेट, जब तक यह सही ढंग से कार्य करता है, क्लॉक दर के अनुपात में शक्ति का उपयोग करता है। भार धारिता को कम रखकर बिजली अपव्यय को कम किया जा सकता है। यह, बदले में, अधिकतम चक्र समय को कम कर देता है, जिसके लिए उच्च न्यूनतम क्लॉक आवृत्ति की आवश्यकता होती है; उच्च आवृत्ति तब उल्लिखित संबंध द्वारा बिजली की व्यय को बढ़ाती है। इसलिए, क्लॉक की गति और लोड कैपेसिटेंस के मध्य संतुलन से प्राप्त निश्चित सीमा से नीचे निष्क्रिय बिजली की व्यय (जब दोनों इनपुट अधिक हों) को कम करना असंभव है।

लोकप्रिय कार्यान्वयन डोमिनोज़ लॉजिक है।

यह भी देखें

  • डोमिनोज़ लॉजिक
  • अनुक्रमिक लॉजिक

संदर्भ

  1. Lars Wanhammar (1999). डीएसपी एकीकृत सर्किट. Academic Press. p. 37. ISBN 978-0-12-734530-7.
  2. 2.0 2.1 Andrew Marshall; Sreedhar Natarajan (2002). SOI design: analog, memory and digital techniques. Springer. p. 125. ISBN 978-0-7923-7640-8.
  3. A. Albert Raj, T. Latha (21 October 2008). वीएलएसआई डिज़ाइन. PHI Learning Pvt. Ltd. p. 167. ISBN 978-81-203-3431-1.
  4. जैकबएनजी2007 >Bruce Jacob; Spencer Ng; David Wang (2007). मेमोरी सिस्टम: कैश, DRAM, डिस्क. Morgan Kaufmann. p. 270. ISBN 978-0-12-379751-3.
  5. David Harris (2001). तिरछा-सहिष्णु सर्किट डिजाइन. Morgan Kaufmann. p. 38. ISBN 978-1-55860-636-4.
  6. Richard Murray. "PocketBook II hardware".
  7. Gülzow, Peter. "कोई जोखिम नहीं, कोई मज़ा नहीं!". AMSAT-DL. Translated by Moe, Don. Archived from the original on 13 April 2013. Retrieved 15 September 2021.
  8. 8.0 8.1 "The Dark Knight: Intel's Core i7".

General references

  • Sung-Mo Kang; Yusuf Leblebici (2003). CMOS digital integrated circuits: analysis and design (3rd ed.). McGraw-Hill. ISBN 978-0-07-246053-7. Chapter 9, "Dynamic logic circuits" (chapter 7 in the 2nd edition)
  • R. Jacob Baker (2010). CMOS: Circuit Design, Layout, and Simulation (3rd ed.). Wiley-IEEE. ISBN 978-0-470-88132-3. Chapter 14, "Dynamic logic gates"
  • Andrew Marshall; Sreedhar Natarajan (2002). SOI design: analog, memory and digital techniques. Springer. ISBN 978-0-7923-7640-8. Chapter 7, "Dynamic SOI Design"


बाहरी संबंध