बूटस्ट्रैपिंग (इलेक्ट्रॉनिक्स)
इलेक्ट्रानिक्स के क्षेत्र में, एक ऐसी तकनीक जहां प्रणाली के आउटपुट का कुछ भाग स्टार्टअप पर उपयोग किया जाता है, उसे बूटस्ट्रैपिंग के रूप में वर्णित किया जा सकता है।
बूटस्ट्रैप परिपथ वह होता है जहां प्रवर्धक चरण के आउटपुट का भाग इनपुट पर प्रयुक्त होता है, जिससे प्रवर्धक के इनपुट विद्युत प्रतिबाधा को बदला जा सके। जब सोच-समझकर प्रयुक्त किया जाता है, तो सामान्यतः प्रतिबाधा को कम करने के स्थान पर बढ़ाने का योजना होता है।[1]
मोस्फेट(MOSFET) परिपथ के क्षेत्र में, बूटस्ट्रैपिंग का उपयोग सामान्यतः बिजली आपूर्ति धेरा के ऊपर एक ट्रांजिस्टर के परिचालन बिंदु को खींचने के लिए किया जाता है।[2][3]आउटपुट विद्युत दाब दोलन (जमीन के सापेक्ष) को बढ़ाने के लिए एक परिचालन प्रवर्धक के परिचालन बिंदु को गतिशील रूप से बदलने (इसके सकारात्मक और नकारात्मक आपूर्ति धेरा दोनों को स्थानांतरित करके) के लिए समान शब्द का उपयोग कुछ हद तक अधिक किया गया है।[4] इस अनुच्छेद में प्रयुक्त अर्थ में, प्रचालन प्रवर्धक को बूटस्ट्रैप करने का तात्पर्य है कि ऑप-एम्प(op-amp) की बिजली आपूर्ति के संदर्भ बिंदु को चलाने के लिए संकेत का उपयोग करना है।[5] इस धेरा बूटस्ट्रैपिंग तकनीक का एक अधिक परिष्कृत उपयोग इसकी विकृति को कम करने के लिए JFET ऑप-एम्प के इनपुट की अतिरिक्त-रैखिक C/V विशेषता को बदलना है।[6][7]
इनपुट प्रतिबाधा
एनालॉग परिपथ बनावट में, बूटस्ट्रैप परिपथ घटकों की एक व्यवस्था है जो सोच-समझकर परिपथ के इनपुट प्रतिबाधा को बदलना है। सामान्यतः इसका उद्देश्य दो चरणों में सकारात्मक प्रतिक्रिया की एक छोटी मात्रा का उपयोग करके प्रतिबाधा को बढ़ाना होता है। द्विध्रुवी ट्रांजिस्टर के प्रारंभिक दिनों में यह प्रायः आवश्यक होता था, जिसमें स्वाभाविक रूप से पर्याप्त कम इनपुट प्रतिबाधा होती है। क्योंकि प्रतिक्रिया सकारात्मक है, ऐसे परिपथ बूटस्ट्रैप नहीं करने वाले की स्थिति में खराब स्थिरता और आवाज़ प्रदर्शन से हानि हो सकता हैं।
वैकल्पिक रूप से एक इनपुट प्रतिबाधा को बूटस्ट्रैप करने के लिए नकारात्मक प्रतिक्रिया का उपयोग किया जा सकता है, जिससे स्पष्ट प्रतिबाधा कम हो सकती है। यह कदाचित् ही कभी सोच-समझकर किया जाता है, और सामान्यतः विशेष परिपथ बनावट का अवांछित परिणाम होता है। इसका एक प्रसिद्ध उदाहरण मिलर प्रभाव है, जिसमें एक अपरिहार्य प्रतिक्रिया समाई नकारात्मक प्रतिक्रिया द्वारा बढ़ी हुई दिखाई देती है (अर्थात इसकी प्रतिबाधा कम दिखाई देती है)। एक प्रचलित स्थिति जहां यह सोच-समझकर किया जाता है, एक एकीकृत परिपथ के अंदर कम-आवृत्ति पोल प्रदान करने के लिए मिलर प्रतिपूर्ति तकनीक है। आवश्यक संधारित्र के आकार को कम करने के लिए, इसे इनपुट और आउटपुट के बीच रखा जाता है जो विपरीत दिशा में झूलता है। यह बूटस्ट्रैपिंग जमीन पर एक बड़े संधारित्र की तरह कार्य करता है।
संचालन एमओएस ट्रांजिस्टर
N-MOSFET/IGBT को प्रारंम्भ करने के लिए गेट पर एक महत्वपूर्ण सकारात्मक आवेश (VGS > Vth) लगाने की आवश्यकता होती है। सिर्फ N-प्रणाली MOSFET/IGBT उपकरणों का उपयोग करना लागत में कमी का एक सामान्य तरीका है, जो बड़े पैमाने पर डाई (एकीकृत परिपथ) आकार में कमी के कारण होता है। (अन्य लाभ भी हैं)। यद्यपि, pMOS उपकरणों के स्थान पर nMOS उपकरणों का उपयोग करने का तात्पर्य है कि ट्रांजिस्टर को रैखिक संचालन (न्यूनतम वर्तमान सीमित) में अभिनति करने के लिए बिजली धेरा आपूर्ति (V+) से अधिक विद्युत दाब की आवश्यकता होती है और इस प्रकार महत्वपूर्ण गर्मी के हानि से बचा जाता है।
बूटस्ट्रैप संधारित्र आपूर्ति धेरा (V+) से आउटपुट विद्युत दाब से जुड़ा होता है। सामान्यतः N-MOSFET का स्रोत टर्मिनल एक पुनरावर्तन डायोड के कैथोड से जुड़ा होता है, जो सामान्यतः आगमनात्मक भार में संग्रहीत ऊर्जा के कुशल प्रबंधन की अनुमति देता है (फ्लाईबैक डायोड देखें)। संधारित्र की आवेश भंडारण विशेषताओं के कारण, बूटस्ट्रैप विद्युत दाब आवश्यक गेट संचालन विद्युत दाब प्रदान करते हुए (V+) ऊपर बढ़ जाएगा।
सभी-N-MOSFET एच पुल के प्रत्येक आधे-पुल में बूटस्ट्रैप परिपथ का प्रायः उपयोग किया जाता है। जब निम्न पक्ष N-FET प्रारंम्भ होता है, तो बिजली धेरा (V+) से धारा बूटस्ट्रैप डायोड के माध्यम से प्रवाहित होता है और बूटस्ट्रैप संधारित्र को उस निम्न पक्ष N-FET के माध्यम से आवेश करता है।जब निम्न पक्ष N-FET बंद हो जाता है, तो बूटस्ट्रैप संधारित्र का निचला भाग उच्च पक्ष N-FET के स्रोत से जुड़ा रहता है, और संधारित्र उच्च पक्ष N-FET के गेट को चलाते हुए अपनी कुछ ऊर्जा का निर्वहन करता है। उच्च-पक्ष N-FET को पूरी तरह से प्रारंम्भ करने के लिए V+ से पर्याप्त रूप से ऊपर के विद्युत दाब पर FET जबकि बूटस्ट्रैप डायोड उस ऊपर-V+ विद्युत दाब को पावर धेरा V+ में वापस रिसाव होने से रोकता है।[8]
MOSFET/IGBT एक विद्युत दाब-नियंत्रित उपकरण है, जिसमें,सैद्धांतिक रूप में, कोई गेट धारा नहीं होगा। यह नियंत्रण उद्देश्यों के लिए संधारित्र के अंदर आवेश का उपयोग करना संभव हो जाता है। यद्यपि, अंततः संधारित्र परजीवी गेट धारा और अतिरिक्त-आदर्श (यानी परिमित) आंतरिक प्रतिरोध के कारण संधारित्र अपना आवेश खो देगा, इसलिए इस योजना का उपयोग सिर्फ वहीं किया जाता है जहां एक स्थिर स्पंद उपस्थित हो। ऐसा इसलिए है क्योंकि स्पंद क्रिया संधारित्र को रिसाव करने की अनुमति देता है (कम से कम आंशिक रूप से नहीं तो पूरी तरह से)। अधिकांश नियंत्रण योजनाएँ जो बूटस्ट्रैप संधारित्र का उपयोग करती हैं, को फिर से भरने की अनुमति देने के लिए उच्च पक्ष संचालक (N-MOSFET) को न्यूनतम समय के लिए बंद कर देती हैं। इसका तात्पर्य यह है कि जब तक रिसाव को किसी अन्य तरीके से समायोजित नहीं किया जाता है, तब तक परजीवी निर्वहन को समायोजित करने के लिए कर्तव्य चक्र निरंतर 100% से कम होना चाहिए।
स्विच-प्रकार बिजली की आपूर्ति
स्विच प्रकार बिजली की आपूर्ति में नियंत्रण परिपथ आउटपुट से संचालित होते हैं। बिजली की आपूर्ति प्रारंम्भ, नियंत्रण परिपथ के लिए आपूर्ति धेरा को दोलन प्रारंम्भ करने के लिए एक रिसाव प्रतिरोध का उपयोग किया जा सकता है। नियामक परिपथ प्रारंम्भ करने के लिए एक अलग रैखिक बिजली आपूर्ति प्रदान करने की दृष्टिकोण में यह कम महंगा और सरल है।[9]
आउटपुट दोलन
एसी प्रवर्धक आउटपुट दोलन को बढ़ाने के लिए बूटस्ट्रैपिंग का उपयोग कर सकते हैं। एक संधारित्र (जिसे सामान्यतः बूटस्ट्रैप संधारित्र कहा जाता है) प्रवर्धक के आउटपुट से अभिनति परिपथ से जुड़ा होता है, जो बिजली आपूर्ति विद्युत दाब से अधिक अभिनति विद्युत दाब प्रदान करता है। एमिटर अनुयायियों इस तरह से धेरा-से-धेरा आउटपुट प्रदान कर सकते हैं, जो वर्ग AB ऑडियो प्रवर्धकों में एक सामान्य तकनीक है।
डिजिटल एकीकृत परिपथ
एक एकीकृत परिपथ के भीतर एक बूटस्ट्रैप विधि का उपयोग आंतरिक पता और घड़ी वितरण लाइनों को बढ़े हुए विद्युत दाब दोलन की अनुमति देने के लिए किया जाता है। बूटस्ट्रैप परिपथ एक युग्मन संधारित्र का उपयोग करता है, जो एक ट्रांजिस्टर के गेट/स्रोत समाई से बनता है, जिससे संकेत लाइन को आपूर्ति विद्युत दाब से थोड़ा अधिक बढ़ाया जा सके। [10]
कुछ सभी-pMOS एकीकृत परिपथ जैसे इंटेल 4004 और इंटेल 8008 उस 2-ट्रांजिस्टर बूटस्ट्रैप भार परिपथ का उपयोग करते हैं।[11][12][13]
यह भी देखें
- मिलर प्रमेय प्रयोग (आभासी अनंत प्रतिबाधा बनाना)
- बूटिंग, कंप्यूटर के लिए प्रारंभिक प्रोग्राम लोड
संदर्भ
- ↑ IEEE मानक शर्तों का IEEE मानक 100 आधिकारिक शब्दकोश (7th ed.). IEEE Press. 2000. p. 123. ISBN 0-7381-2601-2.
- ↑ Uyemura, John P. (1999). CMOS तर्क सर्किट डिजाइन. Springer. p. 319. ISBN 978-0-7923-8452-6.
- ↑ Pelgrom, Marcel J.M. (2012). एनालॉग-टू-डिजिटल रूपांतरण (2nd ed.). Springer. pp. 210–211. ISBN 978-1-4614-1371-4.
- ↑ King, Grayson; Watkins, Tim (May 13, 1999). "अपने ऑप एम्प को बूटस्ट्रैप करने से व्यापक वोल्टेज स्विंग्स प्राप्त होते हैं" (PDF). EDN: 117–129.
- ↑ Graeme, Jerald (1994). "Op-amp distortion measurement bypasses test-equipment limitations". In Hickman, Ian; Travis, Bill (eds.). EDN डिज़ाइनर का साथी. Butterworth-Heinemann. p. 205. ISBN 978-0-7506-1721-5.
- ↑ Jung, Walt. "Bootstrapped IC Substrate Lowers Distortion in JFET Op Amps" (PDF). Analog Devices application note AN-232.
- ↑ Douglas Self (2014). छोटा सिग्नल ऑडियो डिज़ाइन (2nd ed.). Focal Press. pp. 136–142. ISBN 978-1-134-63513-9.
- ↑ Diallo, Mamadou (2018). "Bootstrap Circuitry Selection for Half-Bridge Configurations" (PDF). Texas Instruments.
- ↑ Mack, Raymond A. (2005). स्विचिंग बिजली की आपूर्ति को नष्ट करना. Newnes. p. 121. ISBN 0-7506-7445-8.
- ↑ Dally, William J.; Poulton, John W. (1998). डिजिटल सिस्टम इंजीनियरिंग. Cambridge University Press. pp. 190–1. ISBN 0-521-59292-5.
- ↑ Faggin, Federico. "The New Methodology for Random Logic Design". Retrieved June 3, 2017.
- ↑ Faggin, Federico. "The Bootstrap Load". Retrieved June 3, 2017.
- ↑ Shirriff, Ken (October 2020). "How the bootstrap load made the historic Intel 8008 processor possible".