Template:Processor technologies: Difference between revisions

From Vigyanwiki
m (1 revision imported)
m (2 revisions imported from alpha:Template:Processor_technologies)
 
(One intermediate revision by one other user not shown)
Line 1: Line 1:
{{Navbox
{{Navbox
| name      = Processor technologies
| name      =प्रोसेसर प्रौद्योगिकियां
| title    = [[Processor (computing)|Processor technologies]]
| title    =[[प्रोसेसर (कंप्यूटिंग)|प्रोसेसर टेक्नोलॉजीज]]
| listclass = hlist
| listclass = hlist
| state    = {{{state|autocollapse}}}
| state    = {{{state|autocollapse}}}


| group1 = [[Model of computation|Model]]s
| group1 =[[गणना का मॉडल|मॉडल]]| list1 =* [[सार मशीन]]
| list1 =
* [[संग्रहीत प्रोग्राम कंप्यूटर]]
* [[Abstract machine]]
* [[परिमित अवस्था मशीन]]
* [[Stored-program computer]]
** [[डेटापथ के साथ परिमित-राज्य मशीन | डेटापथ के साथ]]
* [[Finite-state machine]]
** [[पदानुक्रमित राज्य मशीन|पदानुक्रमित]]
** [[Finite-state machine with datapath|with datapath]]
** [[नियतात्मक परिमित automaton]]
** [[Hierarchical state machine|Hierarchical]]
** [[कतार automaton]]
** [[Deterministic finite automaton]]
** [[सेलुलर ऑटोमेटन]]
** [[Queue automaton]]
** [[क्वांटम सेलुलर ऑटोमेटन]]
** [[Cellular automaton]]
* [[ट्यूरिंग मशीन]]
** [[Quantum cellular automaton]]
** [[वैकल्पिक ट्यूरिंग मशीन]]
* [[Turing machine]]
** [[यूनिवर्सल ट्यूरिंग मशीन|यूनिवर्सल]]
** [[Alternating Turing machine]]
** [[पोस्ट-ट्यूरिंग मशीन|पोस्ट-ट्यूरिंग]]
** [[Universal Turing machine|Universal]]
** [[क्वांटम ट्यूरिंग मशीन|क्वांटम]]
** [[Post–Turing machine|Post–Turing]]
** [[नॉनडेटर्मिनिस्टिक ट्यूरिंग मशीन]]
** [[Quantum Turing machine|Quantum]]
** [[संभाव्य ट्यूरिंग मशीन]]
** [[Nondeterministic Turing machine]]
** [[हाइपरकंप्यूटेशन]]
** [[Probabilistic Turing machine]]
** [[ज़ेनो मशीन]]
** [[Hypercomputation]]
* [[इतिहास_ऑफ_सामान्य-उद्देश्य_सीपीयू#बेल्ट_मशीन_आर्किटेक्चर|बेल्ट मशीन]]
** [[Zeno machine]]
* [[स्टैक मशीन]]
* [[History_of_general-purpose_CPUs#Belt_machine_architecture|Belt machine]]
* [[रजिस्टर मशीन]]
* [[Stack machine]]
** [[काउंटर मशीन|काउंटर]]
* [[Register machine]]s
** [[सूचक मशीन|सूचक]]
** [[Counter machine|Counter]]
** [[रैंडम-एक्सेस मशीन|रैंडम-एक्सेस]]
** [[Pointer machine|Pointer]]
** [[रैंडम-एक्सेस स्टोर्ड-प्रोग्राम मशीन|रैंडम-एक्सेस स्टोर्ड प्रोग्राम]]| group2 =[[कंप्यूटर आर्किटेक्चर|आर्किटेक्चर]]| list2  =* [[माइक्रोआर्किटेक्चर]]
** [[Random-access machine|Random-access]]
* [[वॉन न्यूमैन वास्तुकला|वॉन न्यूमैन]]
** [[Random-access stored-program machine|Random-access stored program]]
* [[हार्वर्ड वास्तुकला|हार्वर्ड]]
| group2 = [[Computer architecture|Architecture]]
** [[संशोधित हार्वर्ड वास्तुकला|संशोधित]]
| list2  =
* [[डेटाफ्लो आर्किटेक्चर|डेटाफ्लो]]
* [[Microarchitecture]]
* [[ट्रांसपोर्ट ट्रिगर आर्किटेक्चर|ट्रांसपोर्ट-ट्रिगर]]
* [[Von Neumann architecture|Von Neumann]]
* [[सेलुलर आर्किटेक्चर|सेलुलर]]
* [[Harvard architecture|Harvard]]
* [[एंडियननेस]]
** [[Modified Harvard architecture|modified]]
* [[कंप्यूटर डेटा स्टोरेज|मेमोरी एक्सेस]]
* [[Dataflow architecture|Dataflow]]
** [[गैर-समान मेमोरी एक्सेस|NUMA]]
* [[Transport triggered architecture|Transport-triggered]]
** [[यूनिफ़ॉर्म मेमोरी एक्सेस|हुमा]]
* [[Cellular architecture|Cellular]]
** [[लोड-स्टोर आर्किटेक्चर|लोड-स्टोर]]
* [[Endianness]]
** [[रजिस्टर-मेमोरी आर्किटेक्चर|रजिस्टर/मेमोरी]]
* [[Computer data storage|Memory access]]
* [[कैश पदानुक्रम]]
** [[Non-uniform memory access|NUMA]]
* [[स्मृति पदानुक्रम]]
** [[Uniform memory access|HUMA]]
** [[अप्रत्यक्ष स्मृति]]
** [[Load–store architecture|Load–store]]
** [[सहायक कोष]]
** [[Register–memory architecture|Register/memory]]
* [[विषम प्रणाली वास्तुकला|विषम]]
* [[Cache hierarchy]]
* [[फैब्रिक कंप्यूटिंग|फैब्रिक]]
* [[Memory hierarchy]]
* [[मल्टीप्रोसेसिंग]]
** [[Virtual memory]]
* [[संज्ञानात्मक कंप्यूटिंग|संज्ञानात्मक]]
** [[Secondary storage]]
* [[न्यूरोमॉर्फिक इंजीनियरिंग|न्यूरोमॉर्फिक]]| group3 =[[निर्देश सेट आर्किटेक्चर|निर्देश सेट<br/>आर्किटेक्चर]]| list3  =
* [[Heterogeneous System Architecture|Heterogeneous]]
* [[Fabric computing|Fabric]]
* [[Multiprocessing]]
* [[Cognitive computing|Cognitive]]
* [[Neuromorphic engineering|Neuromorphic]]
 
| group3 = [[Instruction set architecture|Instruction set<br/>architectures]]
| list3  =
{{Navbox|subgroup
{{Navbox|subgroup
| group1 = Types
| group1 =प्रकार| list1 =* [[ऑर्थोगोनल इंस्ट्रक्शन सेट]]
| list1 =
* [[जटिल निर्देश सेट कंप्यूटर|सीआईएससी]]
* [[Orthogonal instruction set]]
* [[कम निर्देश सेट कंप्यूटर|आरआईएससी]]
* [[Complex instruction set computer|CISC]]
* [[एप्लिकेशन-विशिष्ट निर्देश सेट प्रोसेसर|एप्लिकेशन-विशिष्ट]]
* [[Reduced instruction set computer|RISC]]
* [[स्पष्ट डेटा ग्राफ़ निष्पादन|EDGE]]
* [[Application-specific instruction set processor|Application-specific]]
** [[ट्रिप्स आर्किटेक्चर|ट्रिप्स]]
* [[Explicit data graph execution|EDGE]]
* [[बहुत लंबा निर्देश शब्द|वीएलआईडब्ल्यू]]
** [[TRIPS architecture|TRIPS]]
** [[स्पष्ट रूप से समानांतर निर्देश कंप्यूटिंग|ईपीआईसी]]
* [[Very long instruction word|VLIW]]
* [[न्यूनतम निर्देश सेट कंप्यूटर|एमआईएससी]]
** [[Explicitly parallel instruction computing|EPIC]]
* [[एक निर्देश सेट कंप्यूटर|ओआईएससी]]
* [[Minimal instruction set computer|MISC]]
* [[कोई निर्देश सेट कंप्यूटिंग नहीं | एनआईएससी]]
* [[One-instruction set computer|OISC]]
* [[शून्य निर्देश सेट कंप्यूटर|ZISC]]
* [[No instruction set computing|NISC]]
* [[वीआईएससी वास्तुकला]]
* [[Zero instruction set computer|ZISC]]
* [[क्वांटम कम्प्यूटिंग]]
* [[VISC architecture]]
* [[निर्देश सेट आर्किटेक्चर की तुलना|तुलना]]
* [[Quantum computing]]
** [[एड्रेसिंग मोड]]| group2 =निर्देश<br/>सेट| list2 =* [[मोटोरोला 68000 श्रृंखला]]
* [[Comparison of instruction set architectures|Comparison]]
* [[वैक्स]]
** [[Addressing mode]]s
* [[पीडीपी-11 आर्किटेक्चर|पीडीपी-11]]
| group2 = Instruction<br/>sets
| list2 =
* [[Motorola 68000 series]]
* [[VAX]]
* [[PDP-11 architecture|PDP-11]]
* [[x86]]
* [[x86]]
* [[ARM architecture family|ARM]]
* [[एआरएम आर्किटेक्चर परिवार|एआरएम]]
* [[Stanford MIPS]]
* [[स्टैनफोर्ड एमआईपीएस]]
* [[MIPS architecture|MIPS]]
* [[एमआईपीएस आर्किटेक्चर|एमआईपीएस]]
* [[MIPS-X]]
* [[एमआईपीएस-एक्स]]
* Power
* शक्ति
** [[IBM POWER architecture|POWER]]
** [[आईबीएम पावर आर्किटेक्चर|पावर]]
** [[PowerPC]]
** [[पावरपीसी]]
** [[Power ISA]]
** [[पावर आईएसए]]
* [[Clipper architecture]]
* [[क्लिपर आर्किटेक्चर]]
* [[SPARC]]
* [[स्पार्क]]
* [[SuperH]]
* [[सुपरएच]]
* [[DEC Alpha]]
* [[डीईसी अल्फा]]
* [[ETRAX CRIS]]
* [[एट्रैक्स क्रिस]]
* [[M32R]]
* [[एम32आर]]
* [[Unicore]]
* [[यूनिकोर]]
* [[IA-64|Itanium]]
* [[आईए-64|इटेनियम]]
* [[OpenRISC]]
* [[ओपनआरआईएससी]]
* [[RISC-V]]
* [[आरआईएससी-वी]]
* [[MicroBlaze]]
* [[माइक्रोब्लेज़]]
* [[Little man computer|LMC]]
* [[लिटिल मैन कंप्यूटर|एलएमसी]]
* System/3x0
* सिस्टम / 3x0
** [[IBM System/360 architecture|S/360]]
** [[आईबीएम सिस्टम/360 आर्किटेक्चर|एस/360]]
** [[IBM System/370|S/370]]
** [[आईबीएम सिस्टम/370|एस/370]]
** [[IBM System/390|S/390]]
** [[आईबीएम सिस्टम/390|एस/390]]
** [[z/Architecture]]
** [[जेड/आर्किटेक्चर]]
* Tilera ISA
* तिलेरा आईएसए
* [[VISC architecture]]
* [[वीआईएससी वास्तुकला]]
* [[Adapteva#Products|Epiphany architecture]]
* [[एडेप्टेवा#उत्पाद|एपिफेनी आर्किटेक्चर]]
* [[Comparison of instruction set architectures|Others]]
* [[निर्देश सेट आर्किटेक्चर की तुलना|अन्य]]
}}
}}| group4 =[[निर्देश चक्र|निष्पादन]]| list4  =
 
| group4 = [[Instruction cycle|Execution]]
| list4  =
{{Navbox|subgroup
{{Navbox|subgroup
| group1 = [[Instruction pipelining]]
| group1 =[[निर्देश पाइपलाइनिंग]]| list1 =* [[पाइपलाइन स्टॉल]]
| list1 =
* [[संचालन अग्रेषण]]
* [[Pipeline stall]]
* [[क्लासिक आरआईएससी पाइपलाइन]]| group2 =[[हैज़र्ड (कंप्यूटर आर्किटेक्चर)|हैज़र्ड्स]]| list2 =* [[डेटा निर्भरता]]
* [[Operand forwarding]]
* [[संरचनात्मक खतरा|संरचनात्मक]]
* [[Classic RISC pipeline]]
* [[खतरा नियंत्रण | नियंत्रण]]
| group2 = [[Hazard (computer architecture)|Hazards]]
* [[गलत साझाकरण]]| group3 =[[आउट-ऑफ-ऑर्डर निष्पादन|आउट-ऑफ-ऑर्डर]]| list3 =* [[स्कोरबोर्डिंग]]
| list2 =
* [[टोमासुलो एल्गोरिथम]]
* [[Data dependency]]
** [[आरक्षण स्टेशन]]
* [[Structural hazard|Structural]]
** [[बफर को फिर से ऑर्डर करें]]
* [[Control hazard|Control]]
* [[नाम बदलने का पंजीकरण करें]]
* [[False sharing]]
* [[व्यापक मुद्दे]]| group4 =[[सट्टा निष्पादन|सट्टा]]| list4 =* [[शाखा भविष्यवक्ता|शाखा भविष्यवाणी]]
| group3 = [[Out-of-order execution|Out-of-order]]
* [[स्मृति निर्भरता भविष्यवाणी]]
| list3 =  
}}| group5 =[[समानांतर कंप्यूटिंग|समानांतरता]]| list5 =  
* [[Scoreboarding]]
* [[Tomasulo algorithm]]
** [[Reservation station]]
** [[Re-order buffer]]
* [[Register renaming]]
* [[Wide-issue]]
| group4 = [[Speculative execution|Speculative]]
| list4 =
* [[Branch predictor|Branch prediction]]
* [[Memory dependence prediction]]
}}
 
| group5 = [[Parallel computing|Parallelism]]
| list5 =  
{{Navbox|subgroup
{{Navbox|subgroup
| group1 = Level
| group1 =स्तर| list1  =* [[बिट-लेवल समानांतरवाद|बिट]]
| list1  =
** [[बिट-सीरियल आर्किटेक्चर|बिट-सीरियल]]
* [[Bit-level parallelism|Bit]]
** [[वर्ड (कंप्यूटर आर्किटेक्चर)|वर्ड]]
** [[Bit-serial architecture|Bit-serial]]
* [[निर्देश-स्तर की समानता|निर्देश]]
** [[Word (computer architecture)|Word]]
* [[निर्देश पाइपलाइनिंग|पाइपलाइनिंग]]
* [[Instruction-level parallelism|Instruction]]
** [[स्केलर प्रोसेसर|स्केलर]]
* [[Instruction pipelining|Pipelining]]
** [[सुपरस्केलर प्रोसेसर|सुपरस्केलर]]
** [[Scalar processor|Scalar]]
* [[कार्य समानांतरवाद|कार्य]]
** [[Superscalar processor|Superscalar]]
** [[थ्रेड (कंप्यूटिंग)|थ्रेड]]
* [[Task parallelism|Task]]
** [[प्रक्रिया (कंप्यूटिंग)|प्रक्रिया]]
** [[Thread (computing)|Thread]]
* [[डेटा समानता | डेटा]]
** [[Process (computing)|Process]]
** [[वेक्टर प्रोसेसर|वेक्टर]]
* [[Data parallelism|Data]]
* [[मेमोरी-लेवल पैरेललिज़्म|मेमोरी]]
** [[Vector processor|Vector]]
* [[वितरित वास्तुकला|वितरित]]| group2 =[[मल्टीथ्रेडिंग (कंप्यूटर आर्किटेक्चर)|मल्टीथ्रेडिंग]]| list2  =* [[टेम्पोरल मल्टीथ्रेडिंग|टेम्पोरल]]
* [[Memory-level parallelism|Memory]]
* [[एक साथ बहु सूत्रण | एक साथ]]
* [[Distributed architecture|Distributed]]
** [[हाइपर-थ्रेडिंग|हाइपरथ्रेडिंग]]
 
* [[सट्टा मल्टीथ्रेडिंग|सट्टा]]
| group2 = [[Multithreading (computer architecture)|Multithreading]]
* [[प्रीमेशन (कंप्यूटिंग)|प्रीमेप्टिव]]
| list2  =
* [[सहकारी मल्टीटास्किंग|सहकारी]]| group3 =[[फ्लिन की वर्गीकरण]]| list3  =* [[एकल निर्देश, एकल डेटा|एसआईएसडी]]
* [[Temporal multithreading|Temporal]]
* [[एकल निर्देश, एकाधिक डेटा | SIMD]]
* [[Simultaneous multithreading|Simultaneous]]
** [[एकल निर्देश, एकाधिक सूत्र|सरणी प्रसंस्करण (एसआईएमटी)]]
** [[Hyper-threading|Hyperthreading]]
** [[फ्लिन की टैक्सोनॉमी#पाइपलाइन प्रोसेसर|पाइपलाइन प्रोसेसिंग]]
* [[Speculative multithreading|Speculative]]
** [[फ्लिन की टैक्सोनॉमी#एसोसिएटिव प्रोसेसर|एसोसिएटिव प्रोसेसिंग]]
* [[Preemption (computing)|Preemptive]]
** [[स्वर]]
* [[Cooperative multitasking|Cooperative]]
* [[एकाधिक निर्देश, एकल डेटा|एमआईएसडी]]
 
* [[एकाधिक निर्देश, एकाधिक डेटा|एमआईएमडी]]
| group3 = [[Flynn's taxonomy]]
** [[एसपीएमडी]]
| list3  =
}}| group6 =[[कंप्यूटर प्रदर्शन|प्रोसेसर<br/>प्रदर्शन]]| list6  =* [[ट्रांजिस्टर गिनती]]
* [[Single instruction, single data|SISD]]
* [[निर्देश प्रति चक्र]] (आईपीसी)
* [[Single instruction, multiple data|SIMD]]
** [[साइकिल प्रति निर्देश]] (सीपीआई)
** [[Single instruction, multiple threads|Array processing (SIMT)]]
* [[निर्देश प्रति सेकंड]] (आईपीएस)
** [[Flynn's taxonomy#Pipelined processor|Pipelined processing]]
* [[फ्लॉप्स|फ्लोटिंग-पॉइंट ऑपरेशंस प्रति सेकेंड]] (फ्लॉप्स)
** [[Flynn's taxonomy#Associative processor|Associative processing]]
* [[लेनदेन प्रति सेकंड]] (टीपीएस)
** [[SWAR]]
* [[एसयूपीएस|प्रति सेकंड सिनैप्टिक अपडेट]] (एसयूपीएस)
* [[Multiple instruction, single data|MISD]]
* [[प्रति वाट प्रदर्शन]] (पीपीडब्ल्यू)
* [[Multiple instruction, multiple data|MIMD]]
* [[कैश प्रदर्शन माप और मीट्रिक|कैश प्रदर्शन मीट्रिक]]
** [[SPMD]]
* [[परिमाण के क्रम के अनुसार कंप्यूटर का प्रदर्शन]]| group7 =[[प्रोसेसर (कंप्यूटिंग)|प्रकार]]| list7  =
}}
 
| group6 = [[Computer performance|Processor<br/>performance]]
| list6  =
* [[Transistor count]]
* [[Instructions per cycle]] (IPC)
** [[Cycles per instruction]] (CPI)
* [[Instructions per second]] (IPS)
* [[FLOPS|Floating-point operations per second]] (FLOPS)
* [[Transactions per second]] (TPS)
* [[SUPS|Synaptic updates per second]] (SUPS)
* [[Performance per watt]] (PPW)
* [[Cache performance measurement and metric|Cache performance metrics]]
* [[Computer performance by orders of magnitude]]
 
| group7 = [[Processor (computing)|Types]]
| list7  =
* [[Central processing unit]] (CPU)
* [[Central processing unit]] (CPU)
* [[Graphics processing unit]] (GPU)
* [[Graphics processing unit]] (GPU)
Line 217: Line 170:
* [[Package on a package]] (PoP)
* [[Package on a package]] (PoP)
{{Navbox|subgroup
{{Navbox|subgroup
| group1 = By application
| group1 =आवेदन द्वारा| list1 =* [[अंतः स्थापित प्रणाली]]
| list1 =
* [[माइक्रोप्रोसेसर]]
* [[Embedded system]]
* [[माइक्रोकंट्रोलर]]
* [[Microprocessor]]
* [[मोबाइल प्रोसेसर|मोबाइल]]
* [[Microcontroller]]
* [[नोटबुक प्रोसेसर|नोटबुक]]
* [[Mobile processor|Mobile]]
* [[अल्ट्रा-लो-वोल्टेज प्रोसेसर|अल्ट्रा-लो-वोल्टेज]]
* [[Notebook processor|Notebook]]
* [[एप्लिकेशन-विशिष्ट निर्देश सेट प्रोसेसर|एएसआईपी]]
* [[Ultra-low-voltage processor|Ultra-low-voltage]]
* [[सॉफ्ट माइक्रोप्रोसेसर]]| group2 =सिस्टम<br/>चिप पर| list2 =* [[चिप पर सिस्टम]] (SoC)
* [[Application-specific instruction set processor|ASIP]]
* [[एक चिप पर मल्टीप्रोसेसर सिस्टम|मल्टीप्रोसेसर]] (MPSoC)
* [[Soft microprocessor]]
* [[सरू पीएसओसी|प्रोग्रामेबल]] (पीएसओसी)
| group2 = Systems<br/>on chip
* [[चिप पर नेटवर्क]] (एनओसी)| group3 =[[हार्डवेयर त्वरण|हार्डवेयर<br/>त्वरक]]| list3 =* [[कोप्रोसेसर]]
| list2 =
* [[एआई त्वरक]]
* [[System on a chip]] (SoC)
* [[ग्राफिक्स प्रोसेसिंग यूनिट]] (जीपीयू)
* [[Multiprocessor system on a chip|Multiprocessor]] (MPSoC)
* [[इमेज प्रोसेसर]]
* [[Cypress PSoC|Programmable]] (PSoC)
* [[विजन प्रोसेसिंग यूनिट]] (वीपीयू)
* [[Network on a chip]] (NoC)
* [[भौतिकी प्रसंस्करण इकाई]] (पीपीयू)
| group3 = [[Hardware acceleration|Hardware<br/>accelerators]]
* [[डिजिटल सिग्नल प्रोसेसर]] (डीएसपी)
| list3 =
* [[टेन्सर प्रोसेसिंग यूनिट]] (टीपीयू)
* [[Coprocessor]]
* [[सुरक्षित क्रिप्टोप्रोसेसर]]
* [[AI accelerator]]
* [[नेटवर्क प्रोसेसर]]
* [[Graphics processing unit]] (GPU)
* [[बेसबैंड प्रोसेसर]]
* [[Image processor]]
}}| group8 =[[वर्ड (कंप्यूटर आर्किटेक्चर)|वर्ड साइज]]| list8  =* [[1-बिट कंप्यूटिंग|1-बिट]]
* [[Vision processing unit]] (VPU)
* [[4-बिट कंप्यूटिंग|4-बिट]]
* [[Physics processing unit]] (PPU)
* [[8-बिट कंप्यूटिंग|8-बिट]]
* [[Digital signal processor]] (DSP)
* [[12-बिट कंप्यूटिंग|12-बिट]]
* [[Tensor Processing Unit]] (TPU)
* [[अपोलो गाइडेंस कंप्यूटर|15-बिट]]
* [[Secure cryptoprocessor]]
* [[16-बिट कंप्यूटिंग|16-बिट]]
* [[Network processor]]
* [[24-बिट कंप्यूटिंग|24-बिट]]
* [[Baseband processor]]
* [[32-बिट कंप्यूटिंग|32-बिट]]
}}
* [[48-बिट कंप्यूटिंग|48-बिट]]
 
* [[64-बिट कंप्यूटिंग|64-बिट]]
| group8 = [[Word (computer architecture)|Word size]]
* [[128-बिट कंप्यूटिंग|128-बिट]]
| list8  =
* [[256-बिट कंप्यूटिंग|256-बिट]]
* [[1-bit computing|1-bit]]
* [[512-बिट कंप्यूटिंग|512-बिट]]
* [[4-bit computing|4-bit]]
* [[बिट स्लाइसिंग]]
* [[8-bit computing|8-bit]]
* [[वर्ड (कंप्यूटर आर्किटेक्चर)#शब्द आकार की तालिका|अन्य]]
* [[12-bit computing|12-bit]]
** [[वर्ड (कंप्यूटर आर्किटेक्चर)#वैरिएबल-वर्ड आर्किटेक्चर|वेरिएबल]]| group9 =कोर गिनती| list9  =* [[सिंगल कोर]]
* [[Apollo Guidance Computer|15-bit]]
* [[मल्टी-कोर प्रोसेसर|मल्टी-कोर]]
* [[16-bit computing|16-bit]]
* [[मनीकोर प्रोसेसर|मैनीकोर]]
* [[24-bit computing|24-bit]]
* [[विषम कंप्यूटिंग|विषम वास्तुकला]]| group10 =अवयव| list10  =
* [[32-bit computing|32-bit]]
* [[48-bit computing|48-bit]]
* [[64-bit computing|64-bit]]
* [[128-bit computing|128-bit]]
* [[256-bit computing|256-bit]]
* [[512-bit computing|512-bit]]
* [[bit slicing]]
* [[Word (computer architecture)#Table of word sizes|others]]
** [[Word (computer architecture)#Variable-word architectures|variable]]
 
| group9 = Core count
| list9  =
* [[Single-core]]
* [[Multi-core processor|Multi-core]]
* [[Manycore processor|Manycore]]
* [[Heterogeneous computing|Heterogeneous architecture]]
 
| group10 = Components
| list10  =
* [[Central processing unit|Core]]
* [[Central processing unit|Core]]
* [[Cache (computing)|Cache]]
* [[Cache (computing)|Cache]]
Line 289: Line 223:
* [[FIFO (computing and electronics)|FIFO]]
* [[FIFO (computing and electronics)|FIFO]]
{{Navbox|subgroup
{{Navbox|subgroup
| group1 = [[Execution unit|Functional<br/>units]]
| group1 =[[निष्पादन इकाई|कार्यात्मक<br/>इकाइयां]]| list1 =* [[अंकगणित तर्क इकाई]] (एएलयू)
| list1 =
* [[एड्रेस जेनरेशन यूनिट]] (AGU)
* [[Arithmetic logic unit]] (ALU)
* [[फ्लोटिंग-पॉइंट यूनिट]] (FPU)
* [[Address generation unit]] (AGU)
* [[मेमोरी मैनेजमेंट यूनिट]] (एमएमयू)
* [[Floating-point unit]] (FPU)
** [[लोड-स्टोर यूनिट]]
* [[Memory management unit]] (MMU)
** [[अनुवाद लुकसाइड बफर]] (टीएलबी)
** [[Load–store unit]]
* [[शाखा भविष्यवक्ता]]
** [[Translation lookaside buffer]] (TLB)
* [[शाखा लक्ष्य भविष्यवक्ता]]
* [[Branch predictor]]
* [[मेमोरी कंट्रोलर|एकीकृत मेमोरी कंट्रोलर]] (आईएमसी)
* [[Branch target predictor]]
** [[स्मृति प्रबंधन इकाई]]
* [[Memory controller|Integrated memory controller]] (IMC)
* [[निर्देश डिकोडर]]| group2 =[[लॉजिक गेट|लॉजिक]]| list2 =* [[संयुक्त तर्क|संयोजन]]
** [[Memory management unit]]
* [[अनुक्रमिक तर्क|अनुक्रमिक]]
* [[Instruction decoder]]
* [[गोंद तर्क|गोंद]]
| group2 = [[Logic gate|Logic]]
* [[तर्क द्वार]]
| list2 =
** [[क्वांटम लॉजिक गेट|क्वांटम]]
* [[Combinational logic|Combinational]]
** [[गेट ऐरे|ऐरे]]| group3 =[[हार्डवेयर रजिस्टर|रजिस्टर]]| list3 =* [[प्रोसेसर रजिस्टर]]
* [[Sequential logic|Sequential]]
* [[स्थिति रजिस्टर]]
* [[Glue logic|Glue]]
* [[स्टैक रजिस्टर]]
* [[Logic gate]]
* [[रजिस्टर फाइल]]
** [[Quantum logic gate|Quantum]]
* [[मेमोरी बफर रजिस्टर|मेमोरी बफर]]
** [[Gate array|Array]]
* [[मेमोरी एड्रेस रजिस्टर]]
| group3 = [[Hardware register|Registers]]
* [[कार्यक्रम गणक]]| group4 =[[नियंत्रण विभाग]]| list4 =* [[हार्डवायर्ड कंट्रोल यूनिट]]
| list3 =  
* [[निर्देश इकाई]]
* [[Processor register]]
* [[डेटा बफर]]
* [[Status register]]
* [[बफर लिखें]]
* [[Stack register]]
* [[माइक्रोकोड]] [[रोम छवि|रोम]]
* [[Register file]]
* [[माइक्रोकोड#क्षैतिज माइक्रोकोड|क्षैतिज माइक्रोकोड]]
* [[Memory buffer register|Memory buffer]]
* [[काउंटर (डिजिटल)|काउंटर]]| group5 =[[डेटा पथ]]| list5 =* [[मल्टीप्लेक्सर]]
* [[Memory address register]]
* [[डीमल्टीप्लेक्सर]]
* [[Program counter]]
* [[एडर (इलेक्ट्रॉनिक्स)|एडर]]
| group4 = [[Control unit]]
* [[बाइनरी गुणक|गुणक]]
| list4 =  
** [[सीपीयू गुणक|सीपीयू]]
* [[Hardwired control unit]]  
* [[बाइनरी डिकोडर]]
* [[Instruction unit]]
** [[पता डिकोडर]]
* [[Data buffer]]
** [[सम-एड्रेस डिकोडर]]
* [[Write buffer]]
* [[बैरल शिफ्टर]]| group6 =[[इलेक्ट्रॉनिक सर्किट|सर्किटरी]]| list6=* [[एकीकृत परिपथ]]
* [[Microcode]] [[ROM image|ROM]]
** [[त्रि-आयामी एकीकृत सर्किट|3डी]]
* [[Microcode#Horizontal microcode|Horizontal microcode]]
** [[मिश्रित-संकेत एकीकृत परिपथ|मिश्रित-संकेत]]
* [[Counter (digital)|Counter]]
** [[पावर मैनेजमेंट इंटीग्रेटेड सर्किट|पावर मैनेजमेंट]]
| group5 = [[Datapath]]
* [[बूलियन सर्किट|बूलियन]]
| list5 =
* [[सर्किट (कंप्यूटर साइंस)|डिजिटल]]
* [[Multiplexer]]
* [[एनालॉग इलेक्ट्रॉनिक्स|एनालॉग]]
* [[Demultiplexer]]
* [[क्वांटम सर्किट|क्वांटम]]
* [[Adder (electronics)|Adder]]
* [[स्विच#इलेक्ट्रॉनिक स्विच|स्विच]]
* [[Binary multiplier|Multiplier]]
}}| group11 =[[पावर प्रबंधन|पावर<br/>प्रबंधन]]| list11  =* [[पावर मैनेजमेंट यूनिट|पीएमयू]]
** [[CPU multiplier|CPU]]
* [[उन्नत पावर प्रबंधन|एपीएम]]
* [[Binary decoder]]
* [[उन्नत विन्यास और पावर इंटरफेस|एसीपीआई]]
** [[Address decoder]]
* [[गतिशील आवृत्ति स्केलिंग]]
** [[Sum-addressed decoder]]
* [[गतिशील वोल्टेज स्केलिंग]]
* [[Barrel shifter]]
* [[घड़ी गेटिंग]]
| group6 = [[Electronic circuit|Circuitry]]
* [[प्रति वाट प्रदर्शन]] (पीपीडब्ल्यू)| group12 =सम्बंधित| list12 =* [[सामान्य प्रयोजन सीपीयू का इतिहास]]
| list6=
* [[माइक्रोप्रोसेसर कालक्रम]]
* [[Integrated circuit]]
* [[प्रोसेसर डिजाइन]]
** [[Three-dimensional integrated circuit|3D]]
* [[डिजिटल इलेक्ट्रॉनिक्स]]
** [[Mixed-signal integrated circuit|Mixed-signal]]
* [[हार्डवेयर सुरक्षा मॉड्यूल]]
** [[Power management integrated circuit|Power management]]
* [[अर्धचालक उपकरण निर्माण]]
* [[Boolean circuit|Boolean]]
* [[टिक-टॉक मॉडल]]
* [[Circuit (computer science)|Digital]]
* [[पिन ग्रिड सरणी]]
* [[Analogue electronics|Analog]]
* [[चिप वाहक]]}}<noinclude>{{documentation}}</noinclude>
* [[Quantum circuit|Quantum]]
* [[Switch#Electronic switches|Switch]]
}}
 
| group11 = [[Power management|Power<br/>management]]
| list11  =
* [[Power Management Unit|PMU]]
* [[Advanced Power Management|APM]]
* [[Advanced Configuration and Power Interface|ACPI]]
* [[Dynamic frequency scaling]]
* [[Dynamic voltage scaling]]
* [[Clock gating]]
* [[Performance per watt]] (PPW)
 
| group12 = Related
| list12 =
* [[History of general-purpose CPUs]]
* [[Microprocessor chronology]]
* [[Processor design]]
* [[Digital electronics]]
* [[Hardware security module]]
* [[Semiconductor device fabrication]]
* [[Tick–tock model]]
* [[Pin grid array]]
* [[Chip carrier]]
 
}}<noinclude>{{documentation}}</noinclude>

Latest revision as of 09:17, 22 December 2022

Template documentation


Initial visibility: currently defaults to autocollapse

To set this template's initial visibility, the |state= parameter may be used:

  • |state=collapsed: {{Processor technologies|state=collapsed}} to show the template collapsed, i.e., hidden apart from its title bar
  • |state=expanded: {{Processor technologies|state=expanded}} to show the template expanded, i.e., fully visible
  • |state=autocollapse: {{Processor technologies|state=autocollapse}}
    • shows the template collapsed to the title bar if there is a {{navbox}}, a {{sidebar}}, or some other table on the page with the collapsible attribute
    • shows the template in its expanded state if there are no other collapsible items on the page

If the |state= parameter in the template on this page is not set, the template's initial visibility is taken from the |default= parameter in the Collapsible option template. For the template on this page, that currently evaluates to autocollapse.

See also