पावर आईएसए: Difference between revisions
m (Abhishek moved page शक्ति एक to पावर आईएसए without leaving a redirect) |
No edit summary |
||
Line 23: | Line 23: | ||
}} | }} | ||
[[File:PowerISA-processor.png|thumb|right|एक सामान्य पावर आईएसए प्रोसेसर का एक बहुत ही उच्च स्तरीय योजनाबद्ध आरेख]]पावर आईएसए वर्तमान में [[आईबीएम]] के नेतृत्व में [[ओपन पावर फाउंडेशन]] द्वारा विकसित एक कम निर्देश सेट कंप्यूटर (आरआईएससी) निर्देश सेट आर्किटेक्चर (आईएसए) है। यह मूल रूप से IBM और अब निष्क्रिय | [[File:PowerISA-processor.png|thumb|right|एक सामान्य पावर आईएसए प्रोसेसर का एक बहुत ही उच्च स्तरीय योजनाबद्ध आरेख]]पावर आईएसए वर्तमान में [[आईबीएम]] के नेतृत्व में [[ओपन पावर फाउंडेशन]] द्वारा विकसित एक कम निर्देश सेट कंप्यूटर (आरआईएससी) निर्देश सेट आर्किटेक्चर (आईएसए) है। यह मूल रूप से IBM और अब निष्क्रिय पावर.org उद्योग समूह द्वारा विकसित किया गया था। पावर आईएसए, [[PowerPC|पावरPC]] ISA का एक विकास है, जो कोर पावरPC ISA के विलय और एम्बेडेड अनुप्रयोगों के लिए वैकल्पिक Book E द्वारा बनाया गया है। 2006 में इन दो घटकों के विलय का नेतृत्व पावर.org के संस्थापक आईबीएम और [[फ्रीस्केल सेमीकंडक्टर]] ने किया था। | ||
ISA को कई ''श्रेणियों'' में विभाजित किया गया है, जिनका वर्णन एक निश्चित ''पुस्तक'' में किया गया है। प्रोसेसर अपने कार्य के लिए आवश्यकतानुसार इन श्रेणियों का एक सेट लागू करते हैं। कुछ श्रेणियों को लागू करने के लिए प्रोसेसर के विभिन्न वर्गों की आवश्यकता होती है, उदाहरण के लिए एक सर्वर-क्लास प्रोसेसर में श्रेणियां | ISA को कई ''श्रेणियों'' में विभाजित किया गया है, जिनका वर्णन एक निश्चित ''पुस्तक'' में किया गया है। प्रोसेसर अपने कार्य के लिए आवश्यकतानुसार इन श्रेणियों का एक सेट लागू करते हैं। कुछ श्रेणियों को लागू करने के लिए प्रोसेसर के विभिन्न वर्गों की आवश्यकता होती है, उदाहरण के लिए एक सर्वर-क्लास प्रोसेसर में श्रेणियां सम्मलित होती हैं: ''बेस'', ''सर्वर'', ''फ्लोटिंग-पॉइंट'', ''64-बिट'', आदि सभी प्रोसेसर बेस श्रेणी को लागू करते हैं। | ||
पावर आईएसए एक आरआईएससी लोड/स्टोर आर्किटेक्चर है। इसमें [[प्रोसेसर रजिस्टर]] के कई सेट हैं: | पावर आईएसए एक आरआईएससी लोड/स्टोर आर्किटेक्चर है। इसमें [[प्रोसेसर रजिस्टर]] के कई सेट हैं: | ||
Line 35: | Line 35: | ||
* ''11'' विभिन्न आकारों के विशेष रजिस्टर: काउंटर रजिस्टर (सीटीआर), लिंक रजिस्टर (एलआर), टाइम बेस (टीबीयू, टीबीएल), वैकल्पिक समय आधार (एटीबीयू, एटीबीएल), संचायक (एसीसी), स्थिति रजिस्टर (एक्सईआर) , एफपीएससीआर, वीएससीआर, एसपीईएफएससीआर)। | * ''11'' विभिन्न आकारों के विशेष रजिस्टर: काउंटर रजिस्टर (सीटीआर), लिंक रजिस्टर (एलआर), टाइम बेस (टीबीयू, टीबीएल), वैकल्पिक समय आधार (एटीबीयू, एटीबीएल), संचायक (एसीसी), स्थिति रजिस्टर (एक्सईआर) , एफपीएससीआर, वीएससीआर, एसपीईएफएससीआर)। | ||
संस्करण 3.0 तक के निर्देशों की लंबाई 32 बिट्स है, वीएलई (वैरिएबल-लेंथ एन्कोडिंग) सबसेट के अपवाद के साथ, जो निम्न-अंत एम्बेडेड अनुप्रयोगों के लिए उच्च [[कोड घनत्व]] प्रदान करता है, और संस्करण 3.1 जो 64-बिट निर्देश बनाने के लिए प्रीफ़िक्सिंग | संस्करण 3.0 तक के निर्देशों की लंबाई 32 बिट्स है, वीएलई (वैरिएबल-लेंथ एन्कोडिंग) सबसेट के अपवाद के साथ, जो निम्न-अंत एम्बेडेड अनुप्रयोगों के लिए उच्च [[कोड घनत्व]] प्रदान करता है, और संस्करण 3.1 जो 64-बिट निर्देश बनाने के लिए प्रीफ़िक्सिंग प्रस्तुत करता है . अधिकांश निर्देश [[त्रिक संबंध]] हैं, अर्थात दो स्रोत ऑपरेंड और एक गंतव्य हैं। सिंगल- और [[डबल-सटीक फ़्लोटिंग-पॉइंट प्रारूप]]|डबल-प्रिसिजन [[IEEE 754-2008]]|IEEE-754 अनुरूप फ्लोटिंग-पॉइंट ऑपरेशंस समर्थित हैं, जिसमें अतिरिक्त फ्यूज्ड मल्टीप्ल-ऐड (FMA) और दशमलव फ्लोटिंग-पॉइंट निर्देश सम्मलित हैं। एक निर्देश में 16 तत्वों तक पूर्णांक और फ्लोटिंग-पॉइंट डेटा पर एकल निर्देश, एकाधिक डेटा (SIMD) संचालन के प्रावधान हैं। | ||
पावर आईएसए के पास संशोधित हार्वर्ड आर्किटेक्चर [[सीपीयू कैश]], यानी संशोधित [[संशोधित हार्वर्ड वास्तुकला]] स्प्लिट-कैश (या लगभग-वॉन-न्यूमैन) आर्किटेक्चर के लिए समर्थन है, और एकीकृत कैश के लिए समर्थन है। मेमोरी ऑपरेशंस सख्ती से लोड/स्टोर होते हैं, लेकिन [[आउट-ऑफ-ऑर्डर निष्पादन]] की अनुमति देते हैं। मोडेड और प्रति-पेज [[endianness]] के लिए अलग-अलग श्रेणियों के साथ एंडियननेस | बिग और लिटिल-एंडियन एड्रेसिंग दोनों के लिए समर्थन भी है, और [[32-बिट कंप्यूटिंग]] | 32-बिट और [[64-बिट कंप्यूटिंग]] | 64-बिट एड्रेसिंग दोनों के लिए समर्थन है। | पावर आईएसए के पास संशोधित हार्वर्ड आर्किटेक्चर [[सीपीयू कैश]], यानी संशोधित [[संशोधित हार्वर्ड वास्तुकला]] स्प्लिट-कैश (या लगभग-वॉन-न्यूमैन) आर्किटेक्चर के लिए समर्थन है, और एकीकृत कैश के लिए समर्थन है। मेमोरी ऑपरेशंस सख्ती से लोड/स्टोर होते हैं, लेकिन [[आउट-ऑफ-ऑर्डर निष्पादन]] की अनुमति देते हैं। मोडेड और प्रति-पेज [[endianness]] के लिए अलग-अलग श्रेणियों के साथ एंडियननेस | बिग और लिटिल-एंडियन एड्रेसिंग दोनों के लिए समर्थन भी है, और [[32-बिट कंप्यूटिंग]] | 32-बिट और [[64-बिट कंप्यूटिंग]] | 64-बिट एड्रेसिंग दोनों के लिए समर्थन है। | ||
ऑपरेशन के विभिन्न तरीकों में उपयोगकर्ता, पर्यवेक्षक और हाइपरविजर | ऑपरेशन के विभिन्न तरीकों में उपयोगकर्ता, पर्यवेक्षक और हाइपरविजर सम्मलित हैं। | ||
== श्रेणियां == | == श्रेणियां == | ||
Line 48: | Line 48: | ||
== किताबें == | == किताबें == | ||
पावर आईएसए विनिर्देशन को पाँच भागों में विभाजित किया गया है, जिन्हें पुस्तकें कहा जाता है: | |||
* बुक I - यूजर इंस्ट्रक्शन सेट आर्किटेक्चर एप्लिकेशन प्रोग्रामर के लिए उपलब्ध बेस इंस्ट्रक्शन सेट को कवर करता है। मेमोरी रेफरेंस, फ्लो कंट्रोल, इंटेगर, फ्लोटिंग पॉइंट, न्यूमेरिक एक्सेलेरेशन, एप्लिकेशन-लेवल प्रोग्रामिंग। इसमें [[डिजिटल सिग्नल प्रोसेसर]] (DSPs) और [[AltiVec]] एक्सटेंशन जैसी सहायक प्रसंस्करण इकाइयों से संबंधित अध्याय | * बुक I - यूजर इंस्ट्रक्शन सेट आर्किटेक्चर एप्लिकेशन प्रोग्रामर के लिए उपलब्ध बेस इंस्ट्रक्शन सेट को कवर करता है। मेमोरी रेफरेंस, फ्लो कंट्रोल, इंटेगर, फ्लोटिंग पॉइंट, न्यूमेरिक एक्सेलेरेशन, एप्लिकेशन-लेवल प्रोग्रामिंग। इसमें [[डिजिटल सिग्नल प्रोसेसर]] (DSPs) और [[AltiVec]] एक्सटेंशन जैसी सहायक प्रसंस्करण इकाइयों से संबंधित अध्याय सम्मलित हैं। | ||
* बुक II - वर्चुअल एनवायरनमेंट आर्किटेक्चर टाइमिंग, सिंक्रोनाइज़ेशन, कैश मैनेजमेंट, स्टोरेज फीचर्स, बाइट ऑर्डरिंग सहित एप्लिकेशन प्रोग्रामर के लिए उपलब्ध स्टोरेज मॉडल को परिभाषित करता है। | * बुक II - वर्चुअल एनवायरनमेंट आर्किटेक्चर टाइमिंग, सिंक्रोनाइज़ेशन, कैश मैनेजमेंट, स्टोरेज फीचर्स, बाइट ऑर्डरिंग सहित एप्लिकेशन प्रोग्रामर के लिए उपलब्ध स्टोरेज मॉडल को परिभाषित करता है। | ||
* पुस्तक III - ऑपरेटिंग पर्यावरण आर्किटेक्चर में अपवाद, व्यवधान, स्मृति प्रबंधन, डिबग सुविधाएं और विशेष नियंत्रण कार्य | * पुस्तक III - ऑपरेटिंग पर्यावरण आर्किटेक्चर में अपवाद, व्यवधान, स्मृति प्रबंधन, डिबग सुविधाएं और विशेष नियंत्रण कार्य सम्मलित हैं। इसे दो भागों में बांटा गया है। | ||
** पुस्तक III-एस - सामान्य उद्देश्य/सर्वर कार्यान्वयन के लिए उपयोग किए जाने वाले पर्यवेक्षक निर्देशों को परिभाषित करता है। यह मुख्य रूप से पूर्व | ** पुस्तक III-एस - सामान्य उद्देश्य/सर्वर कार्यान्वयन के लिए उपयोग किए जाने वाले पर्यवेक्षक निर्देशों को परिभाषित करता है। यह मुख्य रूप से पूर्व पावरPC ISA की पुस्तक III की सामग्री है। | ||
** पुस्तक III-ई - एम्बेडेड अनुप्रयोगों के लिए उपयोग किए जाने वाले पर्यवेक्षक निर्देशों को परिभाषित करता है। यह पूर्व | ** पुस्तक III-ई - एम्बेडेड अनुप्रयोगों के लिए उपयोग किए जाने वाले पर्यवेक्षक निर्देशों को परिभाषित करता है। यह पूर्व पावरPC Book E से लिया गया है। | ||
* बुक वीएलई - वेरिएबल लेंथ एनकोडेड इंस्ट्रक्शन आर्किटेक्चर किताबों I-III से वैकल्पिक निर्देशों और परिभाषाओं को परिभाषित करता है, जो उच्च निर्देश घनत्व और बहुत कम-अंत अनुप्रयोगों के लिए अभिप्रेत है। वे 16-बिट निर्देशों और बड़े-एंडियन बाइट ऑर्डरिंग का उपयोग करते हैं। | * बुक वीएलई - वेरिएबल लेंथ एनकोडेड इंस्ट्रक्शन आर्किटेक्चर किताबों I-III से वैकल्पिक निर्देशों और परिभाषाओं को परिभाषित करता है, जो उच्च निर्देश घनत्व और बहुत कम-अंत अनुप्रयोगों के लिए अभिप्रेत है। वे 16-बिट निर्देशों और बड़े-एंडियन बाइट ऑर्डरिंग का उपयोग करते हैं। | ||
=== अनुपालन === | === अनुपालन === | ||
पावर आईएसए के संस्करण 3 में नया यह है कि आपको अनुपालन करने के लिए संपूर्ण विनिर्देश लागू करने की आवश्यकता नहीं है। निर्देशों और प्रौद्योगिकियों के फैलाव ने संपूर्ण विनिर्देशन को बोझिल बना दिया है, इसलिए Openपावर फाउंडेशन ने स्तरीय अनुपालन को सक्षम करने का निर्णय लिया है। | |||
इन स्तरों में वैकल्पिक और अनिवार्य आवश्यकताएँ | इन स्तरों में वैकल्पिक और अनिवार्य आवश्यकताएँ सम्मलित हैं, हालाँकि एक आम गलतफहमी यह है कि कार्यान्वयन को निचले स्तर पर अनुपालन करने से कोई नहीं रोकता है लेकिन उच्च स्तरों और कस्टम एक्सटेंशन से अतिरिक्त चयनित कार्य होते हैं। हालांकि यह अनुशंसा की जाती है कि डिज़ाइन के घोषित सबसेट स्तर से परे किसी भी अतिरिक्त कार्यों को अक्षम करने के लिए एक विकल्प प्रदान किया जाए। | ||
[[बौद्धिक संपदा]] के उपयोग के संबंध में फाउंडेशन की सुरक्षा का उपयोग करने के लिए एक डिजाइन को उसके घोषित उपसमुच्चय स्तर पर अनुपालन करना चाहिए, चाहे वह [[पेटेंट]] या [[ट्रेडमार्क]] हो। यह | [[बौद्धिक संपदा]] के उपयोग के संबंध में फाउंडेशन की सुरक्षा का उपयोग करने के लिए एक डिजाइन को उसके घोषित उपसमुच्चय स्तर पर अनुपालन करना चाहिए, चाहे वह [[पेटेंट]] या [[ट्रेडमार्क]] हो। यह Openपावर EULA में समझाया गया है।<ref>[https://openpowerfoundation.org/final-draft-of-the-power-isa-eula-released/ Final draft of Power ISA EULA]</ref> | ||
एक अनुरूप डिजाइन होना चाहिए:<ref>[https://www.youtube.com/watch?v=ZGvEpd4vNK0 The Open Power ISA: Architecture Compliancy and Future Foundations]</ref> | एक अनुरूप डिजाइन होना चाहिए:<ref>[https://www.youtube.com/watch?v=ZGvEpd4vNK0 The Open Power ISA: Architecture Compliancy and Future Foundations]</ref> | ||
* बेस आर्किटेक्चर का समर्थन करें | * बेस आर्किटेक्चर का समर्थन करें | ||
Line 69: | Line 69: | ||
** एलसीएस - लिनक्स अनुपालन सबसेट। 962 निर्देश। 64-बिट, वैकल्पिक SIMD/VSX, रैडिक्स MMU, लिट्ल-एंडियन मोड और हाइपरवाइज़र समर्थन जैसी सुविधाओं को जोड़ते हुए, सर्वर ग्रेड Linux के लिए अभिप्रेत है। | ** एलसीएस - लिनक्स अनुपालन सबसेट। 962 निर्देश। 64-बिट, वैकल्पिक SIMD/VSX, रैडिक्स MMU, लिट्ल-एंडियन मोड और हाइपरवाइज़र समर्थन जैसी सुविधाओं को जोड़ते हुए, सर्वर ग्रेड Linux के लिए अभिप्रेत है। | ||
** एसीएस - [[आईबीएम एआईएक्स]] अनुपालन सबसेट। 1099 निर्देश। दशमलव और क्वाड-प्रिसिजन फ्लोटिंग पॉइंट, बिग-एंडियन मोड और सिमेट्रिक मल्टीप्रोसेसिंग जैसी सुविधाओं को जोड़ते हुए AIX को चलाने का इरादा है। | ** एसीएस - [[आईबीएम एआईएक्स]] अनुपालन सबसेट। 1099 निर्देश। दशमलव और क्वाड-प्रिसिजन फ्लोटिंग पॉइंट, बिग-एंडियन मोड और सिमेट्रिक मल्टीप्रोसेसिंग जैसी सुविधाओं को जोड़ते हुए AIX को चलाने का इरादा है। | ||
* एलसीएस और एसीएस की किसी भी सुविधा को वैकल्पिक के रूप में | * एलसीएस और एसीएस की किसी भी सुविधा को वैकल्पिक के रूप में सम्मलित किया जा सकता है या मैट्रिक्स गणित और पावर प्रबंधन जैसी हमेशा वैकल्पिक सुविधाओं में से चुना जा सकता है। | ||
* वैकल्पिक सुविधाएँ, यदि चुनी जाती हैं, तो उन्हें पूरी तरह से लागू किया जाना चाहिए (वैकल्पिक सुविधा के आंशिक कार्यान्वयन की अनुमति नहीं है) | * वैकल्पिक सुविधाएँ, यदि चुनी जाती हैं, तो उन्हें पूरी तरह से लागू किया जाना चाहिए (वैकल्पिक सुविधा के आंशिक कार्यान्वयन की अनुमति नहीं है) | ||
* आर्किटेक्चर सैंडबॉक्स में कार्यान्वयन के लिए विशिष्ट कस्टम एक्सटेंशन | * आर्किटेक्चर सैंडबॉक्स में कार्यान्वयन के लिए विशिष्ट कस्टम एक्सटेंशन सम्मलित हो सकते हैं। | ||
यदि विस्तार पर्याप्त सामान्य-उद्देश्यीय है, तो | यदि विस्तार पर्याप्त सामान्य-उद्देश्यीय है, तो Openपावर फाउंडेशन पूछता है कि कार्यान्वयनकर्ता इसे टिप्पणियों के लिए अनुरोध (RFC) के रूप में [https://openpower.foundation/groups/isa/ Openपावर आईएसए कार्यसमूह] में जमा करें। ध्यान दें कि आरएफसी जमा करने के लिए ओपनपावर फाउंडेशन में सम्मलित होना सख्त जरूरी नहीं है।<ref>[https://openpowerfoundation.org/final-draft-of-the-power-isa-eula-released/ Section 2.2 of OPF Power ISA EULA]</ref> | ||
* बहुत कुछ हार्डवेयर या फ़र्मवेयर में लागू किया जा सकता है। | * बहुत कुछ हार्डवेयर या फ़र्मवेयर में लागू किया जा सकता है। | ||
Line 78: | Line 78: | ||
ईएबीआई विनिर्देश अनुपालन उपसमुच्चय की घोषणा और निर्माण से पहले के हैं। | ईएबीआई विनिर्देश अनुपालन उपसमुच्चय की घोषणा और निर्माण से पहले के हैं। | ||
VSX (SIMD) वैकल्पिक वाले Linux अनुपालन उपसमुच्चय के संबंध में: 2003-4 में, 64-बिट EABI v1.9 ने SIMD को वैकल्पिक बनाया,<ref>[https://refspecs.linuxfoundation.org/ELF/ppc64/PPC-elf64abi.html ELF PP64 ABI]</ref> लेकिन जुलाई 2015 में, IBM | VSX (SIMD) वैकल्पिक वाले Linux अनुपालन उपसमुच्चय के संबंध में: 2003-4 में, 64-बिट EABI v1.9 ने SIMD को वैकल्पिक बनाया,<ref>[https://refspecs.linuxfoundation.org/ELF/ppc64/PPC-elf64abi.html ELF PP64 ABI]</ref> लेकिन जुलाई 2015 में, IBM पावर9 सिस्टम के प्रदर्शन को बेहतर बनाने के लिए, SIMD को EABI v2.0 में अनिवार्य कर दिया गया था।<ref>[https://openpowerfoundation.org/wp-content/uploads/2016/03/ABI64BitOpenPOWERv1.1_16July2015_pub4.pdf OpenPOWER EABI v2]</ref> | ||
लिनक्स अनुपालन स्तर में SIMD के वैकल्पिक होने लेकिन EABI v2.0 में अनिवार्य होने के | लिनक्स अनुपालन स्तर में SIMD के वैकल्पिक होने लेकिन EABI v2.0 में अनिवार्य होने के मध्य इस विसंगति को काफी प्रयास के बिना ठीक नहीं किया जा सकता है: लिनक्स वितरण के लिए पश्चगामी असंगति एक व्यवहार्य विकल्प नहीं है। वर्तमान में यह नए Openपावर कार्यान्वयनकर्ताओं को बड़े पैमाने पर 962 निर्देशों को लागू करने के लिए मानक लिनक्स वितरण चलाने की इच्छा रखता है। इसके विपरीत, आरआईएससी-वी आरवी64जीसी, लिनक्स चलाने के लिए न्यूनतम, केवल 165 की आवश्यकता है।<ref>[https://carrv.github.io/2017/slides/asanovic-riscv-research.pdf Page 18 RISC-V "green card"]</ref> | ||
Line 96: | Line 96: | ||
|archive-date = 2012-11-24 | |archive-date = 2012-11-24 | ||
|url-status= dead | |url-status= dead | ||
}}</ref> पूर्व | }}</ref> पूर्व पावरPC ISA v.2.02 पर आधारित है<ref name="isa202">{{cite web | ||
|title=PowerPC Architecture Book, Version 2.02 | |title=PowerPC Architecture Book, Version 2.02 | ||
|publisher=IBM | |publisher=IBM | ||
Line 105: | Line 105: | ||
|archive-date = 2007-10-18 | |archive-date = 2007-10-18 | ||
|url-status = dead | |url-status = dead | ||
}}</ref> [[POWER5]]+ में और पुस्तक E<ref name="booke">{{cite web | }}</ref> [[POWER5|पावर5]]+ में और पुस्तक E<ref name="booke">{{cite web | ||
|title=PowerPC Book E v.1.0 | |title=PowerPC Book E v.1.0 | ||
|publisher=IBM | |publisher=IBM | ||
Line 111: | Line 111: | ||
|url=https://www.nxp.com/docs/en/user-guide/BOOK_EUM.pdf?&fsrch=1 | |url=https://www.nxp.com/docs/en/user-guide/BOOK_EUM.pdf?&fsrch=1 | ||
|access-date=2007-03-16 | |access-date=2007-03-16 | ||
}}</ref> | }}</ref> पावरPC विनिर्देश का विस्तार। पुस्तक I में डिजिटल सिग्नल प्रोसेसर और AltiVec एक्सटेंशन जैसी सहायक प्रसंस्करण इकाइयों के बारे में पाँच नए अध्याय सम्मलित हैं। | ||
अनुरूप कोर | |||
* फ्रीस्केल पावरपीसी [[पावरपीसी ई200]], [[पावरपीसी ई500]] | * फ्रीस्केल पावरपीसी [[पावरपीसी ई200]], [[पावरपीसी ई500]] | ||
* IBM | * IBM पावरPC पावरPC 400 पावरPC 405, पावरPC 400#पावरPC 440, पावरPC 400#पावरPC 460, [[PowerPC 970|पावरPC 970]], पावर5 और [[POWER6|पावर6]] | ||
* आईबीएम [[सेल माइक्रोप्रोसेसर]] | * आईबीएम [[सेल माइक्रोप्रोसेसर]] | ||
=== पावर आईएसए v.2.04 === | === पावर आईएसए v.2.04 === | ||
पावर आईएसए v.2.04 के लिए विशिष्टता<ref name="isa204">{{cite web | जून 2007 में पावर आईएसए v.2.04 के लिए विशिष्टता<ref name="isa204">{{cite web | ||
|title = Power ISA Version 2.04 | |title = Power ISA Version 2.04 | ||
|publisher = Power.org | |publisher = Power.org | ||
Line 128: | Line 128: | ||
|archive-date = 2007-09-27 | |archive-date = 2007-09-27 | ||
|url-status = dead | |url-status = dead | ||
}}</ref> | }}</ref>अंतिम रूप दिया गया था। यह पावर आईएसए v.2.03 पर आधारित है और इसमें मुख्य रूप से [[हार्डवेयर-असिस्टेड वर्चुअलाइजेशन]], [[सूत्र]] फ़ंक्शंस, [[LPAR|एलपीएआर]] और [[वर्चुअल पेज]] हैंडलिंग से संबंधित पुस्तक III-S भाग में परिवर्तन सम्मलित हैं। | ||
अनुरूप कोर | |||
* सभी कोर जो | * सभी कोर जो पावर आईएसए के पिछले संस्करणों का अनुपालन करते हैं | ||
* P.A. से [[PWRficient]] कोर। | * P.A. से [[PWRficient|पवरफिशिएंट]] अर्द्ध कोर। | ||
* एएमसीसी से [[टाइटन (माइक्रोप्रोसेसर)]]। | * एएमसीसी से [[टाइटन (माइक्रोप्रोसेसर)]]। | ||
=== पावर आईएसए v.2.05 === | === पावर आईएसए v.2.05 === | ||
पावर आईएसए v.2.05 के लिए विशिष्टता<ref name="isa205">{{cite web | दिसंबर 2007 में पावर आईएसए v.2.05 के लिए विशिष्टता<ref name="isa205">{{cite web | ||
|title = Power ISA Version 2.05 | |title = Power ISA Version 2.05 | ||
|publisher = Power.org | |publisher = Power.org | ||
Line 145: | Line 145: | ||
|archive-date = 2012-11-24 | |archive-date = 2012-11-24 | ||
|url-status = dead | |url-status = dead | ||
}}</ref> | }}</ref> प्रस्तावित किया गया था। यह पावर आईएसए v.2.04 पर आधारित है और इसमें मुख्य रूप से पुस्तक I और पुस्तक III-S में परिवर्तन सम्मलित हैं, जिसमें दशमलव अंकगणित (श्रेणी: दशमलव फ़्लोटिंग-प्वाइंट इन बुक I) और सर्वर हाइपरवाइज़र सुधार जैसे महत्वपूर्ण संवर्द्धन सम्मलित हैं। . | ||
अनुरूप कोर | |||
* सभी कोर जो | * सभी कोर जो पावर आईएसए के पिछले संस्करणों का अनुपालन करते हैं | ||
* | * पावर 6 | ||
* पावरपीसी 400 | * पावरपीसी 400 पावरपीसी 470 | ||
=== पावर आईएसए v.2.06 === | === पावर आईएसए v.2.06 === | ||
Line 161: | Line 161: | ||
|archive-url = https://web.archive.org/web/20071012121931/http://www.power.org/news/pr/view?item_key=20eea4d0ce638d7641d7d04d529d9369fee9e280 | |archive-url = https://web.archive.org/web/20071012121931/http://www.power.org/news/pr/view?item_key=20eea4d0ce638d7641d7d04d529d9369fee9e280 | ||
|archive-date = 2007-10-12 | |archive-date = 2007-10-12 | ||
}}</ref> फरवरी 2009 में | }}</ref> फरवरी 2009 में प्रस्तावित किया गया था, और जुलाई 2010 में संशोधित किया गया था।<ref name="isa206b"/>यह पावर आईएसए v.2.05 पर आधारित है और इसमें पावर 7 प्रोसेसर और पावर पीसी e500mc कोर के एक्सटेंशन सम्मलित हैं। एक महत्वपूर्ण नई सुविधा वेक्टर-स्केलर फ़्लोटिंग-पॉइंट निर्देश (वेक्टर स्केलर एक्सटेंशन)) है।<ref name="vsx"> | ||
{{cite web | {{cite web | ||
|title=Workload acceleration with the IBM POWER vector-scalar architecture | |title=Workload acceleration with the IBM POWER vector-scalar architecture | ||
Line 168: | Line 168: | ||
|url=https://www.researchgate.net/publication/299472451 | |url=https://www.researchgate.net/publication/299472451 | ||
|access-date=2017-05-02 | |access-date=2017-05-02 | ||
}}</ref> पुस्तक III-E में सिंगल और मल्टी कोर कार्यान्वयन पर हाइपरविजर और वर्चुअलाइजेशन के संबंध में एम्बेडेड विनिर्देशन के लिए महत्वपूर्ण वृद्धि भी | }}</ref> पुस्तक III-E में सिंगल और मल्टी कोर कार्यान्वयन पर हाइपरविजर और वर्चुअलाइजेशन के संबंध में एम्बेडेड विनिर्देशन के लिए महत्वपूर्ण वृद्धि भी सम्मलित है। | ||
नवंबर 2010 में विशिष्टता को पावर आईएसए v.2.06 संशोधन B कल्पना में संशोधित किया गया, जिससे वर्चुअलाइजेशन सुविधाओं में वृद्धि हुई।<ref name="isa206b">{{cite web | |||
|title = Power ISA Version 2.06 Revision B | |title = Power ISA Version 2.06 Revision B | ||
|publisher = Power.org | |publisher = Power.org | ||
Line 186: | Line 186: | ||
|access-date=2011-06-08 | |access-date=2011-06-08 | ||
}}</ref> | }}</ref> | ||
* सभी कोर जो | अनुरूप कोर | ||
* [[शक्ति7]] | * सभी कोर जो पावर आईएसए के पिछले संस्करणों का अनुपालन करते हैं | ||
* आईबीएम | * [[शक्ति7|पावर 7]] | ||
* | * आईबीएम A2I | ||
* ई500-एमसी | |||
* [[पावरपीसी ई5500]] | * [[पावरपीसी ई5500]] | ||
=== पावर आईएसए v.2.07 === | === पावर आईएसए v.2.07 === | ||
पावर आईएसए v.2.07 के लिए विशिष्टता<ref name="isa207">{{cite web | मई 2013 में पावर आईएसए v.2.07 के लिए विशिष्टता<ref name="isa207">{{cite web | ||
|title=Power ISA Version 2.07 | |title=Power ISA Version 2.07 | ||
|publisher=Power.org | |publisher=Power.org | ||
Line 200: | Line 201: | ||
|url=http://fileadmin.cs.lth.se/cs/education/EDAN25/PowerISA_V2.07_PUBLIC.pdf | |url=http://fileadmin.cs.lth.se/cs/education/EDAN25/PowerISA_V2.07_PUBLIC.pdf | ||
|access-date=2015-05-23 | |access-date=2015-05-23 | ||
}}</ref> | }}</ref> प्रस्तावित किया गया था। यह पावर आईएसए v.2.06 पर आधारित है और इसमें [[तार्किक विभाजन (वर्चुअल कंप्यूटिंग प्लेटफॉर्म)]], [[लेन-देन स्मृति]], विस्तारित प्रदर्शन निगरानी, नई भंडारण नियंत्रण सुविधाओं, वीएमएक्स और वीएसएक्स वेक्टर सुविधाओं (वीएसएक्स) में वृद्धि सम्मलित है। उन्नत एन्क्रिप्शन मानक के साथ<ref name="isa207"/>{{rp|257}}<ref>{{cite web |url=http://www.ibm.com/developerworks/library/se-power8-in-core-cryptography/ |title=POWER8 in-core cryptography |last=Barbosa |first=Leonidas |date=2014-09-21 |publisher=IBM}}</ref> और [[गाल्वा काउंटर मोड]] (GCM), SHA-224, SHA-256,<ref name="isa207"/>{{rp|258}} SHA-384 और SHA-512<ref name="isa207"/>{{rp|258}} ([[SHA-2]]) क्रिप्टोग्राफ़िक एक्सटेंशन और चक्रीय अतिरेक जाँच (CRC) [[कलन विधि]]<ref>{{cite book|url=https://books.google.com/books?id=7ph0CgAAQBAJ&q=Power+ISA+v.2.07+aes+gcm+sha&pg=PA48|title=Performance Optimization and Tuning Techniques for IBM Power Systems Processors Including IBM POWER8|page=48|date=August 2015|publisher=IBM|isbn=9780738440927}}</ref> | ||
विशिष्टता को अप्रैल 2015 में | विशिष्टता को अप्रैल 2015 में पावर आईएसए v.2.07 B कल्पना में संशोधित किया गया था।<ref name="isa207b">{{cite web | ||
|title=Power ISA Version 2.07 B | |title=Power ISA Version 2.07 B | ||
|publisher=Power.org | |publisher=Power.org | ||
Line 208: | Line 209: | ||
|access-date=2017-01-06 | |access-date=2017-01-06 | ||
}}</ref> | }}</ref> | ||
* सभी कोर जो | अनुरूप कोर | ||
* [[शक्ति8]] | * सभी कोर जो पावर आईएसए के पिछले संस्करणों का अनुपालन करते हैं | ||
* [[शक्ति8|पावर 8]] | |||
* [[पावरपीसी ई6500]] कोर | * [[पावरपीसी ई6500]] कोर | ||
* आईबीएम | * आईबीएम A2O | ||
=== पावर आईएसए v.3.0 === | === पावर आईएसए v.3.0 === | ||
नवंबर 2015 में पावर आईएसए v.3.0 के लिए विनिर्देश<ref name="powerisa3-announced">[https://www.ibm.com/developerworks/community/blogs/fe313521-2e95-46f2-817d-44a4f27eba32/entry/Announcing_a_New_Era_of_Openness_with_Power_3_0?lang=en Announcing a New Era of Openness with Power 3.0]</ref><ref name="isa30">{{cite web | |||
|title=Power ISA Version 3.0 | |title=Power ISA Version 3.0 | ||
|publisher=openpowerfoundation.org | |publisher=openpowerfoundation.org | ||
Line 221: | Line 223: | ||
|url=https://openpowerfoundation.org/?resource_lib=power-isa-version-3-0 | |url=https://openpowerfoundation.org/?resource_lib=power-isa-version-3-0 | ||
|access-date=2017-01-06 | |access-date=2017-01-06 | ||
}}</ref> | }}</ref> प्रस्तावित किया गया था। यह ओपन पावर फाउंडेशन की स्थापना के बाद बाहर आने वाला प्रथम है और इसमें वर्कलोड के व्यापक स्पेक्ट्रम के लिए संवर्द्धन सम्मलित है और सर्वर और एम्बेडेड श्रेणियों को पीछे की ओर संगतता बनाए रखते हुए हटाता है और वीएसएक्स-3 निर्देशों के लिए समर्थन को जोड़ता है। नए कार्यों में 128-बिट क्वाड-प्रिसिजन फ्लोटिंग-पॉइंट ऑपरेशंस, [[रैंडम संख्या जनरेटर]], हार्डवेयर-असिस्टेड [[कचरा संग्रह (कंप्यूटर विज्ञान)|गार्बेज संग्रह (कंप्यूटर विज्ञान)]] और हार्डवेयर-एनफोर्स्ड ट्रस्टेड कंप्यूटिंग सम्मलित होते हैं। | ||
मार्च 2017 में विनिर्देश को पावर आईएसए v.3.0 B युक्ति में संशोधित किया गया था,<ref name="isa307b">{{cite web | |||
|title=Power ISA Version 3.0 B | |title=Power ISA Version 3.0 B | ||
|publisher=Power.org | |publisher=Power.org | ||
Line 230: | Line 232: | ||
|access-date=2019-08-11 | |access-date=2019-08-11 | ||
}}</ref> | }}</ref> | ||
और मई 2020 में फिर से v3.0C में संशोधित किया | और मई 2020 में फिर से v3.0C में संशोधित किया गया था।<ref>[https://wiki.raptorcs.com/wiki/Power_ISA list of Power ISA specifications]</ref> | ||
v3.0B और v3.0C के | v3.0B और v3.0C के मध्य मुख्य अंतर यह है कि v3.1 में सूचीबद्ध अनुपालन स्तर भी v3.0C में जोड़े गए थे। | ||
अनुरूप कोर | |||
* सभी कोर जो | * सभी कोर जो पावर आईएसए के पिछले संस्करणों का अनुपालन करते हैं | ||
* [[शक्ति9]]<ref>[https://sourceware.org/ml/binutils/2015-11/msg00071.html [PATCH, COMMITTED] Add full Power ISA 3.0 / POWER9 binutils support]</ref> | * [[शक्ति9|पावर 9]]<ref>[https://sourceware.org/ml/binutils/2015-11/msg00071.html [PATCH, COMMITTED] Add full Power ISA 3.0 / POWER9 binutils support]</ref> | ||
* [[ओपन पावर माइक्रोवाट]] | * [[ओपन पावर माइक्रोवाट]] | ||
* [[Libre-SOC]] का लक्ष्य केवल | * [[Libre-SOC|लिब्रे-एसओसी]] का लक्ष्य केवल पावर आईएसए 3.0 के साथ एम्बेडेड एफपी का अनुपालन करना है | ||
=== पावर आईएसए v.3.1 === | === पावर आईएसए v.3.1 === | ||
मई 2020 में पावर आईएसए v.3.1 के लिए विनिर्देश<ref name="isa31">{{cite web | |||
|title=Power ISA Version 3.1 | |title=Power ISA Version 3.1 | ||
|publisher=openpowerfoundation.org | |publisher=openpowerfoundation.org | ||
Line 246: | Line 248: | ||
|url=https://ibm.box.com/s/hhjfw0x0lrbtyzmiaffnbxh2fuo0fog0 | |url=https://ibm.box.com/s/hhjfw0x0lrbtyzmiaffnbxh2fuo0fog0 | ||
|access-date=2020-05-23 | |access-date=2020-05-23 | ||
}}</ref> | }}</ref>प्रस्तावित किया गया था। मुख्य रूप से [[Power10|पावर10]] में प्रस्तुत किए गए नए कार्यों के लिए समर्थन दे रहा है, लेकिन इसमें पावर आईएसए विनिर्देशन की वैकल्पिकता की धारणा भी सम्मलित है। अब निर्देश चार [[बाइट]] शब्द निर्देशों की तुलना में आठ बाइट लंबे, उपसर्ग निर्देश हो सकते हैं। सिम्ड(SIMD) और वीएसएक्स निर्देशों में बहुत सारे नए कार्य भी जोड़े गए हैं। | ||
नए 64-बिट प्रीफ़िक्स्ड निर्देशों का | नए 64-बिट प्रीफ़िक्स्ड निर्देशों का प्रमुख लाभ शाखाओं में 34-बिट के सन्निकट का विस्तार करना है। | ||
अनुरूप कोर | |||
* सभी कोर जो | * सभी कोर जो पावर आईएसए के पिछले संस्करणों का अनुपालन करते हैं | ||
* | * पावर10<ref name="POWER10-isa31">{{cite web | ||
|title=We released the Instruction Set Architecture for POWER10. Power ISA v3.1 is available at the IBM Portal for OpenPOWER. | |title=We released the Instruction Set Architecture for POWER10. Power ISA v3.1 is available at the IBM Portal for OpenPOWER. | ||
|publisher=twitter.com | |publisher=twitter.com | ||
Line 260: | Line 262: | ||
|access-date=2020-05-23 | |access-date=2020-05-23 | ||
}}</ref> | }}</ref> | ||
== यह भी देखें == | == यह भी देखें == | ||
* [[ओपन-सोर्स कंप्यूटिंग हार्डवेयर]] | * [[ओपन-सोर्स कंप्यूटिंग हार्डवेयर]] |
Revision as of 13:59, 27 February 2023
Designer | |
---|---|
Bits | 32-bit/64-bit (32 → 64) |
Introduced | 2006 |
Version | 3.1 |
Design | RISC |
Type | Register–Register |
Encoding | Fixed/Variable |
Branching | Condition code |
Endianness | Big/Bi |
Extensions | AltiVec, PowerPC-AS, APU, DSP, CBEA |
Open | Yes, and royalty free |
Registers | |
|
पावर आईएसए वर्तमान में आईबीएम के नेतृत्व में ओपन पावर फाउंडेशन द्वारा विकसित एक कम निर्देश सेट कंप्यूटर (आरआईएससी) निर्देश सेट आर्किटेक्चर (आईएसए) है। यह मूल रूप से IBM और अब निष्क्रिय पावर.org उद्योग समूह द्वारा विकसित किया गया था। पावर आईएसए, पावरPC ISA का एक विकास है, जो कोर पावरPC ISA के विलय और एम्बेडेड अनुप्रयोगों के लिए वैकल्पिक Book E द्वारा बनाया गया है। 2006 में इन दो घटकों के विलय का नेतृत्व पावर.org के संस्थापक आईबीएम और फ्रीस्केल सेमीकंडक्टर ने किया था।
ISA को कई श्रेणियों में विभाजित किया गया है, जिनका वर्णन एक निश्चित पुस्तक में किया गया है। प्रोसेसर अपने कार्य के लिए आवश्यकतानुसार इन श्रेणियों का एक सेट लागू करते हैं। कुछ श्रेणियों को लागू करने के लिए प्रोसेसर के विभिन्न वर्गों की आवश्यकता होती है, उदाहरण के लिए एक सर्वर-क्लास प्रोसेसर में श्रेणियां सम्मलित होती हैं: बेस, सर्वर, फ्लोटिंग-पॉइंट, 64-बिट, आदि सभी प्रोसेसर बेस श्रेणी को लागू करते हैं।
पावर आईएसए एक आरआईएससी लोड/स्टोर आर्किटेक्चर है। इसमें प्रोसेसर रजिस्टर के कई सेट हैं:
- 32 × 32-बिट या 64-बिट सामान्य-उद्देश्य रजिस्टर (जीपीआर) अंकगणितीय तर्क इकाई के लिए।
- 64 × 128-बिट वेक्टर स्केलर रजिस्टर (वीएसआर) वेक्टर प्रोसेसर और फ्लोटिंग-पॉइंट यूनिट के लिए | फ्लोटिंग-पॉइंट ऑपरेशंस।
- '32 × 64-बिट फ्लोटिंग-पॉइंट रजिस्टर (FPRs) फ्लोटिंग-पॉइंट ऑपरेशंस के लिए VSRs के हिस्से के रूप में।
- '32 × 128-बिट वेक्टर रजिस्टर (वीआर) वेक्टर संचालन के लिए वीएसआर के हिस्से के रूप में।
- 8 × 4-बिट स्थिति रजिस्टर फ़ील्ड (CRs) तुलना और नियंत्रण प्रवाह के लिए।
- 11 विभिन्न आकारों के विशेष रजिस्टर: काउंटर रजिस्टर (सीटीआर), लिंक रजिस्टर (एलआर), टाइम बेस (टीबीयू, टीबीएल), वैकल्पिक समय आधार (एटीबीयू, एटीबीएल), संचायक (एसीसी), स्थिति रजिस्टर (एक्सईआर) , एफपीएससीआर, वीएससीआर, एसपीईएफएससीआर)।
संस्करण 3.0 तक के निर्देशों की लंबाई 32 बिट्स है, वीएलई (वैरिएबल-लेंथ एन्कोडिंग) सबसेट के अपवाद के साथ, जो निम्न-अंत एम्बेडेड अनुप्रयोगों के लिए उच्च कोड घनत्व प्रदान करता है, और संस्करण 3.1 जो 64-बिट निर्देश बनाने के लिए प्रीफ़िक्सिंग प्रस्तुत करता है . अधिकांश निर्देश त्रिक संबंध हैं, अर्थात दो स्रोत ऑपरेंड और एक गंतव्य हैं। सिंगल- और डबल-सटीक फ़्लोटिंग-पॉइंट प्रारूप|डबल-प्रिसिजन IEEE 754-2008|IEEE-754 अनुरूप फ्लोटिंग-पॉइंट ऑपरेशंस समर्थित हैं, जिसमें अतिरिक्त फ्यूज्ड मल्टीप्ल-ऐड (FMA) और दशमलव फ्लोटिंग-पॉइंट निर्देश सम्मलित हैं। एक निर्देश में 16 तत्वों तक पूर्णांक और फ्लोटिंग-पॉइंट डेटा पर एकल निर्देश, एकाधिक डेटा (SIMD) संचालन के प्रावधान हैं।
पावर आईएसए के पास संशोधित हार्वर्ड आर्किटेक्चर सीपीयू कैश, यानी संशोधित संशोधित हार्वर्ड वास्तुकला स्प्लिट-कैश (या लगभग-वॉन-न्यूमैन) आर्किटेक्चर के लिए समर्थन है, और एकीकृत कैश के लिए समर्थन है। मेमोरी ऑपरेशंस सख्ती से लोड/स्टोर होते हैं, लेकिन आउट-ऑफ-ऑर्डर निष्पादन की अनुमति देते हैं। मोडेड और प्रति-पेज endianness के लिए अलग-अलग श्रेणियों के साथ एंडियननेस | बिग और लिटिल-एंडियन एड्रेसिंग दोनों के लिए समर्थन भी है, और 32-बिट कंप्यूटिंग | 32-बिट और 64-बिट कंप्यूटिंग | 64-बिट एड्रेसिंग दोनों के लिए समर्थन है।
ऑपरेशन के विभिन्न तरीकों में उपयोगकर्ता, पर्यवेक्षक और हाइपरविजर सम्मलित हैं।
श्रेणियां
- आधार - अधिकांश पुस्तक I और पुस्तक II
- सर्वर - पुस्तक III-एस
- एम्बेडेड - पुस्तक III-ई
- विविध - फ़्लोटिंग पॉइंट, वेक्टर, सिग्नल प्रोसेसिंग, कैश लॉकिंग, दशमलव फ़्लोटिंग पॉइंट, आदि।
किताबें
पावर आईएसए विनिर्देशन को पाँच भागों में विभाजित किया गया है, जिन्हें पुस्तकें कहा जाता है:
- बुक I - यूजर इंस्ट्रक्शन सेट आर्किटेक्चर एप्लिकेशन प्रोग्रामर के लिए उपलब्ध बेस इंस्ट्रक्शन सेट को कवर करता है। मेमोरी रेफरेंस, फ्लो कंट्रोल, इंटेगर, फ्लोटिंग पॉइंट, न्यूमेरिक एक्सेलेरेशन, एप्लिकेशन-लेवल प्रोग्रामिंग। इसमें डिजिटल सिग्नल प्रोसेसर (DSPs) और AltiVec एक्सटेंशन जैसी सहायक प्रसंस्करण इकाइयों से संबंधित अध्याय सम्मलित हैं।
- बुक II - वर्चुअल एनवायरनमेंट आर्किटेक्चर टाइमिंग, सिंक्रोनाइज़ेशन, कैश मैनेजमेंट, स्टोरेज फीचर्स, बाइट ऑर्डरिंग सहित एप्लिकेशन प्रोग्रामर के लिए उपलब्ध स्टोरेज मॉडल को परिभाषित करता है।
- पुस्तक III - ऑपरेटिंग पर्यावरण आर्किटेक्चर में अपवाद, व्यवधान, स्मृति प्रबंधन, डिबग सुविधाएं और विशेष नियंत्रण कार्य सम्मलित हैं। इसे दो भागों में बांटा गया है।
- पुस्तक III-एस - सामान्य उद्देश्य/सर्वर कार्यान्वयन के लिए उपयोग किए जाने वाले पर्यवेक्षक निर्देशों को परिभाषित करता है। यह मुख्य रूप से पूर्व पावरPC ISA की पुस्तक III की सामग्री है।
- पुस्तक III-ई - एम्बेडेड अनुप्रयोगों के लिए उपयोग किए जाने वाले पर्यवेक्षक निर्देशों को परिभाषित करता है। यह पूर्व पावरPC Book E से लिया गया है।
- बुक वीएलई - वेरिएबल लेंथ एनकोडेड इंस्ट्रक्शन आर्किटेक्चर किताबों I-III से वैकल्पिक निर्देशों और परिभाषाओं को परिभाषित करता है, जो उच्च निर्देश घनत्व और बहुत कम-अंत अनुप्रयोगों के लिए अभिप्रेत है। वे 16-बिट निर्देशों और बड़े-एंडियन बाइट ऑर्डरिंग का उपयोग करते हैं।
अनुपालन
पावर आईएसए के संस्करण 3 में नया यह है कि आपको अनुपालन करने के लिए संपूर्ण विनिर्देश लागू करने की आवश्यकता नहीं है। निर्देशों और प्रौद्योगिकियों के फैलाव ने संपूर्ण विनिर्देशन को बोझिल बना दिया है, इसलिए Openपावर फाउंडेशन ने स्तरीय अनुपालन को सक्षम करने का निर्णय लिया है।
इन स्तरों में वैकल्पिक और अनिवार्य आवश्यकताएँ सम्मलित हैं, हालाँकि एक आम गलतफहमी यह है कि कार्यान्वयन को निचले स्तर पर अनुपालन करने से कोई नहीं रोकता है लेकिन उच्च स्तरों और कस्टम एक्सटेंशन से अतिरिक्त चयनित कार्य होते हैं। हालांकि यह अनुशंसा की जाती है कि डिज़ाइन के घोषित सबसेट स्तर से परे किसी भी अतिरिक्त कार्यों को अक्षम करने के लिए एक विकल्प प्रदान किया जाए।
बौद्धिक संपदा के उपयोग के संबंध में फाउंडेशन की सुरक्षा का उपयोग करने के लिए एक डिजाइन को उसके घोषित उपसमुच्चय स्तर पर अनुपालन करना चाहिए, चाहे वह पेटेंट या ट्रेडमार्क हो। यह Openपावर EULA में समझाया गया है।[1] एक अनुरूप डिजाइन होना चाहिए:[2]
- बेस आर्किटेक्चर का समर्थन करें
- और कम से कम एक सबसेट का समर्थन करें
- एसएफएस - स्केलर फिक्स्ड-पॉइंट सबसेट। 129 निर्देश। बेसिक फिक्स्ड पॉइंट और लोड/स्टोर निर्देश, जो वास्तव में बेस आर्किटेक्चर है।
- एसएफएफएस - स्केलर फिक्स्ड-पॉइंट + फ्लोटिंग-पॉइंट सबसेट। 214 निर्देश। बेस में फ्लोटिंग-पॉइंट ऑपरेशंस जोड़ना।
- एलसीएस - लिनक्स अनुपालन सबसेट। 962 निर्देश। 64-बिट, वैकल्पिक SIMD/VSX, रैडिक्स MMU, लिट्ल-एंडियन मोड और हाइपरवाइज़र समर्थन जैसी सुविधाओं को जोड़ते हुए, सर्वर ग्रेड Linux के लिए अभिप्रेत है।
- एसीएस - आईबीएम एआईएक्स अनुपालन सबसेट। 1099 निर्देश। दशमलव और क्वाड-प्रिसिजन फ्लोटिंग पॉइंट, बिग-एंडियन मोड और सिमेट्रिक मल्टीप्रोसेसिंग जैसी सुविधाओं को जोड़ते हुए AIX को चलाने का इरादा है।
- एलसीएस और एसीएस की किसी भी सुविधा को वैकल्पिक के रूप में सम्मलित किया जा सकता है या मैट्रिक्स गणित और पावर प्रबंधन जैसी हमेशा वैकल्पिक सुविधाओं में से चुना जा सकता है।
- वैकल्पिक सुविधाएँ, यदि चुनी जाती हैं, तो उन्हें पूरी तरह से लागू किया जाना चाहिए (वैकल्पिक सुविधा के आंशिक कार्यान्वयन की अनुमति नहीं है)
- आर्किटेक्चर सैंडबॉक्स में कार्यान्वयन के लिए विशिष्ट कस्टम एक्सटेंशन सम्मलित हो सकते हैं।
यदि विस्तार पर्याप्त सामान्य-उद्देश्यीय है, तो Openपावर फाउंडेशन पूछता है कि कार्यान्वयनकर्ता इसे टिप्पणियों के लिए अनुरोध (RFC) के रूप में Openपावर आईएसए कार्यसमूह में जमा करें। ध्यान दें कि आरएफसी जमा करने के लिए ओपनपावर फाउंडेशन में सम्मलित होना सख्त जरूरी नहीं है।[3]
- बहुत कुछ हार्डवेयर या फ़र्मवेयर में लागू किया जा सकता है।
ईएबीआई और लिनक्स अनुपालन विसंगति
ईएबीआई विनिर्देश अनुपालन उपसमुच्चय की घोषणा और निर्माण से पहले के हैं।
VSX (SIMD) वैकल्पिक वाले Linux अनुपालन उपसमुच्चय के संबंध में: 2003-4 में, 64-बिट EABI v1.9 ने SIMD को वैकल्पिक बनाया,[4] लेकिन जुलाई 2015 में, IBM पावर9 सिस्टम के प्रदर्शन को बेहतर बनाने के लिए, SIMD को EABI v2.0 में अनिवार्य कर दिया गया था।[5] लिनक्स अनुपालन स्तर में SIMD के वैकल्पिक होने लेकिन EABI v2.0 में अनिवार्य होने के मध्य इस विसंगति को काफी प्रयास के बिना ठीक नहीं किया जा सकता है: लिनक्स वितरण के लिए पश्चगामी असंगति एक व्यवहार्य विकल्प नहीं है। वर्तमान में यह नए Openपावर कार्यान्वयनकर्ताओं को बड़े पैमाने पर 962 निर्देशों को लागू करने के लिए मानक लिनक्स वितरण चलाने की इच्छा रखता है। इसके विपरीत, आरआईएससी-वी आरवी64जीसी, लिनक्स चलाने के लिए न्यूनतम, केवल 165 की आवश्यकता है।[6]
निर्दिष्टीकरण
पावर आईएसए v.2.03
पावर आईएसए v.2.03 के लिए विशिष्टता[7] पूर्व पावरPC ISA v.2.02 पर आधारित है[8] पावर5+ में और पुस्तक E[9] पावरPC विनिर्देश का विस्तार। पुस्तक I में डिजिटल सिग्नल प्रोसेसर और AltiVec एक्सटेंशन जैसी सहायक प्रसंस्करण इकाइयों के बारे में पाँच नए अध्याय सम्मलित हैं।
अनुरूप कोर
- फ्रीस्केल पावरपीसी पावरपीसी ई200, पावरपीसी ई500
- IBM पावरPC पावरPC 400 पावरPC 405, पावरPC 400#पावरPC 440, पावरPC 400#पावरPC 460, पावरPC 970, पावर5 और पावर6
- आईबीएम सेल माइक्रोप्रोसेसर
पावर आईएसए v.2.04
जून 2007 में पावर आईएसए v.2.04 के लिए विशिष्टता[10]अंतिम रूप दिया गया था। यह पावर आईएसए v.2.03 पर आधारित है और इसमें मुख्य रूप से हार्डवेयर-असिस्टेड वर्चुअलाइजेशन, सूत्र फ़ंक्शंस, एलपीएआर और वर्चुअल पेज हैंडलिंग से संबंधित पुस्तक III-S भाग में परिवर्तन सम्मलित हैं।
अनुरूप कोर
- सभी कोर जो पावर आईएसए के पिछले संस्करणों का अनुपालन करते हैं
- P.A. से पवरफिशिएंट अर्द्ध कोर।
- एएमसीसी से टाइटन (माइक्रोप्रोसेसर)।
पावर आईएसए v.2.05
दिसंबर 2007 में पावर आईएसए v.2.05 के लिए विशिष्टता[11] प्रस्तावित किया गया था। यह पावर आईएसए v.2.04 पर आधारित है और इसमें मुख्य रूप से पुस्तक I और पुस्तक III-S में परिवर्तन सम्मलित हैं, जिसमें दशमलव अंकगणित (श्रेणी: दशमलव फ़्लोटिंग-प्वाइंट इन बुक I) और सर्वर हाइपरवाइज़र सुधार जैसे महत्वपूर्ण संवर्द्धन सम्मलित हैं। .
अनुरूप कोर
- सभी कोर जो पावर आईएसए के पिछले संस्करणों का अनुपालन करते हैं
- पावर 6
- पावरपीसी 400 पावरपीसी 470
पावर आईएसए v.2.06
पावर आईएसए v.2.06 के लिए विशिष्टता[12] फरवरी 2009 में प्रस्तावित किया गया था, और जुलाई 2010 में संशोधित किया गया था।[13]यह पावर आईएसए v.2.05 पर आधारित है और इसमें पावर 7 प्रोसेसर और पावर पीसी e500mc कोर के एक्सटेंशन सम्मलित हैं। एक महत्वपूर्ण नई सुविधा वेक्टर-स्केलर फ़्लोटिंग-पॉइंट निर्देश (वेक्टर स्केलर एक्सटेंशन)) है।[14] पुस्तक III-E में सिंगल और मल्टी कोर कार्यान्वयन पर हाइपरविजर और वर्चुअलाइजेशन के संबंध में एम्बेडेड विनिर्देशन के लिए महत्वपूर्ण वृद्धि भी सम्मलित है।
नवंबर 2010 में विशिष्टता को पावर आईएसए v.2.06 संशोधन B कल्पना में संशोधित किया गया, जिससे वर्चुअलाइजेशन सुविधाओं में वृद्धि हुई।[13][15]
अनुरूप कोर
- सभी कोर जो पावर आईएसए के पिछले संस्करणों का अनुपालन करते हैं
- पावर 7
- आईबीएम A2I
- ई500-एमसी
- पावरपीसी ई5500
पावर आईएसए v.2.07
मई 2013 में पावर आईएसए v.2.07 के लिए विशिष्टता[16] प्रस्तावित किया गया था। यह पावर आईएसए v.2.06 पर आधारित है और इसमें तार्किक विभाजन (वर्चुअल कंप्यूटिंग प्लेटफॉर्म), लेन-देन स्मृति, विस्तारित प्रदर्शन निगरानी, नई भंडारण नियंत्रण सुविधाओं, वीएमएक्स और वीएसएक्स वेक्टर सुविधाओं (वीएसएक्स) में वृद्धि सम्मलित है। उन्नत एन्क्रिप्शन मानक के साथ[16]: 257 [17] और गाल्वा काउंटर मोड (GCM), SHA-224, SHA-256,[16]: 258 SHA-384 और SHA-512[16]: 258 (SHA-2) क्रिप्टोग्राफ़िक एक्सटेंशन और चक्रीय अतिरेक जाँच (CRC) कलन विधि[18] विशिष्टता को अप्रैल 2015 में पावर आईएसए v.2.07 B कल्पना में संशोधित किया गया था।[19]
अनुरूप कोर
- सभी कोर जो पावर आईएसए के पिछले संस्करणों का अनुपालन करते हैं
- पावर 8
- पावरपीसी ई6500 कोर
- आईबीएम A2O
पावर आईएसए v.3.0
नवंबर 2015 में पावर आईएसए v.3.0 के लिए विनिर्देश[20][21] प्रस्तावित किया गया था। यह ओपन पावर फाउंडेशन की स्थापना के बाद बाहर आने वाला प्रथम है और इसमें वर्कलोड के व्यापक स्पेक्ट्रम के लिए संवर्द्धन सम्मलित है और सर्वर और एम्बेडेड श्रेणियों को पीछे की ओर संगतता बनाए रखते हुए हटाता है और वीएसएक्स-3 निर्देशों के लिए समर्थन को जोड़ता है। नए कार्यों में 128-बिट क्वाड-प्रिसिजन फ्लोटिंग-पॉइंट ऑपरेशंस, रैंडम संख्या जनरेटर, हार्डवेयर-असिस्टेड गार्बेज संग्रह (कंप्यूटर विज्ञान) और हार्डवेयर-एनफोर्स्ड ट्रस्टेड कंप्यूटिंग सम्मलित होते हैं।
मार्च 2017 में विनिर्देश को पावर आईएसए v.3.0 B युक्ति में संशोधित किया गया था,[22] और मई 2020 में फिर से v3.0C में संशोधित किया गया था।[23] v3.0B और v3.0C के मध्य मुख्य अंतर यह है कि v3.1 में सूचीबद्ध अनुपालन स्तर भी v3.0C में जोड़े गए थे।
अनुरूप कोर
- सभी कोर जो पावर आईएसए के पिछले संस्करणों का अनुपालन करते हैं
- पावर 9[24]
- ओपन पावर माइक्रोवाट
- लिब्रे-एसओसी का लक्ष्य केवल पावर आईएसए 3.0 के साथ एम्बेडेड एफपी का अनुपालन करना है
पावर आईएसए v.3.1
मई 2020 में पावर आईएसए v.3.1 के लिए विनिर्देश[25]प्रस्तावित किया गया था। मुख्य रूप से पावर10 में प्रस्तुत किए गए नए कार्यों के लिए समर्थन दे रहा है, लेकिन इसमें पावर आईएसए विनिर्देशन की वैकल्पिकता की धारणा भी सम्मलित है। अब निर्देश चार बाइट शब्द निर्देशों की तुलना में आठ बाइट लंबे, उपसर्ग निर्देश हो सकते हैं। सिम्ड(SIMD) और वीएसएक्स निर्देशों में बहुत सारे नए कार्य भी जोड़े गए हैं।
नए 64-बिट प्रीफ़िक्स्ड निर्देशों का प्रमुख लाभ शाखाओं में 34-बिट के सन्निकट का विस्तार करना है।
अनुरूप कोर
- सभी कोर जो पावर आईएसए के पिछले संस्करणों का अनुपालन करते हैं
- पावर10[26]
यह भी देखें
संदर्भ
- ↑ Final draft of Power ISA EULA
- ↑ The Open Power ISA: Architecture Compliancy and Future Foundations
- ↑ Section 2.2 of OPF Power ISA EULA
- ↑ ELF PP64 ABI
- ↑ OpenPOWER EABI v2
- ↑ Page 18 RISC-V "green card"
- ↑ "Power ISA v.2.03". Power.org. 2006-09-29. Archived from the original on 2012-11-24. Retrieved 2010-10-20.
- ↑ "PowerPC Architecture Book, Version 2.02". IBM. 2005-02-24. Archived from the original on 2007-10-18. Retrieved 2007-03-16.
- ↑ "PowerPC Book E v.1.0" (PDF). IBM. 2002-05-07. Retrieved 2007-03-16.
- ↑ "Power ISA Version 2.04" (PDF). Power.org. 2007-06-12. Archived from the original (PDF) on 2007-09-27. Retrieved 2007-06-14.
- ↑ "Power ISA Version 2.05". Power.org. 2007-10-23. Archived from the original on 2012-11-24. Retrieved 2007-12-18.
- ↑ "Power.org Debuts Specification Advances and New Services At Power Architecture Developer Conference" (Press release). Power.org. 2007-09-24. Archived from the original on 2007-10-12. Retrieved 2007-09-24.
- ↑ 13.0 13.1 "Power ISA Version 2.06 Revision B". Power.org. 2010-07-23. Archived from the original on 2012-11-24. Retrieved 2011-02-12.
- ↑ "Workload acceleration with the IBM POWER vector-scalar architecture". IBM. 2016-03-01. Retrieved 2017-05-02.
- ↑ "Power ISA 2.06 Rev. B enables full hardware virtualization for embedded space". EETimes. 2010-11-03. Retrieved 2011-06-08.
- ↑ 16.0 16.1 16.2 16.3 "Power ISA Version 2.07" (PDF). Power.org. 2013-05-15. Retrieved 2015-05-23.
- ↑ Barbosa, Leonidas (2014-09-21). "POWER8 in-core cryptography". IBM.
- ↑ Performance Optimization and Tuning Techniques for IBM Power Systems Processors Including IBM POWER8. IBM. August 2015. p. 48. ISBN 9780738440927.
- ↑ "Power ISA Version 2.07 B". Power.org. 2015-04-09. Retrieved 2017-01-06.
- ↑ Announcing a New Era of Openness with Power 3.0
- ↑ "Power ISA Version 3.0". openpowerfoundation.org. 2016-11-30. Retrieved 2017-01-06.
- ↑ "Power ISA Version 3.0 B". Power.org. 2017-03-27. Retrieved 2019-08-11.
- ↑ list of Power ISA specifications
- ↑ [PATCH, COMMITTED] Add full Power ISA 3.0 / POWER9 binutils support
- ↑ "Power ISA Version 3.1". openpowerfoundation.org. 2020-05-01. Retrieved 2020-05-23.
- ↑ Seo, Carlos Eduardo (2020-05-12). "We released the Instruction Set Architecture for POWER10. Power ISA v3.1 is available at the IBM Portal for OpenPOWER". twitter.com. Retrieved 2020-05-23.