तुल्यकालिक गतिशील रैंडम-एक्सेस मेमोरी
कंप्यूटर मेमोरी और डेटा स्टोरेज प्रकार |
---|
वाष्पशील |
गैर-वाष्पशील |
तुल्यकालिक गतिशील रैंडम-एक्सेस मेमोरी (तुल्यकालिक गतिशील रैम या एसडीआरएएम) कोई भी गतिशील रैम है जहां इसके बाहरी पिन इंटरफेस के संचालन को बाहरी रूप से आपूर्ति किए गए क्लॉक सिग्नल द्वारा समन्वित किया जाता है।
1970 के दशक के प्रारंभ से 1990 के दशक के प्रारंभ तक निर्मित डीरैम एकीकृत परिपथ (ICs) ने एक अतुल्यकालिक इंटरफ़ेस का उपयोग किया, जिसमें इनपुट नियंत्रण संकेतों का आंतरिक कार्यों पर सीधा प्रभाव पड़ता है, केवल इसके अर्धचालक मार्गों में यात्रा में देरी होती है। एसडीआरएएम में एक तुल्यकालिक इंटरफेस है, जिससे इसके क्लॉक इनपुट के बढ़ते किनारे के बाद नियंत्रण इनपुट पर बदलाव को पहचाना जाता है। जेईडीईसी द्वारा मानकीकृत एसडीआरएएम परिवारों में, क्लॉक सिग्नल एक आंतरिक परिमित-अवस्था यंत्र के कदम को नियंत्रित करता है जो आने वाले कमांडों का उत्तर देता है। नए कमांड प्राप्त होने पर पहले प्रारंभ किए गए कार्यों को पूरा करने के साथ प्रदर्शन को उत्तम बनाने के लिए इन कमांडों को पाइपलाइन किया जा सकता है। मेमोरी को कई समान आकार के किन्तु स्वतंत्र खंडों में विभाजित किया गया है, जिन्हें 'मेमोरी बैंक' कहा जाता है, जिससे डिवाइस को प्रत्येक बैंक में मेमोरी एक्सेस कमांड पर एक साथ काम करने और इंटरलीव्ड मेमोरी फैशन में एक्सेस को गति देने की अनुमति मिलती है। यह एसडीआरएएम को अतुल्यकालिक डीआरएएम की तुलना में अधिक संगामिति और उच्च डेटा अंतरण दर प्राप्त करने की अनुमति देता है।
पाइपलाइन (कंप्यूटिंग) का अर्थ है कि चिप पिछले कमांड को प्रोसेस करने से पहले एक नया कमांड स्वीकार कर सकती है। एक पाइपलाइज्ड राइट के लिए, मेमोरी एरे में डेटा लिखे जाने की प्रतीक्षा किए बिना राइट कमांड को तुरंत दूसरे कमांड द्वारा फॉलो किया जा सकता है। पाइपलाइन रीड के लिए, अनुरोधित डेटा रीड कमांड के बाद एक निश्चित संख्या में घड़ी चक्र (विलंबता) दिखाई देता है, जिसके समय अतिरिक्त कमांड भेजे जा सकते हैं।
इतिहास
प्रारंभिक DRAMs को अक्सर सीपीयू क्लॉक (क्लॉक्ड) के साथ सिंक्रोनाइज़ किया जाता था और प्रारंभिक माइक्रोप्रोसेसरों के साथ उपयोग किया जाता था। 1970 के दशक के मध्य में, डीरैम अतुल्यकालिक डिज़ाइन में चले गए, किन्तु 1990 के दशक में तुल्यकालिक ऑपरेशन में वापस आ गए।[1][2]
पहला वाणिज्यिक एसडीरैम सैमसंग KM48SL2000 मेमोरी चिप था, जिसकी क्षमता 16 Mbit थी।[3] यह सैमसंग इलेक्ट्रॉनिक्स द्वारा 1992 में एक सीएमओएस (पूरक धातु-ऑक्साइड-सेमीकंडक्टर) निर्माण प्रक्रिया का उपयोग करके निर्मित किया गया था।[4] और 1993 में बड़े पैमाने पर उत्पादित किया गया था।[3] 2000 तक, एसडीआरएएम ने अपने उत्तम प्रदर्शन के कारण लगभग सभी प्रकार के डीआरएएम को आधुनिक कंप्यूटरों में बदल दिया था।
एसडीआरएएम विलंबता एतुल्यकालिक डीआरएएम की तुलना में स्वाभाविक रूप से कम (तेज पहुंच समय) नहीं है। वास्तव में, प्रारंभिक एसडीआरएएम अतिरिक्त तर्क के कारण समकालीन फट ईडीओ डीआरएएम की तुलना में कुछ धीमा था। एसडीआरएएम की आंतरिक बफ़रिंग का लाभ मेमोरी के कई बैंकों में संचालन को इंटरलीव करने की क्षमता से आता है, जिससे प्रभावी बैंडविड्थ (कंप्यूटिंग) में वृद्धि होती है।
आज, वस्तुतः सभी एसडीरैम का निर्माण जेईडीईसी द्वारा स्थापित मानकों के अनुपालन में किया जाता है, जो एक इलेक्ट्रॉनिक्स उद्योग संघ है जो इलेक्ट्रॉनिक घटकों की अंतर-क्षमता को सुविधाजनक बनाने के लिए खुले मानकों को अपनाता है। जेईडीईसी ने औपचारिक रूप से 1993 में अपना पहला एसडीरैम मानक अपनाया और बाद में डीडीआर एसडीरैम, डीडीआर2 एसडीरैम और डीडीआर3 एसडीरैम सहित अन्य एसडीरैम मानकों को अपनाया।
दुगुनी डाटा दर एसडीआरएएम, जिसे डीडीआर एसडीआरएएम के रूप में जाना जाता है, जिसे पहली बार 1997 में सैमसंग द्वारा प्रदर्शित किया गया था।[5] सैमसंग ने जून 1998 में पहली वाणिज्यिक डीडीआर एसडीआरएएम चिप (64 एमबीटी[6]) जारी की,[7][8][9] इसके तुरंत बाद उसी वर्ष हुंडई इलेक्ट्रॉनिक्स (अब एसके हाइनिक्स) का आगमन हुआ।[10]
एसडीआरएएम पंजीकृत मेमोरी प्रकारों में भी उपलब्ध है, उन प्रणालियों के लिए जिन्हें सर्वर (कंप्यूटिंग) और वर्कस्टेशन जैसे अधिक मापनीयता की आवश्यकता होती है।
आज, एसडीआरएएम के विश्व के सबसे बड़े निर्माताओं में सैमसंग इलेक्ट्रॉनिक्स, एसके हाइनिक्स, माइक्रोन टेक्नोलॉजी और नान्या टेक्नोलॉजी सम्मिलित हैं।
आज, एसडीआरएएम के विश्व के सबसे बड़े निर्माताओं में: सैमसंग इलेक्ट्रॉनिक्स, एसके हाइनिक्स, माइक्रोन प्रौद्योगिकी और नान्या प्रौद्योगिकी सम्मिलित हैं।
समय
डीरैम के प्रदर्शन की कई सीमाएँ हैं। सबसे अधिक ध्यान दिया जाता है कि पढ़ने के चक्र का समय लगातार पढ़ने के संचालन के बीच एक खुली पंक्ति के बीच का समय है। यह समय 100 मेगाहर्ट्ज एसडीआरएएम (1 मेगाहर्ट्ज = Hz) के लिए 10 ns से घटकर डीडीआर-400 के लिए 5 ns हो गया है, किन्तु डीडीआर2-800 और डीडीआर3-1600 पीढ़ियों के माध्यम से अपेक्षाकृत अपरिवर्तित रहा है। चूँकि, इंटरफ़ेस सर्किट्री को मौलिक पढ़ने की दर के उच्च गुणकों पर संचालित करके, प्राप्त करने योग्य बैंडविड्थ में तेजी से वृद्धि हुई है।
एक और सीमा सीएएस विलंबता है जो कॉलम पते की आपूर्ति और संबंधित डेटा प्राप्त करने के बीच का समय है। डीडीआर एसडीआरएएम की पिछली कुछ पीढ़ियों के समय यह फिर से 10-15 एनएस पर अपेक्षाकृत स्थिर रहा है।
संचालन में, सीएएस विलंबता एसडीआरएएम के मोड रजिस्टर में क्रमादेशित घड़ी चक्रों की एक विशिष्ट संख्या है और डीआरएएम नियंत्रक द्वारा अपेक्षित है। किसी भी मान को प्रोग्राम किया जा सकता है, किन्तु यदि यह बहुत कम है तो एसडीरैम ठीक से काम नहीं करेगा। उच्च घड़ी दरों पर, घड़ी चक्रों में उपयोगी सीएएस विलंबता स्वाभाविक रूप से बढ़ जाती है। 10–15 ns, डीडीआर-400 एसडीरैम की 200 मेगाहर्ट्ज घड़ी की 2–3 चक्र (CL2–3), डीडीआर2-800 के लिए सीएल4-6 और डीडीआर3-1600 के लिए सीएल8-12 है। धीमी घड़ी चक्र स्वाभाविक रूप से सीएएस विलंबता चक्रों की कम संख्या की अनुमति देगा।
एसडीआरएएम मॉड्यूल के अपने समय विनिर्देश हैं, जो मॉड्यूल पर चिप्स की तुलना में धीमे हो सकते हैं। जब 100 मेगाहर्ट्ज एसडीआरएएम चिप्स पहली बार दिखाई दिए, तो कुछ निर्माताओं ने 100 मेगाहर्ट्ज मॉड्यूल बेचे जो उस घड़ी की दर पर मज़बूती से काम नहीं कर सके। जवाब में, इंटेल ने पीसी100 मानक प्रकाशित किया, जो एक ऐसे मेमोरी मॉड्यूल के निर्माण के लिए आवश्यकताओं और दिशानिर्देशों को रेखांकित करता है जो 100 MHz पर शक्तिशाली से काम कर सकता है। यह मानक व्यापक रूप से प्रभावशाली था, और पीसी100 शब्द जल्दी ही 100 मेगाहर्ट्ज एसडीआरएएम मॉड्यूल के लिए एक सामान्य पहचानकर्ता बन गया, और मॉड्यूल अब सामान्यतः पीसी-उपसर्ग संख्या (पीसी66, पीसी100 या पीसी133 - चूंकि संख्याओं का वास्तविक अर्थ बदल गया है) के साथ नामित किया गया है।
नियंत्रण संकेत
सभी कमांड क्लॉक सिग्नल के बढ़ते किनारे के सापेक्ष समयबद्ध हैं। घड़ी के अतिरिक्त, छह नियंत्रण संकेत हैं, ज्यादातर तर्क स्तर, जो घड़ी के बढ़ते किनारे पर नमूना होते हैं:
- CKE घड़ी सक्षम। जब यह सिग्नल कम होता है, तो चिप ऐसा व्यवहार करती है मानो घड़ी रुक गई हो। किसी भी कमांड की व्याख्या नहीं की जाती है और कमांड लेटेंसी का समय समाप्त नहीं होता है। अन्य नियंत्रण रेखाओं की स्थिति प्रासंगिक नहीं है। इस संकेत का प्रभाव वास्तव में एक घड़ी चक्र द्वारा विलंबित होता है। यही है, वर्तमान घड़ी चक्र सदैव की तरह आगे बढ़ता है, किन्तु सीकेई इनपुट को दोबारा परीक्षण करने के अतिरिक्त, निम्नलिखित घड़ी चक्र को अनदेखा कर दिया जाता है। जहां सीकेई का उच्च नमूना लिया जाता है, उसके बाद घड़ी के बढ़ते किनारे पर सामान्य परिचालन फिर से प्रारंभ हो जाता है। एक और तरीका रखो, अन्य सभी चिप संचालन एक नकाबपोश घड़ी के बढ़ते किनारे के सापेक्ष समयबद्ध हैं। नकाबपोश घड़ी इनपुट घड़ी का तार्किक और इनपुट घड़ी के पिछले बढ़ते किनारे के समय CKE सिग्नल की स्थिति है।
- CS चिप का चयन करें। जब यह संकेत उच्च होता है, तो चिप अन्य सभी इनपुटों (CKE को छोड़कर) को अनदेखा कर देती है, और ऐसा कार्य करती है जैसे कि NOP कमांड प्राप्त होता है।
- डीक्यूएम डेटा मास्क। (अक्षर Q दिखाई देता है, क्योंकि डिजिटल लॉजिक सम्मेलनों के बाद, डेटा लाइनों को DQ लाइनों के रूप में जाना जाता है।) उच्च होने पर, ये सिग्नल डेटा I/O को दबा देते हैं। डेटा लिखने के साथ, डेटा वास्तव में डीरैम को नहीं लिखा जाता है। जब पढ़ने के चक्र से पहले उच्च दो चक्रों पर जोर दिया जाता है, तो पढ़ा गया डेटा चिप से आउटपुट नहीं होता है। x16 मेमोरी चिप या डीआईएमएम पर प्रति 8 बिट्स में एक डीक्यूएम लाइन होती है।
कमांड सिग्नल
- RAS, पंक्ति पता स्ट्रोब। नाम के अतिरिक्त, यह नहीं एक स्ट्रोब है, किन्तु केवल एक कमांड बिट है। साथ CAS और WE, यह आठ कमांडों में से एक का चयन करता है।
- CAS, स्तंभ पता स्ट्रोब। यह भी स्ट्रोब नहीं है, किन्तु कमांड बिट है। साथ RAS और WE, यह आठ कमांडों में से एक का चयन करता है।
- WE, सक्षम लिखें। साथ RAS और CAS, यह आठ कमांडों में से एक का चयन करता है। यह सामान्यतः रीड-लाइक कमांड को राइट-लाइक कमांड से अलग करता है।
बैंक चयन (बीएएन)
एसडीआरएएम उपकरणों को आंतरिक रूप से दो, चार या आठ स्वतंत्र आंतरिक डेटा बैंकों में विभाजित किया गया है। एक से तीन बैंक पता इनपुट (बीए0, बीए1 और बीए2) का उपयोग यह चुनने के लिए किया जाता है कि किस बैंक को कमांड निर्देशित किया जाता है।
एड्रेसिंग (A10/An)
कई कमांड पता इनपुट पिन पर प्रस्तुत पते का भी उपयोग करते हैं। कुछ कमांड, जो या तो एक पते का उपयोग नहीं करते हैं, या एक स्तंभ पता प्रस्तुत करते हैं, वे वेरिएंट चुनने के लिए A10 का भी उपयोग करते हैं।
कमांड
एसडीआर एसडीआरएएम कमांड को निम्नानुसार परिभाषित किया गया है:
CS | RAS | CAS | WE | BAn | A10 | An | कमांड |
---|---|---|---|---|---|---|---|
H | x | x | x | x | x | x | कमांड अवरोध (कोई ऑपरेशन नहीं) |
L | H | H | H | x | x | x | कोई ऑपरेशन नहीं |
L | H | H | L | x | x | x | बर्स्ट टर्मिनेट: किसी बर्स्ट रीड या बर्स्ट राइट को प्रगति पर रोकें |
L | H | L | H | किनारा | L | स्तंभ | पढ़ें: वर्तमान में सक्रिय पंक्ति से डेटा का विस्फोट पढ़ें |
L | H | L | H | किनारा | H | स्तंभ | ऑटो प्रीचार्ज के साथ पढ़ें: ऊपर के रूप में, और प्रीचार्ज (निकट पंक्ति) जब किया जाता है |
L | H | L | L | किनारा | L | स्तंभ | लिखें: वर्तमान में सक्रिय पंक्ति में डेटा का बर्स्ट लिखें |
L | H | L | L | किनारा | H | स्तंभ | ऑटो प्रीचार्ज के साथ लिखें: जैसा कि ऊपर, और प्रीचार्ज (निकट पंक्ति) जब किया जाता है |
L | L | H | H | किनारा | पंक्ति | सक्रिय (सक्रिय): पढ़ने और लिखने के कमांडों के लिए एक पंक्ति खोलें | |
L | L | H | L | किनारा | L | x | प्रीचार्ज: चयनित बैंक की वर्तमान पंक्ति को निष्क्रिय (बंद) करें |
L | L | H | L | x | H | x | प्रीचार्ज ऑल: सभी बैंकों की वर्तमान पंक्ति को निष्क्रिय (बंद) करें |
L | L | L | H | x | x | x | ऑटो रिफ्रेश: आंतरिक काउंटर का उपयोग करके प्रत्येक बैंक की एक पंक्ति को रिफ्रेश करें। सभी बैंकों को प्रीचार्ज किया जाना चाहिए। |
L | L | L | L | 0 0 | मोड | लोड मोड रजिस्टर: डीरैम चिप को कॉन्फ़िगर करने के लिए A0 से A9 लोड किए जाते हैं।
सबसे महत्वपूर्ण सेटिंग सीएएस विलंबता (2 या 3 चक्र) और बर्स्ट लंबाई (1, 2, 4 या 8 चक्र) हैं |
सभी एसडीआरएएम पीढ़ी (एसडीआर और डीडीआरएक्स) परिवर्तनों के साथ अनिवार्य रूप से समान कमांड का उपयोग करते हैं:
- अतिरिक्त पता बिट्स बड़े उपकरणों का समर्थन करने के लिए
- अतिरिक्त बैंक बिट्स का चयन करें
- व्यापक मोड रजिस्टर (डीडीआर2 और ऊपर 13 बिट्स का उपयोग करें, A0-A12)
- अतिरिक्त विस्तारित मोड रजिस्टर (बैंक एड्रेस बिट्स द्वारा चयनित)
- डीडीआर2 बर्स्ट टर्मिनेट कमांड को हटाता है; डीडीआर3 इसे ZQ बिटांकन के रूप में पुन: असाइन करता है
- डीडीआर3 और डीडीआर4 रीड एंड राइट कमांड के समय A12 का उपयोग फट चॉप, हाफ-लेंथ डेटा ट्रांसफर को निरुपित करने के लिए करते हैं
- डीडीआर4 एक्टिवेट कमांड की कमांड एनकोडिंग। एक नया संकेत ACT इसे नियंत्रित करता है, जिसके समय अन्य नियंत्रण रेखाएँ पंक्ति पता बिट्स 16, 15 और 14 के रूप में उपयोग की जाती हैं। जब ACT उच्च है, अन्य कमांड उपरोक्त के समान हैं।
निर्माण और संचालन
उदाहरण के लिए, एक '512 एमबी' एसडीआरएएम डीआईएमएम (जिसमें 512 एमबी सम्मिलित है), आठ या नौ एसडीआरएएम चिप्स से बना हो सकता है, प्रत्येक में 512 एमबी स्टोरेज होता है, और प्रत्येक डीआईएमएम की 64- या 72-बिट चौड़ाई में 8 बिट्स का योगदान देता है। एक विशिष्ट 512 एमबिट एसडीआरएएम चिप में आंतरिक रूप से चार स्वतंत्र 16 एमबी मेमोरी बैंक होते हैं। प्रत्येक बैंक 16,384 बिट्स की 8,192 पंक्तियों की एक सरणी है। (2048 8-बिट कॉलम)। एक बैंक या तो निष्क्रिय है, सक्रिय है, या एक से दूसरे में बदल रहा है।[6]
सक्रिय कमांड निष्क्रिय बैंक को सक्रिय करता है। यह एक दो-बिट बैंक पता (BA0-BA1) और एक 13-बिट पंक्ति पता (A0-A12) प्रस्तुत करता है, और उस पंक्ति को सभी 16,384 कॉलम सेंस एम्पलीफायरों के बैंक की सरणी में पढ़ने का कारण बनता है। इसे ओपनिंग रो के नाम से भी जाना जाता है। इस ऑपरेशन का उस पंक्ति के गतिशील (कैपेसिटिव) मेमोरी स्टोरेज सेल्स को रीफ्रेश करने वाली मेमोरी का साइड इफेक्ट है।
एक बार जब पंक्ति सक्रिय हो जाती है या खोली जाती है, तो उस पंक्ति के लिए पढ़ने और लिखने के कमांड संभव होते हैं। सक्रियण को पढ़ने या लिखने से पहले न्यूनतम समय की आवश्यकता होती है जिसे पंक्ति-से-स्तंभ विलंब या tRCD कहा जाता है। इस बार, घड़ी की अवधि के अगले बहु तक गोल, एक सक्रिय कमांड और पढ़ने या लिखने के कमांड के बीच प्रतीक्षा चक्रों की न्यूनतम संख्या निर्दिष्ट करता है। इन प्रतीक्षा चक्रों के समय, अन्य बैंकों को अतिरिक्त कमांड भेजे जा सकते हैं; क्योंकि प्रत्येक बैंक पूरी तरह से स्वतंत्र रूप से कार्य करता है।
दोनों पढ़ने और लिखने के कमांडों को कॉलम पते की आवश्यकता होती है। क्योंकि प्रत्येक चिप एक समय में आठ बिट्स डेटा तक पहुंचती है, इसलिए 2,048 संभावित स्तंभ पते हैं, इस प्रकार केवल 11 पता पंक्तियों (A0-A9, A11) की आवश्यकता होती है।
जब एक रीड कमांड जारी किया जाता है, तो कॉन्फ़िगर किए गए सीएएस विलंबता के आधार पर, एसडीरैम कुछ घड़ी चक्रों के बाद घड़ी के बढ़ते किनारे के लिए डीक्यू लाइनों पर संबंधित आउटपुट डेटा का उत्पादन करेगा। फट के बाद के शब्दों को बाद के बढ़ते घड़ी किनारों के लिए समय पर उत्पादित किया जाएगा।
एक राइट कमांड उसी बढ़ते क्लॉक एज के समय डीक्यू लाइनों पर लिखे जाने वाले डेटा के साथ होता है। यह सुनिश्चित करना मेमोरी कंट्रोलर का कर्तव्य है कि एसडीआरएएम उसी समय डीक्यू लाइनों पर रीड डेटा नहीं चला रहा है, जब उसे उन लाइनों पर राइट डेटा ड्राइव करने की आवश्यकता होती है। यह रीड बर्स्ट समाप्त होने तक प्रतीक्षा करके, रीड बर्स्ट को समाप्त करके या डीक्यूएम नियंत्रण रेखा का उपयोग करके किया जा सकता है।
जब मेमोरी नियंत्रक को एक अलग पंक्ति का उपयोग करने की आवश्यकता होती है, तो उसे पहले उस बैंक के संवेदक एम्पलीफायरों को एक निष्क्रिय अवस्था में लौटाना चाहिए, जो अगली पंक्ति को समझने के लिए तैयार हो। इसे प्रीचार्ज ऑपरेशन या पंक्ति को बंद करने के रूप में जाना जाता है। एक प्रीचार्ज को स्पष्ट रूप से कमांड दिया जा सकता है, या इसे पढ़ने या लिखने के संचालन के समापन पर स्वचालित रूप से निष्पादित किया जा सकता है। दोबारा, न्यूनतम समय है, पंक्ति प्रीचार्ज देरी, tRP, जो उस पंक्ति के पूरी तरह से बंद होने से पहले समाप्त हो जाना चाहिए और इसलिए उस बैंक पर एक और सक्रिय कमांड प्राप्त करने के लिए बैंक निष्क्रिय है।
चूँकि एक पंक्ति को रिफ्रेश करना इसे सक्रिय करने का एक स्वचालित दुष्प्रभाव है, ऐसा होने के लिए एक न्यूनतम समय होता है, जिसके लिए न्यूनतम पंक्ति पहुँच समय tRAS विलंब की आवश्यकता होती है जो एक पंक्ति को खोलने वाले सक्रिय कमांड और इसे बंद करने वाले संबंधित प्रीचार्ज कमांड के बीच होता है। यह सीमा सामान्यतः पंक्ति में वांछित पढ़ने और लिखने के कमांडों से बौनी होती है, इसलिए इसके मूल्य का विशिष्ट प्रदर्शन पर बहुत कम प्रभाव पड़ता है।
कमांड इंटरैक्शन
नो ऑपरेशन कमांड की सदैव अनुमति दी जाती है जबकि लोड मोड रजिस्टर कमांड के लिए आवश्यक है कि सभी बैंक निष्क्रिय हों और परिवर्तनों के प्रभावी होने के लिए बाद में देरी हो। ऑटो रिफ्रेश कमांड के लिए यह भी आवश्यक है कि सभी बैंक निष्क्रिय रहें और चिप को निष्क्रिय अवस्था में वापस लाने के लिए एक ताज़ा चक्र समय tRFC लें। (यह समय आमतौर पर tRCD+tRP के बराबर होता है।) एक निष्क्रिय बैंक पर केवल एक ही अन्य कमांड की अनुमति है जो सक्रिय कमांड है। पंक्ति पूरी तरह से खुली होने से पहले यह tRCD के ऊपर बताए अनुसार लेता है और कमांड को पढ़ने और लिखने को स्वीकार कर सकता है।
जब कोई बैंक खुला होता है, तो चार कमांडों की अनुमति होती है: पढ़ें, लिखें, बर्स्ट टर्मिनेट करें और प्रीचार्ज करें। पढ़ने और लिखने के कमांड फटने लगते हैं, जिन्हें कमांडों का पालन करके बाधित किया जा सकता है।
रीड बर्स्ट को बाधित करना
रीड कमांड के बाद किसी भी समय रीड, बर्स्ट टर्मिनेट या प्रीचार्ज कमांड जारी किया जा सकता है, और कॉन्फ़िगर किए गए सीएएस लेटेंसी के बाद रीड बर्स्ट को बाधित करेगा। इसलिए यदि चक्र 0 पर एक पठन कमांड जारी किया जाता है, चक्र 2 पर एक और पठन कमांड जारी किया जाता है, और सीएएस विलंबता 3 है, तो पहला पठन कमांड चक्र 3 और 4 के समय डेटा को बाहर निकालना प्रारंभ कर देगा, फिर दूसरे पठन से परिणाम कमांड चक्र 5 से प्रारंभ होता हुआ दिखाई देगा।
यदि चक्र 2 पर जारी कमांड बर्स्ट टर्मिनेट, या सक्रिय बैंक का प्रीचार्ज है, तो चक्र 5 के समय कोई आउटपुट उत्पन्न नहीं होगा।
चूंकि इंटरप्टिंग रीड किसी भी सक्रिय बैंक के लिए हो सकता है, एक प्रीचार्ज कमांड केवल रीड बर्स्ट को बाधित करेगा यदि यह एक ही बैंक या सभी बैंकों के लिए है; किसी दूसरे बैंक को प्रीचार्ज कमांड रीड बर्स्ट को बाधित नहीं करेगा।
राइट कमांड द्वारा रीड बर्स्ट को बाधित करना संभव है, किन्तु अधिक कठिन है। यह किया जा सकता है यदि डीक्यूएम सिग्नल का उपयोग एसडीआरएएम से आउटपुट को दबाने के लिए किया जाता है ताकि मेमोरी नियंत्रक डीक्यू लाइनों पर एसडीआरएएम को लिखने के संचालन के समय में डेटा चला सके। क्योंकि रीड डेटा पर डीक्यूएम के प्रभाव में दो चक्रों की देरी होती है, किन्तु राइट डेटा पर डीक्यूएम का प्रभाव तत्काल होता है, डीक्यूएम को राइट कमांड से कम से कम दो चक्र पहले प्रारंभ (रीड डेटा को मास्क करने के लिए) किया जाना चाहिए, किन्तु राइट कमांड के चक्र (यह मानते हुए कि राइट कमांड का प्रभाव होना है) के लिए कम किया जाना चाहिए।
केवल दो घड़ी चक्रों में ऐसा करने के लिए एसडीआरएएम को घड़ी के किनारे पर अपने आउटपुट को बंद करने के समय के बीच सावधानीपूर्वक समन्वय की आवश्यकता होती है और निम्नलिखित घड़ी किनारे पर लिखने के लिए डेटा को एसडीआरएएम को इनपुट के रूप में आपूर्ति की जानी चाहिए। यदि पर्याप्त समय की अनुमति देने के लिए घड़ी की आवृत्ति बहुत अधिक है, तो तीन चक्रों की आवश्यकता हो सकती है।
यदि रीड कमांड में ऑटो-प्रीचार्ज सम्मिलित है, तो प्रीचार्ज इंटरप्टिंग कमांड के समान चक्र प्रारंभ करता है।
बर्स्ट ऑर्डरिंग
सीपीयू कैश के साथ एक आधुनिक माइक्रोप्रोसेसर सामान्यतः कैश लाइनों की इकाइयों में मेमोरी एक्सेस करेगा। 64-बाइट कैश लाइन को स्थानांतरित करने के लिए 64-बिट डीआईएमएम के लिए लगातार आठ एक्सेस की आवश्यकता होती है, जो आठ-शब्द बर्स्ट मोड करने के लिए मोड रजिस्टर का उपयोग करके एसडीआरएएम चिप्स को कॉन्फ़िगर करके एकल पढ़ने या लिखने के कमांड से ट्रिगर ( कंप्यूटिंग) किया जा सकता है। एक कैश लाइन लाने को सामान्यतः एक विशेष पते से पढ़ने के द्वारा ट्रिगर किया जाता है, और एसडीआरएएम कैश लाइन के महत्वपूर्ण शब्द को पहले स्थानांतरित करने की अनुमति देता है। (यहाँ शब्द एसडीआरएएम चिप या डीआईएमएम की चौड़ाई को संदर्भित करता है, जो एक विशिष्ट डीआईएमएम के लिए 64 बिट्स है।) एसडीआरएएम चिप्स कैश लाइन में शेष शब्दों के क्रम के लिए दो संभावित सम्मेलनों का समर्थन करते हैं।
बर्स्ट सदैव बीएल के गुणकों पर प्रारंभ होने वाले बीएल लगातार शब्दों के एक संरेखित ब्लॉक तक पहुंचते हैं। इसलिए, उदाहरण के लिए, चार से सात तक किसी भी कॉलम पते पर चार-शब्द की बर्स्ट पहुंच चार से सात शब्दों को वापस कर देगी। चूँकि, कमांड, अनुरोधित पते और कॉन्फ़िगर किए गए बर्स्ट प्रकार के विकल्प पर निर्भर करता है: अनुक्रमिक या इंटरलीव्ड। सामान्यतः, एक मेमोरी कंट्रोलर को एक या दूसरे की आवश्यकता होगी। जब बर्स्ट की लंबाई एक या दो होती है, तो बर्स्ट प्रकार कोई अर्थ नहीं रखता है। एक बर्स्ट लेंथ के लिए, अनुरोधित शब्द ही एकमात्र ऐसा शब्द है जिस तक पहुँचा जा सकता है। दो की बर्स्ट लंबाई के लिए, अनुरोधित शब्द को पहले एक्सेस किया जाता है, और संरेखित ब्लॉक में दूसरे शब्द को दूसरे स्थान पर एक्सेस किया जाता है। यह निम्नलिखित शब्द है यदि एक सम पता निर्दिष्ट किया गया था, और पिछला शब्द यदि एक विषम पता निर्दिष्ट किया गया था।
अनुक्रमिक बर्स्ट मोड (कंप्यूटिंग) के लिए, बाद के शब्दों को बढ़ते पते के क्रम में एक्सेस किया जाता है, अंत तक पहुंचने पर ब्लॉक की प्रारंभ में वापस लपेटा जाता है। इसलिए, उदाहरण के लिए, चार की बर्स्ट लंबाई और पांच के अनुरोधित कॉलम पते के लिए, शब्दों को 5-6-7-4 के क्रम में एक्सेस किया जाएगा। यदि बर्स्ट की लंबाई आठ थी, तो एक्सेस ऑर्डर 5-6-7-0-1-2-3-4 होगा। यह कॉलम एड्रेस में एक काउंटर जोड़कर और बर्स्ट लेंथ से आगे कैरी को अनदेखा करके किया जाता है। इंटरलीव्ड बर्स्ट मोड काउंटर और एड्रेस के बीच एक्सक्लूसिव या ऑपरेशन का उपयोग करके एड्रेस की गणना करता है। पांच के समान आरंभिक पते का उपयोग करते हुए, चार-शब्द का बर्स्ट 5-4-7-6 के क्रम में शब्दों को लौटाएगा। आठ शब्दों का विस्फोट 5-4-7-6-1-0-3-2 होगा।[11] चूंकि मनुष्यों के लिए अधिक भ्रमित करने वाला, यह हार्डवेयर में प्रायुक्त करना आसान हो सकता है, और इंटेल द्वारा अपने माइक्रोप्रोसेसरों के लिए इसे प्राथमिकता दी जाती है।[citation needed]
यदि अनुरोधित कॉलम पता एक ब्लॉक की प्रारंभ में है, तो दोनों बर्स्ट मोड (अनुक्रमिक और इंटरलीव्ड) समान अनुक्रमिक अनुक्रम 0-1-2-3-4-5-6-7 में डेटा लौटाते हैं। अंतर केवल महत्वपूर्ण-शब्द-प्रथम क्रम में मेमोरी से कैश लाइन लाने पर ही अर्थ रखता है।
मोड रजिस्टर
एकल डाटा दर एसडीआरएएम में एक एकल 10-बिट प्रोग्रामेबल मोड रजिस्टर है। बाद में डबल-डेटा-दर एसडीआरएएम मानक अतिरिक्त मोड रजिस्टर जोड़ते हैं, जिन्हें बैंक एड्रेस पिन का उपयोग करके संबोधित किया जाता है। एसडीआर एसडीरैम के लिए, बैंक एड्रेस पिन और एड्रेस लाइन A10 और ऊपर की उपेक्षा की जाती है, किन्तु एक मोड रजिस्टर राइट के समय शून्य होना चाहिए।
बिट्स M9 से M0 हैं, लोड मोड रजिस्टर चक्र के समय पता लाइनों A9 से A0 पर प्रस्तुत किए गए हैं।
- M9: बर्स्ट मोड लिखें। यदि 0, राइट्स रीड बर्स्ट लेंथ और मोड का उपयोग करते हैं। यदि 1, सभी लेखन गैर-विस्फोट (एकल स्थान) हैं।
- M8, M7: ऑपरेटिंग मोड। आरक्षित, और 00 होना चाहिए।
- M6, M5, M4: सीएएस विलंबता। सामान्यतः केवल 010 (CL2) और 011 (CL3) कानूनी होते हैं। चिप से रीड कमांड और डेटा आउटपुट के बीच चक्रों की संख्या निर्दिष्ट करता है। नैनोसेकंड में इस मूल्य पर चिप की मौलिक सीमा होती है; आरंभीकरण के समय, मेमोरी नियंत्रक को उस सीमा को चक्रों में अनुवाद करने के लिए घड़ी की आवृत्ति के अपने ज्ञान का उपयोग करना चाहिए।
- M3: बर्स्ट टाइप। 0 - अनुक्रमिक बर्स्ट ऑर्डरिंग का अनुरोध करता है, जबकि 1 इंटरलीव्ड बर्स्ट ऑर्डरिंग का अनुरोध करता है।
- M2, M1, M0: बर्स्ट लेंथ। 000, 001, 010 और 011 के मान क्रमशः 1, 2, 4 या 8 शब्दों के बर्स्ट आकार को निर्दिष्ट करते हैं। प्रत्येक रीड (और राइट, यदि M9 0 है) तब तक कई एक्सेस निष्पादित करेगा, जब तक कि एक बर्स्ट स्टॉप या अन्य कमांड द्वारा बाधित न हो। 111 का मान पूर्ण-पंक्ति बर्स्ट निर्दिष्ट करता है। फट बाधित होने तक जारी रहेगा। पूर्ण-पंक्ति बर्स्ट की अनुमति केवल अनुक्रमिक बर्स्ट प्रकार के साथ है।
बाद में (डबल डेटा दर) एसडीआरएएम मानक अधिक मोड रजिस्टर बिट्स का उपयोग करते हैं, और अतिरिक्त मोड रजिस्टर प्रदान करते हैं जिन्हें विस्तारित मोड रजिस्टर कहा जाता है। लोड मोड रजिस्टर कमांड के समय रजिस्टर नंबर बैंक एड्रेस पिन पर एन्कोड किया गया है। उदाहरण के लिए, डीडीआर2 एसडीरैम में 13-बिट मोड रजिस्टर, 13-बिट विस्तारित मोड रजिस्टर नंबर 1 (ईएमआर1) और 5-बिट विस्तारित मोड रजिस्टर नंबर 2 (ईएमआर2) है।
ऑटो रिफ्रेश
प्रत्येक बैंक में प्रत्येक पंक्ति को खोलकर और बंद करके (सक्रिय और प्रीचार्जिंग) करके रैम चिप को रिफ्रेश करना संभव है। चूँकि, मेमोरी कंट्रोलर को सरल बनाने के लिए, एसडीरैम चिप्स एक ऑटो रिफ्रेश कमांड का समर्थन करता है, जो एक साथ प्रत्येक बैंक में एक पंक्ति में इन कार्यों को करता है। एसडीआरएएम एक आंतरिक काउंटर भी रखता है, जो सभी संभावित पंक्तियों पर पुनरावृति करता है। मेमोरी कंट्रोलर को प्रत्येक रिफ्रेश अंतराल (tREF = 64 ms एक सामान्य मूल्य है) में पर्याप्त संख्या में ऑटो रिफ्रेश कमांड (प्रति पंक्ति एक, उदाहरण में 8192 हम उपयोग कर रहे हैं) जारी करना चाहिए। यह आदेश जारी होने पर सभी बैंकों को निष्क्रिय (बंद, प्रीचार्ज) होना चाहिए।
कम शक्ति मोड
जैसा कि उल्लेख किया गया है, घड़ी सक्षम (सीकेई) इनपुट का उपयोग घड़ी को एसडीरैम में प्रभावी रूप से रोकने के लिए किया जा सकता है। CKE इनपुट को घड़ी के प्रत्येक बढ़ते किनारे का नमूना लिया जाता है, और यदि यह कम है, तो सीकेई की जाँच के अतिरिक्त अन्य सभी उद्देश्यों के लिए घड़ी के अगले बढ़ते किनारे को अनदेखा कर दिया जाता है। जब तक सीकेई कम है, तब तक घड़ी की दर बदलने या घड़ी को पूरी तरह से बंद करने की अनुमति है।
यदि एसडीआरएएम संचालन करते समय सीकेई को कम किया जाता है, तो सीकेई फिर से उठाए जाने तक यह बस जगह में जमा देता है।
यदि एसडीआरएएम निष्क्रिय है (सभी बैंकों को प्रीचार्ज किया गया है, कोई कमांड प्रगति पर नहीं है) जब सीकेई को कम किया जाता है, तो एसडीआरएएम स्वचालित रूप से पावर-डाउन मोड में प्रवेश करता है, जब तक कि सीकेई को फिर से उठाया नहीं जाता तब तक न्यूनतम विद्युत की व्यय होती है। यह अधिकतम रीफ्रेश अंतराल tREF से अधिक समय तक नहीं रहना चाहिए, या मेमोरी सामग्री खो सकती है। अतिरिक्त विद्युत बचत के लिए इस समय घड़ी को पूरी तरह से बंद करना कानूनी है।
अंत में, यदि एसडीआरएएम को ऑटो-रिफ्रेश कमांड भेजे जाने के साथ ही सीकेई को कम किया जाता है, तो एसडीआरएएम सेल्फ-रिफ्रेश मोड में प्रवेश करता है। यह पावर डाउन की तरह है, किन्तु आवश्यक होने पर आंतरिक रिफ्रेश चक्र उत्पन्न करने के लिए एसडीआरएएम ऑन-चिप टाइमर का उपयोग करता है। इस समय घड़ी को रोका जा सकता है। जबकि सेल्फ-रिफ्रेश मोड पावर-डाउन मोड की तुलना में थोड़ी अधिक विद्युत की खपत करता है, यह मेमोरी कंट्रोलर को पूरी तरह से अक्षम करने की अनुमति देता है, जो सामान्यतः अंतर की तुलना में अधिक होता है।
बैटरी चालित उपकरणों के लिए डिज़ाइन किया गया एसडीरैम कुछ अतिरिक्त विद्युत-बचत विकल्प प्रदान करता है। एक है तापमान पर निर्भर रिफ्रेश; एक ऑन-चिप तापमान संवेदक रिफ्रेश दर को सदैव सबसे खराब स्थिति में चलाने के बजाय कम तापमान पर कम करता है। एक और चयनात्मक रिफ्रेश है, जो डीरैम सरणी के एक हिस्से में सेल्फ-रिफ्रेश को सीमित करता है। रीफ्रेश किया गया बिट विस्तारित मोड रजिस्टर का उपयोग करके कॉन्फ़िगर किया गया है। तीसरा, मोबाइल डीडीआर (एलपीडीडीआर) और एलपीडीडीआर2 में प्रायुक्त किया गया डीप पावर डाउन मोड है, जो मेमोरी को अमान्य कर देता है और इससे बाहर निकलने के लिए पूर्ण पुनर्संरचना की आवश्यकता होती है। यह सीकेई को कम करते हुए बर्स्ट टर्मिनेट कमांड भेजकर सक्रिय होता है।
डीडीआर एसडीआरएएम प्रीफेच आर्किटेक्चर
डीडीआर एसडीआरएएम मेमोरी में एक सामान्य भौतिक पंक्ति पर स्थित कई डेटा शब्दों तक त्वरित और आसान पहुंच की अनुमति देने के लिए प्रीफैच आर्किटेक्चर को नियोजित करता है।
प्रीफैच आर्किटेक्चर डीरैम तक मेमोरी एक्सेस की विशिष्ट विशेषताओं का लाभ उठाता है। विशिष्ट डीरैम मेमोरी ऑपरेशंस में तीन चरण सम्मिलित होते हैं: बिटलाइन प्रीचार्ज, रो एक्सेस, कॉलम एक्सेस। रो एक्सेस एक रीड ऑपरेशन का दिल है, क्योंकि इसमें डीरैम मेमोरी सेल्स में छोटे संकेतों की सावधानीपूर्वक संवेदन सम्मिलित है; यह मेमोरी ऑपरेशन का सबसे धीमा चरण है। चूँकि, एक बार एक पंक्ति को पढ़ने के बाद, बाद के कॉलम उसी पंक्ति तक पहुँचते हैं, जो बहुत तेज़ हो सकता है, क्योंकि अर्थ प्रवर्धक भी कुंडी के रूप में कार्य करते हैं। संदर्भ के लिए, 1 गीगाबिट की एक पंक्ति[6] डीडीआर3 डिवाइस 2,048 बिट चौड़ा है, इसलिए आंतरिक रूप से 2,048 बिट्स को पंक्ति पहुंच चरण के समय 2,048 अलग अर्थ एम्पलीफायरों में पढ़ा जाता है। डीआरएएम की गति के आधार पर पंक्ति पहुंच में 50 नैनोसेकंड लग सकते हैं, जबकि खुली पंक्ति से कॉलम का उपयोग 10 एनएस से कम है।
पारंपरिक डीआरएएम आर्किटेक्चर ने खुले पंक्ति पर बिट्स तक तेजी से कॉलम पहुंच का समर्थन किया है। 2,048 बिट चौड़ी पंक्ति के साथ 8-बिट-चौड़ी मेमोरी चिप के लिए, पंक्ति पर 256 डेटावर्ड्स (2048/8) में से किसी तक पहुंच बहुत तेज हो सकती है, बशर्ते अन्य पंक्तियों में कोई हस्तक्षेप न हो।
पुरानी फास्ट कॉलम एक्सेस पद्धति का दोष यह था कि पंक्ति में प्रत्येक अतिरिक्त डेटावार्ड के लिए एक नया कॉलम पता भेजा जाना था। पता बस को डेटा बस के समान आवृत्ति पर संचालित करना था। प्रीफ़ेच आर्किटेक्चर एकल पते के अनुरोध को एकाधिक डेटा शब्दों में परिणत करने की अनुमति देकर इस प्रक्रिया को सरल बनाता है।
प्रीफैच बफर आर्किटेक्चर में, जब एक पंक्ति में मेमोरी एक्सेस होती है, तो बफर पंक्ति पर आसन्न डेटा शब्दों के एक सेट को पकड़ लेता है और उन्हें अलग-अलग कॉलम की आवश्यकता के बिना आईओ पिन पर रैपिड-फायर अनुक्रम में पढ़ता है (उन्हें फट जाता है)। पता अनुरोध। यह मानता है कि सीपीयू मेमोरी में आसन्न डेटावर्ड्स चाहता है, जो व्यवहार में अक्सर होता है। उदाहरण के लिए, डीडीआर1 में, दो आसन्न डेटा शब्दों को प्रत्येक चिप से एक ही घड़ी चक्र में पढ़ा जाएगा और प्री-फ़ेच बफर में रखा जाएगा। प्रत्येक शब्द तब घड़ी चक्र के लगातार बढ़ते और गिरते किनारों पर प्रसारित किया जाएगा। इसी तरह, डीडीआर2 में 4n प्री-फ़ेच बफ़र के साथ, लगातार चार डेटा शब्द पढ़े जाते हैं और बफ़र में रखे जाते हैं, जबकि एक घड़ी, जो डीडीआर की आंतरिक घड़ी से दोगुनी तेज़ होती है, प्रत्येक शब्द को लगातार बढ़ते और गिरते किनारे पर प्रसारित करती है। तेज बाहरी घड़ी [12]
प्रीफैच बफर डेप्थ को कोर मेमोरी फ्रीक्वेंसी और IO फ्रीक्वेंसी के बीच के अनुपात के रूप में भी माना जा सकता है। 8n प्रीफ़ेच आर्किटेक्चर (जैसे डीडीआर3) में, IOs मेमोरी कोर की तुलना में 8 गुना तेज़ी से काम करेगा (प्रत्येक मेमोरी एक्सेस के परिणामस्वरूप IOs पर 8 डेटावर्ड्स फट जाते हैं)। इस प्रकार एक 200 मेगाहर्ट्ज मेमोरी कोर आईओ के साथ संयुक्त है जो प्रत्येक आठ गुना तेज (1600 मेगाबिट्स प्रति सेकंड) संचालित करता है। यदि मेमोरी में 16 IOs हैं, तो कुल रीड बैंडविड्थ 200 MHz x 8 डेटावर्ड्स/एक्सेस x 16 IOs = 25.6 गीगाबिट्स प्रति सेकंड (Gbit/s) या 3.2 गीगाबाइट्स प्रति सेकंड (GB/s) होगी। एकाधिक डीआरएएम चिप्स वाले मॉड्यूल तदनुसार उच्च बैंडविड्थ प्रदान कर सकते हैं।
एसडीआरएएम की प्रत्येक पीढ़ी का एक अलग प्रीफ़ेच बफर आकार होता है:
- डीडीआर एसडीरैम का प्रीफ़ेच बफर आकार 2n है (प्रति मेमोरी एक्सेस के लिए दो डेटावर्ड्स)
- डीडीआर2 एसडीरैम का प्रीफ़ेच बफर आकार 4n है (चार डेटावर्ड्स प्रति मेमोरी एक्सेस)
- डीडीआर3 एसडीरैम का प्रीफ़ेच बफर आकार 8n है (आठ डेटावर्ड प्रति मेमोरी एक्सेस)
- डीडीआर4 एसडीरैम का प्रीफ़ेच बफर आकार 8n है (आठ डेटावर्ड प्रति मेमोरी एक्सेस)
- डीडीआर5 एसडीरैम का प्रीफ़ेच बफर आकार 8n है; एक अतिरिक्त मोड 16n है
पीढ़ी
प्रकार | फीचर में बदलाव |
---|---|
एसडीरैम |
|
डीडीआर1 |
|
डीडीआर2 | पहुंच ≥4 शब्द है
"बर्स्ट टर्मिनेट" हटा दिया गया समानांतर में उपयोग की जाने वाली 4 इकाइयाँ 1.25 - 5 एनएस प्रति चक्र आंतरिक संचालन 1/2 घड़ी की दर पर हैं। संकेत: एसएसटीएल_18 (1.8V)[13] |
डीडीआर3 | पहुंच ≥8 शब्द है
संकेत: एसएसटीएल_15 (1.5V)[13] |
डीडीआर4 | Vcc ≤ 1.2 V पॉइंट-टू-पॉइंट (प्रति चैनल एकल मॉड्यूल) |
एसडीआर
मूल रूप से एसडीआरएएम के रूप में जाना जाता है, एकल डेटा दर एसडीआरएएम एक कमांड को स्वीकार कर सकता है और प्रति घड़ी चक्र में डेटा का एक शब्द स्थानांतरित कर सकता है। चिप्स विभिन्न प्रकार के डेटा बस आकार (सामान्यतः 4, 8 या 16 बिट्स) के साथ बनाए जाते हैं, किन्तु चिप्स को सामान्यतः 168-पिन डीआईएमएम में इकट्ठा किया जाता है जो 64 (गैर-ईसीसी) या 72 (ईसीसी मेमोरी) बिट्स को पढ़ता या लिखता है। समय।
डेटा बस का उपयोग जटिल है और इस प्रकार एक जटिल डीरैम कंट्रोलर सर्किट की आवश्यकता होती है। ऐसा इसलिए है क्योंकि डीरैम में लिखे गए डेटा को राइट कमांड के समान चक्र में प्रस्तुत किया जाना चाहिए, किन्तु रीड कमांड के बाद आउटपुट 2 या 3 चक्रों को पढ़ता है। डीरैम नियंत्रक को यह सुनिश्चित करना चाहिए कि एक ही समय में पढ़ने और लिखने के लिए डेटा बस की आवश्यकता नहीं है।
विशिष्ट एसडीआर एसडीरैम घड़ी की दरें क्रमशः 66, 100, और 133 MHz (15, 10 और 7.5 ns की अवधि) हैं, जिन्हें पीसी66, पीसी100 और पीसी133 के रूप में दर्शाया गया है। 200 मेगाहर्ट्ज तक की घड़ी की दरें उपलब्ध थीं। यह 3.3 V के वोल्टेज पर काम करता है।
इस प्रकार का एसडीआरएएम डीडीआर वेरिएंट की तुलना में धीमा है, क्योंकि डेटा का केवल एक शब्द प्रति घड़ी चक्र (एकल डेटा दर) प्रसारित होता है। किन्तु यह प्रकार अपने पूर्ववर्ती विस्तारित डेटा बाहर घूंट (ईडीओ-रैम) और फास्ट पेज मोड डीरैम (एफपीएम-रैम) से भी तेज है, जिसमें डेटा के एक शब्द को स्थानांतरित करने के लिए सामान्यतः दो या तीन घड़ियां लगती हैं।
पीसी66
पीसी66 संयुक्त इलेक्ट्रॉन उपकरण इंजीनियरिंग परिषद द्वारा परिभाषित आंतरिक हटाने योग्य कंप्यूटर रैंडम एक्सेस मेमोरी मानक को संदर्भित करता है। पीसी66 तुल्यकालिक डीरैम है जो 66.66 मेगाहर्ट्ज की क्लॉक फ्रीक्वेंसी पर, 64-बिट बस पर, 3.3 V के वोल्टेज पर काम कर रहा है। पीसी66 168-पिन डीआईएमएम और 144-पिन SO-डीआईएमएम फॉर्म फैक्टर में उपलब्ध है। सैद्धांतिक बैंडविड्थ 533 एमबी/एस है। (1 एमबी/एस = एक मिलियन बाइट्स प्रति सेकंड)
इस मानक का उपयोग मूल इंटेल पेंटियम (P5 माइक्रोआर्किटेक्चर) और एएमडी के6-आधारित पीसी द्वारा किया गया था। यह बेज पावर मैक जी3, प्रारंभिक आईबुक्स और पावरबुक जी3s में भी उपलब्ध है। इसका उपयोग 66 मेगाहर्ट्ज सामने की ओर बस के साथ कई प्रारंभिक इंटेल सेलेरॉन प्रणाली में भी किया जाता है। इसे पीसी100 और पीसी133 मानकों द्वारा प्रतिस्थापित किया गया था।
पीसी100
पीसी100 संयुक्त इलेक्ट्रॉन डिवाइस इंजीनियरिंग काउंसिल द्वारा परिभाषित आंतरिक हटाने योग्य कंप्यूटर रैंडम-एक्सेस मेमोरी के लिए एक मानक है। पीसी100 तुल्यकालिक डीरैम को संदर्भित करता है, जो 64-बिट-वाइड बस पर, 3.3 V के वोल्टेज पर, 100 मेगाहर्ट्ज की क्लॉक फ्रीक्वेंसी पर काम करता है। पीसी100 168-पिन डीआईएमएम और 144-पिन SO-डीआईएमएम कंप्यूटर फॉर्म फैक्टर में उपलब्ध है। पीसी100 पीसी66 के साथ पिछड़ा संगत है और पीसी133 मानक द्वारा अधिगृहीत किया गया था।
100 मेगाहर्ट्ज एसडीआरएएम चिप्स से निर्मित एक मॉड्यूल आवश्यक रूप से 100 मेगाहर्ट्ज पर काम करने में सक्षम नहीं है। पीसी100 मानक समग्र रूप से मेमोरी मॉड्यूल की क्षमताओं को निर्दिष्ट करता है।
पीसी100 का उपयोग कई पुराने कंप्यूटरों में किया जाता है; 1990 के दशक के अंत में पीसी100 मेमोरी वाले सबसे आम कंप्यूटर थे।
पीसी133
पीसी133 संयुक्त इलेक्ट्रॉन डिवाइस इंजीनियरिंग काउंसिल द्वारा परिभाषित एक कंप्यूटर मेमोरी मानक है। पीसी133 एसडीआर एसडीआरएएम को संदर्भित करता है जो 133 मेगाहर्ट्ज की घड़ी आवृत्ति पर 64-बिट-वाइड बस पर, 3.3 वी के वोल्टेज पर काम करता है। पीसी133 168-पिन डीआईएमएम और 144-पिन एसओ-डीआईएमएम फॉर्म कारकों में उपलब्ध है। पीसी133 जेईडीईसी द्वारा स्वीकृत अब तक का सबसे तेज़ और अंतिम एसडीआर एसडीरैम मानक है, और 1.066 GB प्रति सेकंड ([133.33 MHz * 64/8]=1.066 GB/s) की बैंडविड्थ प्रदान करता है। (1 जीबी/एस = एक अरब बाइट प्रति सेकेंड) पीसी133 पीसी100 और पीसी66 के साथ पिछड़ा संगत है।
डीडीआर
जबकि डीरैम की पहुंच विलंबता मौलिक रूप से डीरैम सरणी द्वारा सीमित है, डीरैम में बहुत अधिक संभावित बैंडविड्थ है क्योंकि प्रत्येक आंतरिक पठन वास्तव में कई हजारों बिट्स की एक पंक्ति है। इस बैंडविड्थ को उपयोगकर्ताओं के लिए अधिक उपलब्ध कराने के लिए, एक डबल डेटा दर इंटरफ़ेस विकसित किया गया था। यह एक ही कमांड का उपयोग करता है, जिसे प्रति चक्र एक बार स्वीकार किया जाता है, किन्तु प्रति घड़ी चक्र में डेटा के दो शब्दों को पढ़ता या लिखता है। डीडीआर इंटरफ़ेस क्लॉक सिग्नल के बढ़ते और गिरते दोनों किनारों पर डेटा को पढ़ने और लिखने के द्वारा इसे पूरा करता है। इसके अतिरिक्त, एसडीआर इंटरफ़ेस समय में कुछ छोटे बदलाव बाद में किए गए थे, और आपूर्ति वोल्टेज 3.3 से घटाकर 2.5 वी कर दिया गया था। परिणामस्वरूप, डीडीआर एसडीआरएएम एसडीआर एसडीआरएएम के साथ पीछे की ओर संगत नहीं है।
डीडीआर एसडीआरएएम (कभी-कभी अधिक स्पष्टता के लिए डीडीआर1 कहा जाता है) न्यूनतम पढ़ने या लिखने की इकाई को दोगुना कर देता है; प्रत्येक पहुंच कम से कम दो लगातार शब्दों को संदर्भित करती है।
विशिष्ट डीडीआर एसडीरैम क्लॉक रेट 133, 166 और 200 MHz (7.5, 6, और 5 ns/चक्र) हैं, जिन्हें सामान्यतः डीडीआर-266, डीडीआर-333 और डीडीआर-400 (3.75, 3, और 2.5 ns प्रति बीट) के रूप में वर्णित किया जाता है। इसी 184-पिन डीआईएमएम को पीसी-2100, पीसी-2700 और पीसी-3200 के रूप में जाना जाता है। डीडीआर-550 (पीसी-4400) तक का प्रदर्शन उपलब्ध है।
डीडीआर2
डीडीआर2 एसडीआरएएम डीडीआर एसडीआरएएम के समान है, किन्तु लगातार चार शब्दों तक पढ़ने या लिखने की न्यूनतम इकाई को दोगुना कर देता है। उच्च प्रदर्शन संचालन की अनुमति देने के लिए बस प्रोटोकॉल को भी सरल बनाया गया था। (विशेष रूप से, बर्स्ट टर्मिनेट कमांड को हटा दिया जाता है।) यह एसडीआरएएम की बस दर को आंतरिक रैम संचालन की घड़ी की दर को बढ़ाए बिना दोगुना करने की अनुमति देता है; इसके बजाय, एसडीआरएएम से चार गुना चौड़ी इकाइयों में आंतरिक संचालन किया जाता है। इसके अतिरिक्त, एक अतिरिक्त बैंक एड्रेस पिन (BA2) जोड़ा गया था ताकि आठ बैंकों को बड़े रैम चिप्स पर अनुमति दी जा सके।
विशिष्ट डीडीआर2 एसडीरैम घड़ी की दरें 200, 266, 333 या 400 MHz (5, 3.75, 3 और 2.5 ns की अवधि) हैं, जिन्हें सामान्यतः डीडीआर2-400, डीडीआर2-533, डीडीआर2-667 और डीडीआर2-800 (2.5 की अवधि, 1.875, 1.5 और 1.25 एनएस)। संबंधित 240-पिन डीआईएमएम को पीसी2-6400 के माध्यम से पीसी2-3200 के रूप में जाना जाता है। डीडीआर2 एसडीरैम अब 533 मेगाहर्ट्ज की क्लॉक दर पर उपलब्ध है जिसे सामान्यतः डीडीआर2-1066 के रूप में वर्णित किया जाता है और संबंधित डीआईएमएम को पीसी2-8500 (निर्माता के आधार पर पीसी2-8600 नाम भी दिया जाता है) के रूप में जाना जाता है। डीडीआर2-1250 (पीसी2-10000) तक का प्रदर्शन उपलब्ध है।
ध्यान दें कि क्योंकि आंतरिक संचालन 1/2 क्लॉक रेट पर हैं, डीडीआर2-400 मेमोरी (आंतरिक क्लॉक रेट 100 मेगाहर्ट्ज) में डीडीआर-400 (आंतरिक क्लॉक रेट 200 मेगाहर्ट्ज) की तुलना में कुछ अधिक विलंबता है।
डीडीआर3
डीडीआर3 न्यूनतम पढ़ने या लिखने की इकाई को लगातार आठ शब्दों में दोहराते हुए, प्रवृत्ति को जारी रखता है। यह आंतरिक संचालन की घड़ी की दर, केवल चौड़ाई को बदलने के बिना बैंडविड्थ और बाहरी बस दर के एक और दोहरीकरण की अनुमति देता है। 800–1600 एम ट्रांसफर/एस (400–800 मेगाहर्ट्ज़ घड़ी के दोनों किनारों) को बनाए रखने के लिए, आंतरिक रैम सरणी को प्रति सेकंड 100–200 एम फ़ेच करना होता है।
दोबारा, प्रत्येक दोहरीकरण के साथ, नकारात्मक पक्ष बढ़ी हुई विलंबता (इंजीनियरिंग) है। जैसा कि सभी डीडीआर एसडीआरएएम पीढ़ियों के साथ होता है, कमांड अभी भी एक क्लॉक एज तक ही सीमित हैं और कमांड लेटेंसी घड़ी चक्रों के संदर्भ में दी जाती हैं, जो सामान्यतः उद्धृत अंतरण दर (डीडीआर3-800 के साथ 8 की सीएएस लेटेंसी 8/8 है) की आधी गति है। (400 MHz) = 20 ns, पीसी100 एसडीआर एसडीरैम पर बिल्कुल सीएएस2 की समान विलंबता)।
डीडीआर3 मेमोरी चिप्स का व्यावसायिक रूप से निर्माण किया जा रहा है,[14] और उनका उपयोग करने वाले कंप्यूटर प्रणाली 2007 की दूसरी छमाही से उपलब्ध थे,[15] 2008 के बाद से महत्वपूर्ण उपयोग के साथ।[16] प्रारंभिक क्लॉक दरें 400 और 533 मेगाहर्ट्ज थीं, जिन्हें डीडीआर3-800 और डीडीआर3-1066 (पीसी3-6400 और पीसी3-8500 मॉड्यूल) के रूप में वर्णित किया गया है, किन्तु 667 और 800 मेगाहर्ट्ज को डीडीआर3-1333 और डीडीआर3-1600 (पीसी3-10600) के रूप में वर्णित किया गया है और पीसी3-12800 मॉड्यूल) अब आम हैं।[17] डीडीआर3-2800 (पीसी3 22400 मॉड्यूल) तक का प्रदर्शन उपलब्ध है।[18]
डीडीआर4
डीडीआर4 एसडीरैम डीडीआर3 एसडीरैम का उत्तराधिकारी है। यह 2008 में सैन फ्रांसिस्को में इंटेल डेवलपर फोरम में प्रकट हुआ था, और 2011 के समय बाजार में जारी होने वाला था। इसके विकास के समय समय काफी भिन्न था - यह मूल रूप से 2012 में जारी होने की अपेक्षा थी,[19] और बाद में (2010 के समय) 2015 में रिलीज़ होने की अपेक्षा है,[20] 2011 की प्रारंभ में नमूनों की घोषणा होने से पहले और निर्माताओं ने यह घोषणा करना प्रारंभ कर दिया था कि 2012 में व्यावसायिक उत्पादन और बाजार में रिलीज होने की अपेक्षा थी। .
डीडीआर3 चिप्स के 1.5 V की तुलना में डीडीआर4 चिप्स 1.2 V या उससे कम, पर चलते हैं,[21][22] और प्रति सेकंड 2 बिलियन से अधिक डेटा ट्रांसफर होते हैं। उन्हें 2133 मेगाहर्ट्ज की आवृत्ति दर पर प्रस्तुत किए जाने की अपेक्षा थी, जो 2013 तक संभावित 4266 मेगाहर्ट्ज[23] और 1.05 वी[24] के वोल्टेज को कम करने का अनुमान है।
डीडीआर4 ने आंतरिक प्रीफ़ेच चौड़ाई को फिर से दोगुना नहीं किया, किन्तु डीडीआर3 के समान 8n प्रीफ़ेच का उपयोग करता है।[25] इस प्रकार, डेटा बस को व्यस्त रखने के लिए कई बैंकों के रीड्स को इंटरलीव करना आवश्यक होगा।
फरवरी 2009 में, सैमसंग ने 40 एनएम डीआरएएम चिप्स को मान्य किया, जिसे डीडीआर4 विकास की दिशा में एक महत्वपूर्ण कदम माना गया।[26] क्योंकि 2009 तक, वर्तमान डीआरएएम चिप्स केवल 50 एनएम प्रक्रिया में माइग्रेट करना प्रारंभ कर रहे थे।[27] जनवरी 2011 में, सैमसंग ने 30 एनएम 2048 एमबी[6] डीडीआर4 डीआरएएम मॉड्यूल के परीक्षण के पूरा होने और जारी करने की घोषणा की। इसमें 1.2 V पर 2.13 Gbit/s की अधिकतम बैंडविड्थ है, सूडो ओपन ड्रेन विधि का उपयोग करता है और समकक्ष DDR3 मॉड्यूल की तुलना में 40% कम विद्युत लेता है।[28][29]
डीडीआर5
मार्च 2017 में, जेईडीईसी ने घोषणा की कि डीडीआर5 मानक विकास के अधीन है,[30] किन्तु डीडीआर4 की बैंडविड्थ को दोगुना करने, विद्युत की खपत को कम करने और 2018 में मानक प्रकाशित करने के लक्ष्यों के अतिरिक्त कोई विवरण नहीं दिया। मानक 14 जुलाई 2020 को जारी किया गया था।[31]
असफल उत्तराधिकारी
डीडीआर के अतिरिक्त, एसडीआर एसडीआरएएम को सफल बनाने के लिए कई अन्य प्रस्तावित मेमोरी प्रौद्योगिकियां थीं।
रैम्बस डीआरएएम (आरडीआरएएम)
आरडीआरएएम एक मालिकाना तकनीक थी जो डीडीआर के खिलाफ प्रतिस्पर्धा करती थी। इसकी अपेक्षाकृत उच्च कीमत और निराशाजनक प्रदर्शन (उच्च विलंबता और एक संकीर्ण 16-बिट डेटा चैनल बनाम डीडीआर के 64 बिट चैनल के परिणामस्वरूप) ने इसे एसडीआर डीरैम के सफल होने की दौड़ में खो दिया।
तुल्यकालिक-लिंक डीरैम (एसएलडीरैम)
एसएलडीआरएएम ने उच्च प्रदर्शन का दावा किया और आरडीआरएएम के खिलाफ प्रतिस्पर्धा की। इसे 1990 के दशक के अंत में एसएलडीरैम कंसोर्टियम द्वारा विकसित किया गया था। एसएलडीरैम कंसोर्टियम में लगभग 20 प्रमुख डीरैम और कंप्यूटर उद्योग निर्माता सम्मिलित थे। (एसएलडीरैम कंसोर्टियम को SLDRAM Inc. के रूप में सम्मिलित किया गया और फिर इसका नाम उन्नत मेमोरी इंटरनेशनल, Inc. में बदल दिया गया)। एसएलडीरैम एक खुला मानक था और इसके लिए लाइसेंस शुल्क की आवश्यकता नहीं थी। विशिष्टताओं को 200, 300 या 400 मेगाहर्ट्ज घड़ी आवृत्ति पर चलने वाली 64-बिट बस के लिए कहा जाता है। यह सभी संकेतों के एक ही लाइन पर होने और इस तरह कई लाइनों के तुल्यकालन समय से बचने के द्वारा प्राप्त किया जाता है। डीडीआर एसडीआरएएम की तरह, एसएलडीआरएएम एक डबल-पंप वाली बस का उपयोग करता है, जो इसे 400,[32] 600,[33] या 800 MT/s की प्रभावी गति प्रदान करता है। (1 मीट्रिक टन/सेकंड = 1000^2 स्थानान्तरण प्रति सेकंड)
एसएलडीरैम ने डिफरेंशियल कमांड क्लॉक (सीसीएलके/सीसीएलके#) के लगातार 4 किनारों पर 40-बिट कमांड पैकेट भेजने के लिए 11-बिट कमांड बस (10 कमांड बिट्स सीए9:0 प्लस वन स्टार्ट-ऑफ-कमांड एफएलएजी लाइन) का उपयोग किया। एसडीआरएएम के विपरीत, प्रति-चिप चयन संकेत नहीं थे; प्रत्येक चिप को रीसेट करते समय एक आईडी असाइन की गई थी, और कमांड में उस चिप की आईडी सम्मिलित थी जिसे इसे प्रोसेस करना चाहिए। दो अलग-अलग डेटा क्लॉक (डीसीएलके0/डीसीएलके0# और डीसीएलके1/डीसीएलके1#) में से एक का उपयोग करके डेटा को 18-बिट (प्रति चिप) डेटा बस में 4- या 8-वर्ड बर्स्ट में स्थानांतरित किया गया था। मानक एसडीआरएएम के विपरीत, घड़ी को डेटा स्रोत (रीड ऑपरेशन के मामले में एसएलडीआरएएम चिप) द्वारा उत्पन्न किया गया था और डेटा के समान दिशा में प्रेषित किया गया था, जिससे डेटा तिरछा कम हो गया। डीसीएलके के स्रोत में परिवर्तन होने पर विराम की आवश्यकता से बचने के लिए, प्रत्येक कमांड निर्दिष्ट करता है कि वह किस डीसीएलके जोड़ी का उपयोग करेगा।[34]
मूलभूत पढ़ने/लिखने के कमांड (पहले शब्द के सीए 9 से प्रारंभ) में सम्मिलित है:
एफएलएजी | सीए9 | सीए8 | सीए7 | सीए6 | सीए5 | सीए4 | सीए3 | सीए2 | सीए1 | सीए0 |
---|---|---|---|---|---|---|---|---|---|---|
1 | आईडी8 | उपकरण आईडी | आईडी0 | सीएमडी5 | ||||||
0 | कमांड कोड | सीएमडी0 | किनारा | पंक्ति | ||||||
0 | पंक्ति (निरंतर) | 0 | ||||||||
0 | 0 | 0 | 0 | स्तंभ |
- डिवाइस आईडी के 9 बिट
- कमांड के 6 बिट्स
- बैंक पते के 3 बिट
- पंक्ति पते के 10 या 11 बिट
- पंक्ति या स्तंभ विस्तार के लिए 5 या 4 बिट अतिरिक्त
- कॉलम एड्रेस के 7 बिट
व्यक्तिगत उपकरणों में 8-बिट आईडी थी। कमांड में भेजी गई आईडी की 9वीं बिट का उपयोग कई उपकरणों को संबोधित करने के लिए किया गया था। किसी भी संरेखित शक्ति-2 आकार के समूह को संबोधित किया जा सकता है। यदि प्रेषित एमएसबिट सेट किया गया था, तो प्रेषित पते के कम से कम महत्वपूर्ण 0 बिट तक और कम से कम महत्वपूर्ण बिट्स को अनदेखा कर दिया गया था, क्या यह मुझे संबोधित है? उद्देश्यों। (यदि आईडी8 बिट को वास्तव में आईडी0 से कम महत्वपूर्ण माना जाता है, तो यूनिकास्ट पता मिलान इस पैटर्न का एक विशेष स्थिति बन जाता है।)
पढ़ने/लिखने के कमांड में msbit स्पष्ट था:
- सीएमडी5=0
- सीएमडी4=1 निर्दिष्ट पंक्ति को खोलने (सक्रिय करने) के लिए; सीएमडी4=0 वर्तमान में खुली पंक्ति का उपयोग करने के लिए
- सीएमडी3=1 8-शब्द के बर्स्ट को स्थानांतरित करने के लिए; सीएमडी3=0 4-शब्द के विस्फोट के लिए
- सीएमडी2=1 लिखने के लिए, सीएमडी2=0 पढ़ने के लिए
- सीएमडी1=1 इस पहुंच के बाद पंक्ति को बंद करने के लिए; सीएमडी1=0 इसे खुला छोड़ने के लिए
- सीएमडी0 उपयोग करने के लिए डीसीएलके जोड़ी का चयन करता है (डीसीएलके1 या डीसीएलके0)
विनिर्देश से एक उल्लेखनीय चूक प्रति-बाइट लेखन सक्षम थी; इसे सीपीयू कैश और ईसीसी मेमोरी वाले प्रणाली के लिए डिज़ाइन किया गया था, जो सदैव कैश लाइन के गुणकों में लिखते हैं।
अतिरिक्त कमांड (सीएमडी 5 सेट के साथ) डेटा ट्रांसफर के बिना पंक्तियों को खोला और बंद किया, रीफ्रेश ऑपरेशंस किए, कॉन्फ़िगरेशन रजिस्टरों को पढ़ा या लिखा, और अन्य रखरखाव संचालन किए। इन कमांडों में से अधिकांश ने एक अतिरिक्त 4-बिट उप-आईडी (5 बिट्स के रूप में भेजा गया, प्राथमिक आईडी के समान बहु-गंतव्य एन्कोडिंग का उपयोग करके) का समर्थन किया, जिसका उपयोग उन उपकरणों को अलग करने के लिए किया जा सकता है जिन्हें एक ही प्राथमिक आईडी सौंपी गई थी क्योंकि वे जुड़े हुए थे समानांतर और सदैव एक ही समय में पढ़ा/लिखा जाता है।
विभिन्न उपकरण समय मापदंडों को नियंत्रित करने के लिए कई 8-बिट नियंत्रण रजिस्टर और 32-बिट स्थिति रजिस्टर थे।
वर्चुअल चैनल मेमोरी (वीसीएम) एसडीआरएएम
वीसीएम एसडीआरएएम का एक मालिकाना प्रकार था जिसे एनईसी द्वारा डिजाइन किया गया था, किन्तु बिना लाइसेंस शुल्क के खुले मानक के रूप में जारी किया गया था। यह मानक एसडीआरएएम के साथ पिन-संगत है, किन्तु कमांड अलग हैं। प्रौद्योगिकी आरडीआरएएम की एक संभावित प्रतियोगी थी क्योंकि वीसीएम लगभग उतना महंगा नहीं था जितना कि आरडीआरएएम था। एक वर्चुअल चैनल मेमोरी (वीसीएम) मॉड्यूल यांत्रिक और विद्युत रूप से मानक एसडीआरएएम के साथ संगत है, इसलिए दोनों के लिए समर्थन केवल मेमोरी नियंत्रक की क्षमताओं पर निर्भर करता है। 1990 के दशक के अंत में, कई पीसी नॉर्थब्रिज (कंप्यूटिंग) चिपसेट (जैसे वीआईए चिपसेट की लोकप्रिय सूची # स्लॉट ए और सॉकेट ए) में वीसीएसडीआरएएम समर्थन सम्मिलित था।
वीसीएम 16 चैनल बफ़र्स का एक एसरैम कैश सम्मिलित करता है, प्रत्येक 1/4 पंक्ति खंड आकार में, डीरैम बैंकों की भावना प्रवर्धक पंक्तियों और डेटा I / O पिन के बीच। वीसीएसडीरैम के लिए अद्वितीय कमांडों को प्रीफ़ेच और पुनर्स्थापित करें, डीरैम की अर्थ प्रवर्धक पंक्ति और चैनल बफ़र्स के बीच डेटा कॉपी करें, जबकि एसडीरैम के पढ़ने और लिखने के कमांडों के समतुल्य एक्सेस करने के लिए एक चैनल संख्या निर्दिष्ट करें। इस प्रकार पढ़ने और लिखने को DRAM सरणी की वर्तमान सक्रिय स्थिति से स्वतंत्र किया जा सकता है, जिसमें एक समय में पहुंच के लिए चार पूर्ण DRAM पंक्तियाँ "खुली" होती हैं। यह मानक दो-बैंक एसडीआरएएम में संभव दो खुली पंक्तियों में सुधार है। (वास्तव में एक 17वां डमी चैनल है जिसका उपयोग कुछ कार्यों के लिए किया जाता है।)
वीसीएसडीआरएएम से पढ़ने के लिए, सक्रिय कमांड के बाद, सेंस एम्पलीफायर सरणी से चैनल एसडीआरएएम में डेटा कॉपी करने के लिए एक प्रीफैच कमांड की आवश्यकता होती है। यह कमांड एक बैंक, दो बिट कॉलम एड्रेस (पंक्ति के सेगमेंट का चयन करने के लिए), और चैनल नंबर के चार बिट्स को निर्दिष्ट करता है। एक बार ऐसा करने के बाद, डीरैम सरणी को प्रीचार्ज किया जा सकता है, जबकि चैनल बफर को पढ़ने के कमांड जारी रहते हैं। लिखने के लिए, पहले डेटा को एक चैनल बफ़र (सामान्यतः पूर्व में प्रीफ़ेच कमांड का उपयोग करके आरंभ किया जाता है) में लिखा जाता है, फिर एक रीस्टोर कमांड, प्रीफ़ेच कमांड के समान पैरामीटर के साथ, चैनल से डेटा के एक सेगमेंट को अर्थ प्रवर्धक सरणी में कॉपी करता है।
एक सामान्य एसडीआरएएम लेखन के विपरीत, जिसे एक सक्रिय (खुली) पंक्ति में किया जाना चाहिए, जब पुनर्स्थापना कमांड जारी किया जाता है तो वीसीएसडीआरएएम बैंक को प्रीचार्ज (बंद) होना चाहिए। रिस्टोर कमांड निर्दिष्ट करने के तुरंत बाद एक सक्रिय कमांड डीआरएएम पंक्ति को डीआरएएम सरणी में लिखने को पूरा करता है। इसके अतिरिक्त, एक 17वां डमी चैनल है जो वर्तमान में खुली पंक्ति को लिखने की अनुमति देता है। इसे पढ़ा नहीं जा सकता है, किन्तु अर्थ प्रवर्धक सरणी में प्रीफ़ेच किया जा सकता है, लिखा जा सकता है और पुनर्स्थापित किया जा सकता है।[35][36]
चूंकि सामान्यतः एक खंड को उसी मेमोरी पते पर पुनर्स्थापित किया जाता है, जिससे इसे प्रीफ़ेच किया गया था, चैनल बफ़र्स का उपयोग बड़े, संरेखित मेमोरी ब्लॉकों की बहुत कुशल प्रतिलिपि बनाने या समाशोधन के लिए भी किया जा सकता है। (क्वार्टर-पंक्ति खंडों का उपयोग इस तथ्य से संचालित होता है कि डीरैम सेल एसरैम कोशिकाओं की तुलना में संकरी होती हैं। एसरैम बिट्स को चार डीरैम बिट्स के रूप में डिज़ाइन किया गया है, और वे चार डीरैम बिट्स में से एक से आसानी से जुड़े हुए हैं।) अतिरिक्त कमांड खंडों की एक जोड़ी को चैनलों की एक जोड़ी के लिए प्रीफ़ेच करते हैं, और एक वैकल्पिक कमांड रैंडम रीड्स के ओवरहेड को कम करने के लिए प्रीफ़ेच, रीड और प्रीचार्ज को जोड़ती है।
उपरोक्त जेईडीईसी-मानकीकृत कमांड हैं। पहले के चिप्स डमी चैनल या पेयर प्रीफेच का समर्थन नहीं करते थे, और प्रीचार्ज के लिए एक अलग एन्कोडिंग का उपयोग करते थे।
एक 13-बिट एड्रेस बस, जैसा कि यहां दिखाया गया है, 128 एमबिट तक के डिवाइस के लिए उपयुक्त है।[6] इसके दो बैंक हैं, प्रत्येक में 8,192 पंक्तियाँ और 8,192 कॉलम हैं। इस प्रकार, पंक्ति पते 13 बिट्स हैं, सेगमेंट पते दो बिट्स हैं, और आठ कॉलम एड्रेस बिट्स को सेगमेंट में 2,048 बिट्स (256 बाइट्स) से एक बाइट चुनने की आवश्यकता है।
तुल्यकालिक ग्राफिक्स रैम (एसजीरैम)
तुल्यकालिक ग्राफिक्स रैम (एसजीआरएएम) ग्राफिक्स एडेप्टर के लिए एसडीआरएएम का एक विशेष रूप है। यह वीडियो कार्ड पर पाए जाने वाले बनावट मेमोरी और फ्रेम बफर जैसे ग्राफिक्स से संबंधित कार्यों के लिए डिज़ाइन किया गया है। यह बिट मास्किंग (दूसरों को प्रभावित किए बिना निर्दिष्ट बिट प्लेन में लिखना) और ब्लॉक राइट (एक ही रंग के साथ मेमोरी के ब्लॉक को भरना) जैसे कार्यों को जोड़ता है। वीडियो रैम (डुअल-पोर्टेड डीरैम) और डब्लूरैम (मेमोरी) के विपरीत, एसजीरैम सिंगल-पोर्टेड है। चूँकि, यह एक साथ दो मेमोरी पेज खोल सकता है, जो डुअल-पोर्टेड रैम का अनुकरण करता है। अन्य वीडियो रैम तकनीकों की डुअल-पोर्ट प्रकृति।
सबसे पहले ज्ञात एसजीरैम मेमोरी 8 Mbit[6] चिप्स हैं जो 1994 से चली आ रही हैं: हिताची HM5283206, नवंबर 1994 में प्रस्तुत की गई,[37] और एनईसी μPD481850, दिसंबर 1994 में प्रस्तुत किया गया था।[38] एसजीआरएएम का उपयोग करने वाला सबसे पहला ज्ञात व्यावसायिक उपकरण सोनी का प्लेस्टेशन (कंसोल) (पीएस) विडियो गेम कंसोल है, जो जापानी प्लेस्टेशन मॉडल से प्रारंभ होता है। एनईसी μPD481850 चिप का उपयोग करते हुए दिसंबर 1995 में एससीपीएच-5000 मॉडल जारी किया गया था।[39][40]
ग्राफिक्स डबल डेटा दर एसडीरैम (जीडीडीआर एसडीरैम)
ग्राफिक्स डबल डेटा दर एसडीआरएएम (सदराम विश्वासघात) एक प्रकार का विशेष डीडीआर एसडीआरएएम है जिसे ग्राफ़िक्स प्रोसेसिंग युनिट (जीपीयू) की मुख्य मेमोरी के रूप में उपयोग करने के लिए डिज़ाइन किया गया है। जीडीडीआर एसडीआरएएम डीडीआर एसडीआरएएम जैसे डीडीआर3 जैसे कमोडिटी प्रकारों से अलग है, चूंकि वे कुछ मुख्य तकनीकों को साझा करते हैं। उनकी प्राथमिक विशेषताएं डीरैम कोर और I/O इंटरफ़ेस दोनों के लिए उच्च क्लॉक फ़्रीक्वेंसी हैं, जो जीपीयू के लिए अधिक मेमोरी बैंडविड्थ प्रदान करती हैं। 2018 तक, Gडीडीआर की लगातार छह पीढ़ियां हैं: जीडीडीआर2, जीडीडीआर3, जीडीडीआर4, जीडीडीआर5, और जीडीडीआर5एक्स, जीडीडीआर6।
जीडीडीआर को प्रारंभ में डीडीआर एसजीरैम के नाम से जाना जाता था। इसे 1998 में सैमसंग इलेक्ट्रॉनिक्स द्वारा 16 मेगाबिट्स[6] मेमोरी चिप के रूप में व्यावसायिक रूप से पेश किया गया था।[8]
उच्च बैंडविड्थ मेमोरी (एचबीएम)
उच्च बैंडविड्थ मेमोरी (एचबीएम) सैमसंग, एएमडी और एसके हाइनिक्स से 3डी-स्टैक्ड एसडीआरएएम के लिए एक उच्च-प्रदर्शन रैम इंटरफ़ेस है। इसे उच्च-प्रदर्शन ग्राफ़िक्स त्वरक और नेटवर्क उपकरणों के संयोजन में उपयोग करने के लिए डिज़ाइन किया गया है।[41] 2013 में एसके हाइनिक्स द्वारा पहली एचबीएम मेमोरी चिप का निर्माण किया गया था।[42]
समयरेखा
एसडीआरएएम
परिचय की तिथि | चिप का नाम | क्षमता (बिट्स)[6] | एसडीरैम प्रकार | निर्माता | प्रक्रिया | मोसफेट | क्षेत्र | Ref |
---|---|---|---|---|---|---|---|---|
1992 | KM48SL2000 | 16 Mbit | एसडीआर | सैमसंग | ? | सीएमओएस | ? | [4][3] |
1996 | MSM5718C50 | 18 Mbit | आरडीआरएएम | ओकी | ? | सीएमओएस | 325 mm2 | [43] |
N64 RDRAM | 36 Mbit | आरडीआरएएम | एनईसी | ? | सीएमओएस | ? | [44] | |
? | 1024 Mbit | एसडीआर | मित्सुबिशी | 150 nm | सीएमओएस | ? | [45] | |
1997 | ? | 1024 Mbit | एसडीआर | हुंडई | ? | SOI | ? | [10] |
1998 | MD5764802 | 64 Mbit | आरडीआरएएम | ओकी | ? | सीएमओएस | 325 mm2 | [43] |
March 1998 | Direct RDRAM | 72 Mbit | आरडीआरएएम | रैम्बस | ? | सीएमओएस | ? | [46] |
June 1998 | ? | 64 Mbit | डीडीआर | सैमसंग | ? | सीएमओएस | ? | [8][7][9] |
1998 | ? | 64 Mbit | डीडीआर | हुंडई | ? | सीएमओएस | ? | [10] |
128 Mbit | एसडीआर | सैमसंग | ? | सीएमओएस | ? | [47][7] | ||
1999 | ? | 128 Mbit | डीडीआर | सैमसंग | ? | सीएमओएस | ? | [7] |
1024 Mbit | डीडीआर | सैमसंग | 140 nm | सीएमओएस | ? | [45] | ||
2000 | GS eDRAM | 32 Mbit | eDRAM | सोनी, तोशीबा | 180 nm | सीएमओएस | 279 mm2 | [48] |
2001 | ? | 288 Mbit | आरडीआरएएम | हाइनिक्स | ? | सीएमओएस | ? | [49] |
? | डीडीआर2 | सैमसंग | 100 nm | सीएमओएस | ? | [9][45] | ||
2002 | ? | 256 Mbit | एसडीआर | हाइनिक्स | ? | सीएमओएस | ? | [49] |
2003 | EE+GS eDRAM | 32 Mbit | eDRAM | सोनी, तोशिबा | 90 nm | सीएमओएस | 86 mm2 | [48] |
? | 72 Mbit | डीडीआर3 | सैमसंग | 90 nm | सीएमओएस | ? | [50] | |
512 Mbit | डीडीआर2 | हाइनिक्स | ? | सीएमओएस | ? | [49] | ||
एल्पिडा | 110 nm | सीएमओएस | ? | [51] | ||||
1024 Mbit | डीडीआर2 | हाइनिक्स | ? | सीएमओएस | ? | [49] | ||
2004 | ? | 2048 Mbit | डीडीआर2 | सैमसंग | 80 nm | सीएमओएस | ? | [52] |
2005 | EE+GS eDRAM | 32 Mbit | eDRAM | सोनी, तोशिबा | 65 nm | सीएमओएस | 86 mm2 | [53] |
Xenos eDRAM | 80 Mbit | eDRAM | एनईसी | 90 nm | सीएमओएस | ? | [54] | |
? | 512 Mbit | डीडीआर3 | सैमसंग | 80 nm | सीएमओएस | ? | [9][55] | |
2006 | ? | 1024 Mbit | डीडीआर2 | हाइनिक्स | 60 nm | सीएमओएस | ? | [49] |
2008 | ? | ? | एलपीडीडीआर2 | हाइनिक्स | ? | |||
April 2008 | ? | 8192 Mbit | डीडीआर3 | सैमसंग | 50 nm | सीएमओएस | ? | [56] |
2008 | ? | 16384 Mbit | डीडीआर3 | सैमसंग | 50 nm | सीएमओएस | ? | |
2009 | ? | ? | डीडीआर3 | हाइनिक्स | 44 nm | सीएमओएस | ? | [49] |
2048 Mbit | डीडीआर3 | हाइनिक्स | 40 nm | |||||
2011 | ? | 16384 Mbit | डीडीआर3 | हाइनिक्स | 40 nm | सीएमओएस | ? | [42] |
2048 Mbit | डीडीआर4 | हाइनिक्स | 30 nm | सीएमओएस | ? | [42] | ||
2013 | ? | ? | एलपीडीडीआर4 | सैमसंग | 20 nm | सीएमओएस | ? | [42] |
2014 | ? | 8192 Mbit | एलपीडीडीआर4 | सैमसंग | 20 nm | सीएमओएस | ? | [57] |
2015 | ? | 12 Gbit | एलपीडीडीआर4 | सैमसंग | 20 nm | सीएमओएस | ? | [47] |
2018 | ? | 8192 Mbit | एलपीडीडीआर5 | सैमसंग | 10 nm | FinFET | ? | [58] |
128 Gbit | डीडीआर4 | सैमसंग | 10 nm | FinFET | ? | [59] |
एसजीआरएएम और एचबीएम
परिचय की तिथि | चिप का नाम | क्षमता (बिट्स)[6] | एसडीरैम प्रकार | निर्माता | प्रक्रिया | मोसफेट | क्षेत्र | Ref |
---|---|---|---|---|---|---|---|---|
November 1994 | HM5283206 | 8 Mbit | एसजीरैम (एसडीआर) | हितैची | 350 nm | सीएमओएस | 58 mm2 | [37][60] |
December 1994 | μPD481850 | 8 Mbit | एसजीरैम (एसडीआर) | एनईसी | ? | सीएमओएस | 280 mm2 | [38][40] |
1997 | μPD4811650 | 16 Mbit | एसजीरैम (एसडीआर) | एनईसी | 350 nm | सीएमओएस | 280 mm2 | [61][62] |
September 1998 | ? | 16 Mbit | एसजीरैम (जीडीडीआर) | सैमसंग | ? | सीएमओएस | ? | [8] |
1999 | KM4132G112 | 32 Mbit | एसजीरैम (एसडीआर) | सैमसंग | ? | सीएमओएस | ? | [63] |
2002 | ? | 128 Mbit | एसजीरैम (जीडीडीआर2) | सैमसंग | ? | सीएमओएस | ? | [64] |
2003 | ? | 256 Mbit | एसजीरैम (जीडीडीआर2) | सैमसंग | ? | सीएमओएस | ? | [64] |
एसजीरैम (जीडीडीआर3) | ||||||||
March 2005 | K4D553238F | 256 Mbit | एसजीरैम (जीडीडीआर) | सैमसंग | ? | सीएमओएस | 77 mm2 | [65] |
October 2005 | ? | 256 Mbit | एसजीरैम (जीडीडीआर4) | सैमसंग | ? | सीएमओएस | ? | [66] |
2005 | ? | 512 Mbit | एसजीरैम (जीडीडीआर4) | हाइनिक्स | ? | सीएमओएस | ? | [49] |
2007 | ? | 1024 Mbit | एसजीरैम (जीडीडीआर5) | हाइनिक्स | 60 nm | |||
2009 | ? | 2048 Mbit | एसजीरैम (जीडीडीआर5) | हाइनिक्स | 40 nm | |||
2010 | K4W1G1646G | 1024 Mbit | एसजीरैम (जीडीडीआर3) | सैमसंग | ? | सीएमओएस | 100 mm2 | [67] |
2012 | ? | 4096 Mbit | एसजीरैम (जीडीडीआर3) | एसके हाइनिक्स | ? | सीएमओएस | ? | [42] |
2013 | ? | ? | एचबीएम | |||||
March 2016 | MT58K256M32JA | 8 Gbit | एसजीरैम (जीडीडीआर5एक्स) | माइक्रोन | 20 nm | सीएमओएस | 140 mm2 | [68] |
June 2016 | ? | 32 Gbit | एचबीएम2 | सैमसंग | 20 nm | सीएमओएस | ? | [69][70] |
2017 | ? | 64 Gbit | एचबीएम2 | सैमसंग | 20 nm | सीएमओएस | ? | [69] |
January 2018 | K4ZAF325BM | 16 Gbit | एसजीरैम (जीडीडीआर6) | सैमसंग | 10 nm | FinFET | 225 mm2 | [71][72][73] |
यह भी देखें
- जीडीडीआर (ग्राफिक्स डीडीआर) और इसके उपप्रकार जीडीडीआर2, जीडीडीआर3, जीडीडीआर4, जीडीडीआर5 और जीडीडीआर6
- डिवाइस बैंडविड्थ की सूची
- सीरियल उपस्थिति का पता लगाने - एसडीआरएएम मॉड्यूल पर समय डेटा के साथ ईईपीरोम
- एसडीरैम ट्यूटोरियल - तेल-अवीव विश्वविद्यालय के छात्रों द्वारा निर्मित फ्लैश वेबसाइट
- हाई-परफॉर्मेंस DRAM प्रणाली डिज़ाइन की बाधाओं और विचार में एसडीरैम आर्किटेक्चर/शब्दावली और कमांड टाइमिंग निर्भरता की एक संक्षिप्त किन्तु गहन समीक्षा। , मैरीलैंड विश्वविद्यालय से एक मास्टर थीसिस।
संदर्भ
- ↑ P. Darche (2020). Microprocessor: Prolegomenes - Calculation and Storage Functions - Calculation Models and Computer. p. 59. ISBN 9781786305633.
- ↑ B. Jacob; S. W. Ng; D. T. Wang (2008). Memory Systems: Cache, DRAM, Disk. Morgan Kaufmann. p. 324. ISBN 9780080553849.
- ↑ 3.0 3.1 3.2 "इलेक्ट्रॉनिक डिजाइन". इलेक्ट्रॉनिक डिजाइन. Hayden Publishing Company. 41 (15–21). 1993.
The first commercial synchronous DRAM, the Samsung 16-Mbit KM48SL2000, employs a single-bank architecture that lets system designers easily transition from asynchronous to synchronous systems.
- ↑ 4.0 4.1 "KM48SL2000-7 Datasheet". Samsung. August 1992. Retrieved 19 June 2019.
- ↑ "Samsung 30 nm Green PC3-12800 Low Profile 1.35 V DDR3 Review". TechPowerUp. March 8, 2012. Retrieved 25 June 2019.
- ↑ 6.0 6.1 6.2 6.3 6.4 6.5 6.6 6.7 6.8 Here, K, M, G, or T refer to the binary prefixes based on powers of 1024.
- ↑ 7.0 7.1 7.2 7.3 "Samsung Electronics Develops First 128Mb SDRAM with DDR/SDR Manufacturing Option". Samsung Electronics. Samsung. 10 February 1999. Retrieved 23 June 2019.
- ↑ 8.0 8.1 8.2 8.3 "Samsung Electronics Comes Out with Super-Fast 16M DDR SGRAMs". Samsung Electronics. Samsung. 17 September 1998. Retrieved 23 June 2019.
- ↑ 9.0 9.1 9.2 9.3 "Samsung Demonstrates World's First DDR 3 Memory Prototype". Phys.org (in English). 17 February 2005. Retrieved 23 June 2019.
- ↑ 10.0 10.1 10.2 "History: 1990s". az5miao. Retrieved 4 April 2022.
- ↑ "Nanya 256 Mb DDR SDRAM Datasheet" (PDF). intel.com. April 2003. Retrieved 2015-08-02.
- ↑ Micron, General DDR SDRAM Functionality, Technical Note, TN-46-05
- ↑ 13.0 13.1 13.2 Graham, Allan (2007-01-12). .com/the-outlook-for-drams-in-consumer-electronics/ "द आउटलुक फॉर कंज्यूमर इलेक्ट्रॉनिक्स". EDN. AspenCore Media. Retrieved 2021-04 -13.
{{cite web}}
: Check|url=
value (help); Check date values in:|access-date=
(help) - ↑ "What is DDR memory?".
- ↑ Thomas Soderstrom (June 5, 2007). "Pipe Dreams: Six P35-DDR3 Motherboards Compared". Tom's Hardware.
- ↑ "AMD to Adopt DDR3 in Three Years". 28 November 2005.
- ↑ Wesly Fink (July 20, 2007). "Super Talent & TEAM: DDR3-1600 Is Here!". Anandtech.
- ↑ Jennifer Johnson (24 April 2012). "G.SKILL Announces DDR3 Memory Kit For Ivy Bridge".
- ↑ DDR4 PDF page 23
- ↑ "DDR4 not expected until 2015". semiaccurate.com. 16 August 2010.
- ↑ "IDF: "DDR3 won't catch up with DDR2 during 2009"". Alphr.
- ↑ "heise online - IT-News, Nachrichten und Hintergründe". heise online.
- ↑ "Next-Generation DDR4 Memory to Reach 4.266GHz - Report". Xbitlabs.com. August 16, 2010. Archived from the original on December 19, 2010. Retrieved 2011-01-03.
- ↑ "IDF: DDR4 memory targeted for 2012" (in Deutsch). hardware-infos.com. Archived from the original on 2009-07-13. Retrieved 2009-06-16.
- ↑ {{cite press release |url=http://www.jedec.org/news/pressreleases/jedec-announces-key-attributes-upcoming-ddr4-standard |title=JEDEC ने आगामी DDR4 मानक की प्रमुख विशेषताओं की घोषणा की|publisher=JEDEC |date=2011-08-22 |access-date=2011-01-06}
- ↑ Gruener, Wolfgang (February 4, 2009). "सैमसंग DDR4 को पहले मान्य 40 एनएम DRAM के साथ संकेत देता है". tgdaily.com. Archived from the original on May 24, 2009. Retrieved 2009-06-16.
- ↑ Jansen, Ng (January 20, 2009). "DDR3 2009 में सस्ता, तेज होगा". dailytech.com. Archived from the original on June 22, 2009. Retrieved 2009-06-17.
- ↑ "Samsung Develops Industry's First DDR4 DRAM, Using 30nm Class Technology". Samsung. 2011-01-04. Retrieved 2011-03-13.
- ↑ "Samsung develops DDR4 memory, up to 40% more efficient". TechSpot.
- ↑ "JEDEC DDR5 & NVDIMM-P Standards Under Development" (Press release). JEDEC. 30 March 2017.
- ↑ Smith, Ryan (2020-07-14). "DDR5 Memory Specification Released: Setting the Stage for DDR5-6400 And Beyond". AnandTech. Retrieved 2020-07-15.
- ↑ Dean Kent (1998-10-24), RAM Guide: SLDRAM, Tom's Hardware, retrieved 2011-01-01
- ↑ Hyundai Electronics (1997-12-20), HYSL8M18D600A 600 Mb/s/pin 8M x 18 SLDRAM (PDF) (data sheet), archived from the original (PDF) on 2012-04-26, retrieved 2011-12-27
- ↑ SLDRAM Inc. (1998-07-09), SLD4M18DR400 400 Mb/s/pin 4M x 18 SLDRAM (PDF) (data sheet), pp. 32–33, archived from the original (PDF) on 2012-04-26, retrieved 2011-12-27
- ↑ Siemens Semiconductor Group, HYB39V64x0yT 64MBit Virtual Channel SDRAM (PDF), archived (PDF) from the original on 2018-11-12
- ↑ NEC (1999), 128M-BIT VirtualChannel SDRAM preliminary datasheet (PDF), archived (PDF) from the original on 2013-12-03, retrieved 2012-07-17
- ↑ 37.0 37.1 HM5283206 Datasheet. Hitachi. 11 November 1994. Retrieved 10 July 2019.
- ↑ 38.0 38.1 μPD481850 Datasheet. NEC. 6 December 1994. Retrieved 10 July 2019.
- ↑ "PU-18". PSXDEV. Retrieved 10 July 2019.
- ↑ 40.0 40.1 NEC Application Specific Memory. NEC. Fall 1995. p. 359. Retrieved 21 June 2019.
- ↑ ISSCC 2014 Trends Archived 2015-02-06 at the Wayback Machine page 118 "High-Bandwidth DRAM"
- ↑ 42.0 42.1 42.2 42.3 42.4 "History: 2010s". az5miao. Retrieved 4 April 2022.
- ↑ 43.0 43.1 "MSM5718C50/MD5764802" (PDF). Oki Semiconductor. February 1999. Archived (PDF) from the original on 2019-06-21. Retrieved 21 June 2019.
- ↑ "Ultra 64 Tech Specs". Next Generation. No. 14. Imagine Media. February 1996. p. 40.
- ↑ 45.0 45.1 45.2 "Memory". STOL (Semiconductor Technology Online). Retrieved 25 June 2019.
- ↑ "Direct RDRAM" (PDF). Rambus. 12 March 1998. Archived (PDF) from the original on 2019-06-21. Retrieved 21 June 2019.
- ↑ 47.0 47.1 "History". Samsung Electronics. Samsung. Retrieved 19 June 2019.
- ↑ 48.0 48.1 "EMOTION ENGINE AND GRAPHICS SYNTHESIZER USED IN THE CORE OF PLAYSTATION BECOME ONE CHIP" (PDF). Sony. April 21, 2003. Archived (PDF) from the original on 2017-02-27. Retrieved 26 June 2019.
- ↑ 49.0 49.1 49.2 49.3 49.4 49.5 49.6 "History: 2000s". az5miao. Retrieved 4 April 2022.
{{cite web}}
: CS1 maint: url-status (link) - ↑ "Samsung Develops the Industry's Fastest DDR3 SRAM for High Performance EDP and Network Applications". Samsung Semiconductor. Samsung. 29 January 2003. Retrieved 25 June 2019.
- ↑ "Elpida ships 2GB DDR2 modules". The Inquirer. 4 November 2003. Archived from the original on July 10, 2019. Retrieved 25 June 2019.
{{cite news}}
: CS1 maint: unfit URL (link) - ↑ "Samsung Shows Industry's First 2-Gigabit DDR2 SDRAM". Samsung Semiconductor. Samsung. 20 September 2004. Retrieved 25 June 2019.
- ↑ "ソニー、65nm対応の半導体設備を導入。3年間で2,000億円の投資". pc.watch.impress.co.jp. Archived from the original on 2016-08-13.
- ↑ ATI engineers by way of Beyond 3D's Dave Baumann
- ↑ "Our Proud Heritage from 2000 to 2009". Samsung Semiconductor. Samsung. Retrieved 25 June 2019.
- ↑ "Samsung 50nm 2GB DDR3 chips are industry's smallest". SlashGear. 29 September 2008. Retrieved 25 June 2019.
- ↑ "Our Proud Heritage from 2010 to Now". Samsung Semiconductor. Samsung. Retrieved 25 June 2019.
- ↑ "Samsung Electronics Announces Industry's First 8Gb LPDDR5 DRAM for 5G and AI-powered Mobile Applications". Samsung. July 17, 2018. Retrieved 8 July 2019.
- ↑ "Samsung Unleashes a Roomy DDR4 256GB RAM". Tom's Hardware. 6 September 2018. Archived from the original on June 21, 2019. Retrieved 4 April 2022.
- ↑ "Hitachi HM5283206FP10 8Mbit SGRAM" (PDF). Smithsonian Institution. Archived (PDF) from the original on 2003-07-16. Retrieved 10 July 2019.
- ↑ UPD4811650 Datasheet. NEC. December 1997. Retrieved 10 July 2019.
- ↑ Takeuchi, Kei (1998). "16M-BIT SYNCHRONOUS GRAPHICS RAM: μPD4811650". NEC Device Technology International (48). Retrieved 10 July 2019.
- ↑ "Samsung Announces the World's First 222 MHz 32Mbit SGRAM for 3D Graphics and Networking Applications". Samsung Semiconductor. Samsung. 12 July 1999. Retrieved 10 July 2019.
- ↑ 64.0 64.1 "Samsung Electronics Announces JEDEC-Compliant 256Mb GDDR2 for 3D Graphics". Samsung Electronics. Samsung. 28 August 2003. Retrieved 26 June 2019.
- ↑ "K4D553238F Datasheet". Samsung Electronics. March 2005. Retrieved 10 July 2019.
- ↑ "Samsung Electronics Develops Industry's First Ultra-Fast GDDR4 Graphics DRAM". Samsung Semiconductor. Samsung. October 26, 2005. Retrieved 8 July 2019.
- ↑ "K4W1G1646G-BC08 Datasheet" (PDF). Samsung Electronics. November 2010. Archived (PDF) from the original on 2022-01-24. Retrieved 10 July 2019.
- ↑ Shilov, Anton (March 29, 2016). "Micron Begins to Sample GDDR5X Memory, Unveils Specs of Chips". AnandTech. Retrieved 16 July 2019.
- ↑ 69.0 69.1 Shilov, Anton (July 19, 2017). "Samsung Increases Production Volumes of 8 GB HBM2 Chips Due to Growing Demand". AnandTech. Retrieved 29 June 2019.
- ↑ "HBM". Samsung Semiconductor. Samsung. Retrieved 16 July 2019.
- ↑ "Samsung Electronics Starts Producing Industry's First 16-Gigabit GDDR6 for Advanced Graphics Systems". Samsung. January 18, 2018. Retrieved 15 July 2019.
- ↑ Killian, Zak (18 January 2018). "Samsung fires up its foundries for mass production of GDDR6 memory". Tech Report. Retrieved 18 January 2018.
- ↑ "Samsung Begins Producing The Fastest GDDR6 Memory In The World". Wccftech. 18 January 2018. Retrieved 16 July 2019.
बाहरी संबंध
- Everything you always wanted to know about एसडीरैम (memory), but were afraid to ask, August 2010, AnandTech
- Understanding RAM Timings, May 2011, Hardware Secrets
- पीसी एसडीरैम Specification, Rev 1.7
- 133MHz पीसी133 एसडीरैम SO-डीआईएमएम Specification
- पीसी एसडीरैम Serial Presence Detect (SPD) Specification, Rev 1.2B